高精度尋北儀可以分為傳統(tǒng)的陀螺儀尋北儀和非陀螺尋北儀兩類。利用陀螺儀尋北的方法受陀螺儀本身的精度和成本的限制,很難做到高精度和低成本并存。而利用高精度的加速度計研制非陀螺尋北儀則可突破這一局限,并可實現(xiàn)高精度、自動化、快速化尋北,從而成為尋北儀研究的一個新的技術方向。許多參考文獻對該尋北原理和信號處理的方法進行了大量的仿真研究,但對電路的具體實現(xiàn)進行研究的較少,本文是進行該尋北儀電路構成的設計。
1 非陀螺尋北原理
非陀螺尋北的原理是將一只加速度計安裝在恒速轉臺上,以轉臺邊緣的某個切點為參考點(相對運動),其切向速度與地球自轉角速度的北向分量形成復合運動產(chǎn)生哥氏加速度。通過轉臺動態(tài)調制,地球自轉角速度的北向分量與該點上切向速度復合生成的哥氏加速度輸出為一正弦信號,利用高精度的石英撓性加速度計檢測出該正弦信號的峰值所對應的相位,即為地球上所在位置的正北方向,從而實現(xiàn)尋北。其基本原理如圖1所示。
設轉臺的轉速為Ω,加速度計測量軸IA垂直向上,距離轉臺軸的偏心距為ρ,ωN為地球速率的北向分量。
加速度計實際輸出為:
a=f+FMcos(Ωt-ψ)+ω (1)
式中:f=-g+a0,a0為加速度計的零偏,g為重力加速度;ω為輸出噪聲;FM=2ΩoωN,為最大Coriolis加速度;ψ為轉臺的初始方位角。
上述信號的直流部分通過交流放大器可以濾掉。已知10和ωN為常值;另外,通過鎖相回路將編碼器和電動機閉環(huán),使Ω保持恒定,所以FM為常值。利用編碼器的基準脈沖,對正弦信號進行同步檢波,就能計算出初始方位角ψ。設:
2 電路的設計與實現(xiàn)
2.1 電路的設計原理
尋北系統(tǒng)選用了分辨率優(yōu)于1×10-5的高精度石英撓性加速度計作為檢測傳感器,相應的信號處理整體思路框圖如圖2所示。為了實現(xiàn)對數(shù)據(jù)的實時處理,正交變換以及數(shù)字濾波電路采用了專用數(shù)字信號處理芯片來完成。
2.2 電路的實現(xiàn)
2.2.1 高精度I/V變換
所選用的石英撓性加速度計的輸出為電流信號,其標度因數(shù)為1.3 mA/g。因此需利用I/V轉換電路將被測的微弱電流信號轉換為電壓信號。I/V轉換電路輸出信號包含直流和交流兩個部分,而只有交流信號是有用,還需進一步利用交流放大器進行電壓放大,以隔離掉直流成分(即加速度計的零偏及重力加速度),放大交流信號。
2.2.2 帶通濾波器的設計
轉臺的轉速為900 r/min,則加速度計實際輸出的有用信號的頻率為15 Hz。采樣數(shù)據(jù)中除了有用信號外,還包含低于15 Hz的低頻成分、整數(shù)倍頻信號以及非整數(shù)倍頻信號等較大的噪聲,其次信號經(jīng)過導電滑環(huán)、傳輸電纜以及運算處理電路,也會產(chǎn)生噪聲信號。為了提高線路的信噪比,設計了高Q值的帶通濾波器進行濾波。
普通有源濾波器參數(shù)調整困難、穩(wěn)定性較差,較難實現(xiàn)窄帶寬的設計,不易獲得高的Q值。這里采用MAX260集成有源濾波器來設計帶通濾波器。
MAX260是CMOS雙二階通用開關有源濾波器,不需外部元件就可構成各種帶通、低通、高通、陷波和全通配置。可在程序控制下設置中心頻率f0、品質因數(shù)Q和濾波器的工作方式。該芯片采用24引腳DIP或SO封裝,有四種工作方式及各自的時鐘輸入和獨立的f0和Q控制。按圖3的方式連接,可以構成四階有源濾波器。濾波器設計可通過計算機結合Maxim提供的設計軟件實現(xiàn)對芯片的功能以及各項參數(shù)的設置。
2.2.3 A/D轉換及正交化電路的設計
圖4是數(shù)字正交解調電路的一種基本模型,輸入的模擬中頻信號首先經(jīng)過A/D變換,實現(xiàn)數(shù)字采樣,其數(shù)據(jù)流分兩路通過數(shù)字乘法器分別與本地數(shù)字振蕩器(NCO)產(chǎn)生的cos分量和sin分量相乘,實現(xiàn)輸入信號的正交變換。
圖5所示是一種運用于矢量信號分析儀的數(shù)字解調電路,其構成包括1片12 b輸出的A/D轉換芯片ADS809、1片數(shù)字混頻器HSP45116和2片低頻數(shù)字濾波器HSP43220以及DDS時鐘電路和2片F(xiàn)PGA控制和芯片初始化電路。
輸入信號s(t)首先經(jīng)過ADS809進行數(shù)字化。A/D采樣后的數(shù)據(jù)流進入數(shù)字混頻器HSP45116,在芯片內數(shù)據(jù)流分成兩路分別與數(shù)字振蕩器的輸出相乘,實現(xiàn)正交變換。HSP45116是一款高性能的數(shù)字混頻器,最高工作時鐘頻率為33 MHz,片內包含具有兩路正交輸出的數(shù)字控制振蕩器(NCO)和一個16位高速乘法器/累加器。圖6是HSP45116內部的簡化原理框圖。
可以看出,芯片功能分3個主要部分:相位/頻率控制、sin/cos振蕩器和乘法器/累加器(CMAC)。相位/頻率控制由外部控制總線通過FPGA設置相位步進值實現(xiàn)NCO的頻率控制,相位累加器為32 b。相位累加器取高20 b輸出作為地址查找sin/cos表,于是NCO產(chǎn)生兩路正交分量sin和cos。在電路中,為實現(xiàn)中頻信號的正交解調,信號從Rin輸入,Iin置為0。
系統(tǒng)時鐘采用DDS(直接數(shù)字合成)形成,可以實現(xiàn)時鐘頻率、相位以較小分辨率進行改變,因為在系統(tǒng)要求中提到I路和R路輸出信號采樣率與被測調制信號碼元速率成整數(shù)倍關系,為了滿足這一點,系統(tǒng)時鐘同時提供給A/D變換器、HSP45116和HSP43220。另外,系統(tǒng)中還包括FPGA,主要用于對HSP45116和HSP43220的初始化和控制。
經(jīng)過HSP45116變換后輸出的兩路數(shù)字信號送入集成數(shù)字濾波器HSP43220進行數(shù)字濾波。HSP43220是一款具有線性相位特性的抽取數(shù)字濾波器(DDF),其主要應用特點是高速率數(shù)據(jù)輸入、低速率輸出。DDF采用兩級串聯(lián)濾波器結構實現(xiàn),兩級濾波器結合可獲得16384的信號抽取能力。信號輸出包括24 b信號數(shù)據(jù)流和DATA RDY信號線。根據(jù)系統(tǒng)要求,HSP43220在系統(tǒng)中的主要作用有三個方面:濾除數(shù)字正交混頻產(chǎn)生的二次諧波分量;靈活和大范圍的抽取因子設置解決輸出基帶信號采樣率與碼元速率的關聯(lián)問題;優(yōu)越的低通特性以及可編程通帶頻率設置。
濾波后的數(shù)字信號送入FPGA,在碼盤輸出的第一個零位信號到來時,F(xiàn)PGA在碼盤輸出的脈沖倍頻信號的控制線下不斷讀取輸出數(shù)據(jù),并累加,在碼盤輸出的第二個零位信號到來時,停止數(shù)據(jù)采集和累加運算,并給出數(shù)據(jù)好信號,從而實現(xiàn)積分運算。DSP通過I/O口讀取到FPGA數(shù)據(jù)好信號后,讀出FPGA數(shù)據(jù)寄存器中的數(shù)據(jù),按式(4)計算出尋北儀零位的方位角。
3 結 語
給出了非陀螺尋北儀詳細的電路設計思路與具體實現(xiàn)過程。采用高性能的專用數(shù)字混頻器HSP45116和集成數(shù)字濾波器HSP43220來實現(xiàn)非陀螺尋北儀中加速度計輸出信號的正交運算和數(shù)字濾波,具有良好的信號混頻和正交解算性能,既能克服模擬電路固有的誤差和系統(tǒng)的不穩(wěn)定等不足,又減輕DSP的運算負擔,滿足非陀螺尋北儀所要求的高精度和快速性要求,從而使得非陀螺尋北技術由理論研究轉化為實用儀器裝備成為了可能。