當(dāng)前位置:首頁(yè) > 模擬 > 模擬
[導(dǎo)讀]在這篇《電源設(shè)計(jì)小貼士》中,我們將研究在同步降壓功率級(jí)中如何對(duì)傳導(dǎo)功耗進(jìn)行折中處理,而其與占空比和 FET 電阻比有關(guān)。進(jìn)行這種折中處理可得到一個(gè)用于 FET 選擇的非常有用的起始點(diǎn)。通常,作為設(shè)計(jì)過程的一個(gè)組

在這篇《電源設(shè)計(jì)小貼士》中,我們將研究在同步降壓功率級(jí)中如何對(duì)傳導(dǎo)功耗進(jìn)行折中處理,而其與占空比和 FET 電阻比有關(guān)。進(jìn)行這種折中處理可得到一個(gè)用于 FET 選擇的非常有用的起始點(diǎn)。通常,作為設(shè)計(jì)過程的一個(gè)組成部分,您會(huì)有一套包括了輸入電壓范圍和期望輸出電壓的規(guī)范,并且需要選擇一些 FET。另外,如果您是一名 IC 設(shè)計(jì)人員,則您還會(huì)有一定的預(yù)算,其規(guī)定了 FET 成本或者封裝尺寸。這兩種輸入會(huì)幫助您選擇總 MOSFET 芯片面積。之后,這些輸入可用于對(duì)各個(gè) FET 面積進(jìn)行效率方面的優(yōu)化。

  

 

  圖 1 傳導(dǎo)損耗與 FET 電阻比和占空比相關(guān)

  首先,F(xiàn)ET 電阻與其面積成反比例關(guān)系。因此,如果為 FET 分配一定的總面積,同時(shí)您讓高側(cè)面積更大(旨在降低其電阻),則低側(cè)的面積必須減小,而其電阻增加。其次,高側(cè)和低側(cè) FET 導(dǎo)電時(shí)間的百分比與VOUT/VIN 的轉(zhuǎn)換比相關(guān),其首先等于高側(cè)占空比 (D)。高側(cè) FET 導(dǎo)通 D 百分比時(shí)間,而剩余 (1-D) 百分比時(shí)間由低側(cè) FET 導(dǎo)通。圖 1 顯示了標(biāo)準(zhǔn)化的傳導(dǎo)損耗,其與專用于高側(cè) FET 的 FET 面積百分比(X 軸)以及轉(zhuǎn)換因數(shù)(曲線)相關(guān)。很明顯,某個(gè)設(shè)定轉(zhuǎn)換比率條件下,可在高側(cè)和低側(cè)之間實(shí)現(xiàn)最佳芯片面積分配,這時(shí)總傳導(dǎo)損耗最小。低轉(zhuǎn)換比率條件下,請(qǐng)使用較小的高側(cè) FET。反之,高轉(zhuǎn)換比率時(shí),請(qǐng)?jiān)陧敳渴褂酶嗟?FET。面積分配至關(guān)重要,因?yàn)槿绻敵鲈黾又?3.6V,則針對(duì) 12V:1.2V 轉(zhuǎn)換比率(10% 占空比)進(jìn)行優(yōu)化的電路,其傳導(dǎo)損耗會(huì)增加 30%,而如果輸出進(jìn)一步增加至 6V,則傳導(dǎo)損耗會(huì)增加近80%。最后,需要指出的是,50% 高側(cè)面積分配時(shí)所有曲線都經(jīng)過同一個(gè)點(diǎn)。這是因?yàn)閮蓚€(gè) FET 電阻在這一點(diǎn)相等。

  

 

  圖 2 存在一個(gè)基于轉(zhuǎn)換比率的最佳面積比

  注意:電阻比與面積比成反比

  通過圖 1,我們知道 50% 轉(zhuǎn)換比率時(shí)出現(xiàn)最佳傳導(dǎo)損耗極值。但是,在其他轉(zhuǎn)換比率條件下,可以將損耗降至這一水平以下。附錄 1 給出了進(jìn)行這種優(yōu)化的數(shù)學(xué)計(jì)算方法,而圖 2 顯示了其計(jì)算結(jié)果。即使在極低的轉(zhuǎn)換比率條件下,F(xiàn)ET 芯片面積的很大一部分都應(yīng)該用于高側(cè) FET。高轉(zhuǎn)換比率時(shí)同樣如此;應(yīng)該有很大一部分面積用于低側(cè)。這些結(jié)果是對(duì)這一問題的初步研究,其并未包括如高側(cè)和低側(cè)FET之間的各種具體電阻值,開關(guān)速度的影響,或者對(duì)這種芯片面積進(jìn)行封裝相關(guān)的成本和電阻等諸多方面。但是,它為確定 FET之間的電阻比提供了一個(gè)良好的開端,并且應(yīng)會(huì)在FET選擇方面實(shí)現(xiàn)更好的整體折中。

  下次,我們將討論如何確定 SEPIC 所用耦合電感的漏電感要求,敬請(qǐng)期待。本文及其他電源解決方案的更多詳情,請(qǐng)?jiān)L問:www.ti.com.cn/power。

  附錄:圖 2 的推導(dǎo)過程

  

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或?qū)⒋呱龈蟮莫?dú)角獸公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關(guān)鍵字: 阿維塔 塞力斯 華為

倫敦2024年8月29日 /美通社/ -- 英國(guó)汽車技術(shù)公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認(rèn)證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時(shí)1.5...

關(guān)鍵字: 汽車 人工智能 智能驅(qū)動(dòng) BSP

北京2024年8月28日 /美通社/ -- 越來(lái)越多用戶希望企業(yè)業(yè)務(wù)能7×24不間斷運(yùn)行,同時(shí)企業(yè)卻面臨越來(lái)越多業(yè)務(wù)中斷的風(fēng)險(xiǎn),如企業(yè)系統(tǒng)復(fù)雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務(wù)連續(xù)性,提升韌性,成...

關(guān)鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報(bào)道,騰訊和網(wǎng)易近期正在縮減他們對(duì)日本游戲市場(chǎng)的投資。

關(guān)鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國(guó)國(guó)際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)開幕式在貴陽(yáng)舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關(guān)鍵字: 華為 12nm EDA 半導(dǎo)體

8月28日消息,在2024中國(guó)國(guó)際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)上,華為常務(wù)董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語(yǔ)權(quán)最終是由生態(tài)的繁榮決定的。

關(guān)鍵字: 華為 12nm 手機(jī) 衛(wèi)星通信

要點(diǎn): 有效應(yīng)對(duì)環(huán)境變化,經(jīng)營(yíng)業(yè)績(jī)穩(wěn)中有升 落實(shí)提質(zhì)增效舉措,毛利潤(rùn)率延續(xù)升勢(shì) 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務(wù)引領(lǐng)增長(zhǎng) 以科技創(chuàng)新為引領(lǐng),提升企業(yè)核心競(jìng)爭(zhēng)力 堅(jiān)持高質(zhì)量發(fā)展策略,塑強(qiáng)核心競(jìng)爭(zhēng)優(yōu)勢(shì)...

關(guān)鍵字: 通信 BSP 電信運(yùn)營(yíng)商 數(shù)字經(jīng)濟(jì)

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺(tái)與中國(guó)電影電視技術(shù)學(xué)會(huì)聯(lián)合牽頭組建的NVI技術(shù)創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會(huì)上宣布正式成立。 活動(dòng)現(xiàn)場(chǎng) NVI技術(shù)創(chuàng)新聯(lián)...

關(guān)鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長(zhǎng)三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會(huì)上,軟通動(dòng)力信息技術(shù)(集團(tuán))股份有限公司(以下簡(jiǎn)稱"軟通動(dòng)力")與長(zhǎng)三角投資(上海)有限...

關(guān)鍵字: BSP 信息技術(shù)
關(guān)閉
關(guān)閉