當前位置:首頁 > 模擬 > 模擬
[導讀]Xilinx FPGA 提供可簡化接口設計的 I/O 模塊和邏輯資源。盡管如此,這些 I/O 模塊以及額外的邏輯仍需設計人員在源 RTL 代碼中配置、驗證、執(zhí)行,并正確連接到系統(tǒng)的其余部分,然后仔細仿真并在硬件中進行驗證。  

Xilinx FPGA 提供可簡化接口設計的 I/O 模塊和邏輯資源。盡管如此,這些 I/O 模塊以及額外的邏輯仍需設計人員在源 RTL 代碼中配置、驗證、執(zhí)行,并正確連接到系統(tǒng)的其余部分,然后仔細仿真并在硬件中進行驗證。

  本文介紹了存儲器接口設計的性能要求、設計難題以及 Xilinx 的解決方案,從使用 Spartan-3 系列 FPGA 的低成本實現(xiàn)到使用 Virtex-5 FPGA 的最高帶寬接口,無所不包。

  性能要求和 Xilinx 解決方案

  20 世紀 90 年代后期,存儲器接口從單倍數(shù)據(jù)速率 SDRAM 發(fā)展為雙倍數(shù)據(jù)速率 (DDR) SDRAM,而如今的 DDR2 SDRAM 運行速率已達每引腳 667 Mbps 或更高。

  應用通??煞譃閮深悾?br />   ● 低成本應用,器件成本最重要
  ● 高性能應用,獲得最高帶寬最重要

  運行速率低于每引腳 400 Mbps 的 DDR SDRAM 和低端 DDR2 SDRAM 已能滿足大多數(shù)低成本系統(tǒng)存儲器的帶寬需求。對于這類應用,Xilinx 提供了 Spartan-3 系列 FPGA:Spartan-3、3E、3A 和3AN 器件。

  對于將存儲器接口帶寬推至極限的應用,如每引腳 667 Mbps 的 DDR2 SDRAM,Xilinx 提供了 Virtex-5 FPGA。

  帶寬是與每引腳數(shù)據(jù)速率和數(shù)據(jù)總線寬度相關的一個因素。Spartan-3 系列和 Virtex-5 FPGA 均提供了不同選項,從數(shù)據(jù)總線寬度小于 72 位的較小的低成本系統(tǒng),到寬度達 576 位的較大的 Virtex-5 封裝(圖 1)。
 

cellspacing="1" cellpadding="1" width="200" align="center" border="0" sizset="2" sizcache="3">


這些速度下的較寬總線使芯片對芯片接口的實現(xiàn)更為困難,因為要求的封裝更大,電源到信號和地面到信號比更佳。Virtex-5 FPGA 的開發(fā)使用了先進的稀疏鋸齒形 (SparseChevron) 封裝技術,能提供優(yōu)良的信號到電源和地面到引腳比。每個 I/O 引腳周圍都有足夠的電源和接地引腳和板,以確保良好的屏蔽,使由同步交換輸出 (SSO) 所造成的串擾噪音降到最低。

  使用 Spartan-3 FPGA 的存儲器接口

  對于每引腳 400Mbps低成本應用,Spartan-3 系列FPGA與 Xilinx 軟件工具結合即可提供易于實現(xiàn)且經濟的解決方案。

  在一個基于FPGA的設計中,三個基本構建模塊組成一個存儲器接口和控制器:讀寫數(shù)據(jù)接口、存儲器控制器狀態(tài)機,以及將存儲器接口設計橋接到 FPGA 設計其余部分的用戶接口。這些模塊在架構中實現(xiàn)由數(shù)字控制管理器 (DCM) 的輸出信號對其進行時鐘驅動,在 Spartan-3 系列實現(xiàn)中,數(shù)字控制管理器還對查找表 (LUT) 延遲校準監(jiān)視器(可確保正確設置讀數(shù)據(jù)采集時序的邏輯塊)進行驅動。

  在Spartan-3系列實現(xiàn)中,使用可配置邏輯塊 (CLB) 中的LUT實現(xiàn)讀數(shù)據(jù)采集。在讀事務過程中,DDR2 SDRAM器件將讀數(shù)據(jù)選通脈沖 (DQS) 及相關數(shù)據(jù)按照與讀數(shù)據(jù) (DQ) 邊沿對齊的方式發(fā)送給FPGA。在源同步接口中采集DQ是一項頗具挑戰(zhàn)性的任務,因為數(shù)據(jù)在非自由運行DQS選通脈沖的每個邊沿上都會改變。讀數(shù)據(jù)采集的實現(xiàn)使用了一種基于 LUT 的 tap 延遲機制。

  寫數(shù)據(jù)命令和時序由寫數(shù)據(jù)接口生成并控制。寫數(shù)據(jù)接口使用輸入/輸出模塊(IOB)觸發(fā)器和DCM的90度、180度和270度輸出端以與命令和數(shù)據(jù)位剛好對齊的方式發(fā)送DQS選通脈沖。

  DDR2 SDRAM 存儲器接口的實現(xiàn)已在硬件中全面經過驗證。設計是在使用了 16 位寬 DDR2 SDRAM 存儲器器件和 XC3S700A-FG484 器件的 Spartan-3A 入門套件板中實現(xiàn)的。此參考設計僅利用了 Spartan-3A FPGA 可用資源的一小部分:13% 的 IOB、9% 的邏輯 Slice、16% 的全局緩沖器 (BUFG) 多路復用器 (MUX) 和八個 DCM 中的一個。

  可以使用存儲器接口生成器 (MIG)軟件工具輕松定制Spartan-3系列存儲器接口設計,使其符合應用。

本站聲明: 本文章由作者或相關機構授權發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內容真實性等。需要轉載請聯(lián)系該專欄作者,如若文章內容侵犯您的權益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或將催生出更大的獨角獸公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關鍵字: 阿維塔 塞力斯 華為

加利福尼亞州圣克拉拉縣2024年8月30日 /美通社/ -- 數(shù)字化轉型技術解決方案公司Trianz今天宣布,該公司與Amazon Web Services (AWS)簽訂了...

關鍵字: AWS AN BSP 數(shù)字化

倫敦2024年8月29日 /美通社/ -- 英國汽車技術公司SODA.Auto推出其旗艦產品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時1.5...

關鍵字: 汽車 人工智能 智能驅動 BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務能7×24不間斷運行,同時企業(yè)卻面臨越來越多業(yè)務中斷的風險,如企業(yè)系統(tǒng)復雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務連續(xù)性,提升韌性,成...

關鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報道,騰訊和網易近期正在縮減他們對日本游戲市場的投資。

關鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國國際大數(shù)據(jù)產業(yè)博覽會開幕式在貴陽舉行,華為董事、質量流程IT總裁陶景文發(fā)表了演講。

關鍵字: 華為 12nm EDA 半導體

8月28日消息,在2024中國國際大數(shù)據(jù)產業(yè)博覽會上,華為常務董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語權最終是由生態(tài)的繁榮決定的。

關鍵字: 華為 12nm 手機 衛(wèi)星通信

要點: 有效應對環(huán)境變化,經營業(yè)績穩(wěn)中有升 落實提質增效舉措,毛利潤率延續(xù)升勢 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務引領增長 以科技創(chuàng)新為引領,提升企業(yè)核心競爭力 堅持高質量發(fā)展策略,塑強核心競爭優(yōu)勢...

關鍵字: 通信 BSP 電信運營商 數(shù)字經濟

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺與中國電影電視技術學會聯(lián)合牽頭組建的NVI技術創(chuàng)新聯(lián)盟在BIRTV2024超高清全產業(yè)鏈發(fā)展研討會上宣布正式成立。 活動現(xiàn)場 NVI技術創(chuàng)新聯(lián)...

關鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會上,軟通動力信息技術(集團)股份有限公司(以下簡稱"軟通動力")與長三角投資(上海)有限...

關鍵字: BSP 信息技術
關閉
關閉