當(dāng)前位置:首頁 > 模擬 > 模擬
[導(dǎo)讀]1 引言DDR2(Double DataRate2)SDRAM是由JEDEC(電子設(shè)備工程聯(lián)合委員會)制定的新生代內(nèi)存技術(shù)標(biāo)準(zhǔn),它與上一代DDR內(nèi)存技術(shù)標(biāo)準(zhǔn)最大的不同:雖然采用 時鐘的上升/下降沿同時傳輸數(shù)據(jù)的基本方式,但DDR2卻擁有2倍的DDR

1 引言

DDR2(Double DataRate2)SDRAM是由JEDEC(電子設(shè)備工程聯(lián)合委員會)制定的新生代內(nèi)存技術(shù)標(biāo)準(zhǔn),它與上一代DDR內(nèi)存技術(shù)標(biāo)準(zhǔn)最大的不同:雖然采用 時鐘的上升/下降沿同時傳輸數(shù)據(jù)的基本方式,但DDR2卻擁有2倍的DDR預(yù)讀取能力(即4位預(yù)存取技術(shù))。此外,DDR2還增加ODT(內(nèi)建核心終結(jié)電 阻器)功能,內(nèi)建合適的端接電阻,避免了以往因片外連接大片終結(jié)電阻帶來的制板成本增加。

基于FPGA的SDRAM控制器,以高可靠性、強(qiáng) 可移植性、易于集成的特點,逐漸取代以往的專用控制器而成為主流解決方案。本文采用Xilinx公司的Spartan-3A系列FPGA和Hynix公司 的DDR2 SDRAM器件HY5PS121621實現(xiàn)DDR2控制器的設(shè)計。

2 FPGA與DDR2存儲器接口

圖1所示為 DDR2與FPGA的外圍接口連接圖,DDR2的信號線分為:時鐘信號線CK/CK;數(shù)據(jù)信號線Data/DQS/DM;地址信號線 Address/BA1/BA0;命令信號線RAS/CAS/WE;控制信號線CS/CKE/ODT。FPGA除與DDR2的所有信號線相連外,還引出外 部環(huán)回信號線(圖中虛線所示),此信號輸出送至輸入輸出模塊(IOB),以補(bǔ)償FPGA與存儲器之間的IOB、器件和跡線的延遲。

差 分時鐘線CK/CK為DDR2數(shù)據(jù)傳輸提供時鐘,在CK的上升沿和下降沿均有數(shù)據(jù)被觸發(fā);雙向差分線DQS/DQS看作數(shù)據(jù)的同步信號,寫入時由控制器發(fā) 出,讀取時由DDR2產(chǎn)生DQS向控制器發(fā)送,它與讀數(shù)據(jù)邊沿對齊而與寫數(shù)據(jù)中心對齊。DN為數(shù)據(jù)信號屏蔽位在突發(fā)寫傳輸時屏蔽不存儲的數(shù) 據(jù);RAS/CAS/WE作為命令信號線向DDR2發(fā)出讀取、寫人、刷新或預(yù)充電命令;片內(nèi)終結(jié)信號線ODT控制是否需要DDR2進(jìn)行片內(nèi)終結(jié)。
3 DDR2控制器的設(shè)計原理

基于FPGA的DDR2控制器設(shè)計是由時鐘生成模塊、存儲控制模塊和讀寫數(shù)據(jù)接口模塊組成如圖2所示。

控 制器中所有模塊時鐘均來自于時鐘生成模塊,它由數(shù)字時鐘管理器(DCM)控制,輸出90°、180°和270°時鐘。該模塊還包含延遲校準(zhǔn)監(jiān)視器,用于校 準(zhǔn)讀取數(shù)據(jù)(DQ)對讀取數(shù)據(jù)選通脈沖(DQS)的延遲,以便讀取數(shù)據(jù)選通脈沖邊沿能夠正確對齊DQ有效窗口的中間位置。

讀寫數(shù)據(jù)接口模 塊是整個控制器設(shè)計的關(guān)鍵,它負(fù)責(zé)將用戶寫入的數(shù)據(jù)DQ和DOS按照DDR2SDRAM時序要求發(fā)送給DDR2,DDR2在DQS的每一個時鐘沿采集寫數(shù) 據(jù)。在讀取數(shù)據(jù)時,DDR2SDRAM將DQS和相關(guān)數(shù)據(jù)發(fā)送到與DQ對齊邊沿的FPGA。FPGA將接收到的DQS信號經(jīng)過延遲校準(zhǔn),作為內(nèi)部存儲讀數(shù) 據(jù)的FIFO的寫時鐘。FPGA為DDR2的每個數(shù)據(jù)位配置一對讀寫異步的FIFO,每個數(shù)據(jù)位都輸入到上升沿(FIFO0)和下降沿(FIFO1)的 FIFO中,實現(xiàn)原理如圖3所示。

存 儲控制模塊用于產(chǎn)生DDR2所需的地址和命令信號。DDR2在正常的讀寫操作前要初始化,因此需向DDR2發(fā)送初始化命令,待初始化完成后才能發(fā)送讀寫命 令。對DDR2SDRAM的讀寫訪問為突發(fā)模式。突發(fā)寫操作需向DDR2提供寫命令(User_command)、寫數(shù)據(jù) (User_input_data)和寫地址(User_address)信號,在最后一個寫地址發(fā)送突發(fā)操作完成信號 (User_burst_done),并保持2個時鐘周期有效下終止寫操作,突發(fā)寫時序如圖4所示。突發(fā)讀操作需向DDR2提供讀命令 (User_comm-and)和讀地址(User-address),在最后一讀地址發(fā)送突發(fā)完成信號(User-burst_done),并保持2個 周期有效下終止讀操作,突發(fā)讀時序如圖5所示

4 DDR2控制器的設(shè)計及應(yīng)用
為 了縮短開發(fā)周期,采用Xilinx的MIG軟件工具直接生成DDR2控制器設(shè)計模塊,包括HDL代碼和約束文件。用戶可在MIG的GUI圖形界面選擇對應(yīng) 模板、總線寬度和速度級別,并設(shè)置CAS延遲、突發(fā)長度、引腳分配等關(guān)鍵參數(shù)。如果設(shè)計者所選器件與MIG所列模板不相符,可在代碼生成后靈活修改代碼, 達(dá)到系統(tǒng)要求。代碼添加到工程前需硬件驗證,采用MIG自動生成的測試模塊進(jìn)行驗證。該模塊向存儲器發(fā)出一系列的寫入命令和讀取命令,并對寫入數(shù)據(jù)和讀回 數(shù)據(jù)進(jìn)行比較,通過比較信號(led_error)驗證控制器的正確與否。用ChipScope抓取的讀數(shù)據(jù)和相關(guān)控制信號時序分別如圖6和圖7所示,讀 寫比較信號(led_error)在檢測到讀寫數(shù)據(jù)相等時輸出'0'電平。

在硬件驗證通過后,把控制器代碼導(dǎo)入到系統(tǒng)工程中,設(shè)計者只需輸 入相應(yīng)命令(包括讀、寫和初始化命令),控制器模塊將自動產(chǎn)生命令和控制信號并按照DDR2的時序要求送至DDR2,命令發(fā)送完畢提供給用戶一個命令應(yīng)答 信號(User_cmd_ack),設(shè)計者根據(jù)這一信號判斷是否可以發(fā)送下一個命令。至于自動刷新、激活和預(yù)充電命令則由控制器自動完成,無需用戶干涉。

5 結(jié)束語

通過MIG工具輔助設(shè)計,實現(xiàn)500 M/s帶寬的DDR2接口數(shù)據(jù)采集,占用FPGA資源分別為15%IOB資源,17%邏輯Slice資源和2個DCM。在FPGA中實現(xiàn)DDR2控制器,節(jié)省功耗和空間,并縮短系統(tǒng)開發(fā)周期,滿足大多數(shù)低成本系統(tǒng)設(shè)計要求。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或?qū)⒋呱龈蟮莫毥谦F公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關(guān)鍵字: 阿維塔 塞力斯 華為

加利福尼亞州圣克拉拉縣2024年8月30日 /美通社/ -- 數(shù)字化轉(zhuǎn)型技術(shù)解決方案公司Trianz今天宣布,該公司與Amazon Web Services (AWS)簽訂了...

關(guān)鍵字: AWS AN BSP 數(shù)字化

倫敦2024年8月29日 /美通社/ -- 英國汽車技術(shù)公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認(rèn)證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時1.5...

關(guān)鍵字: 汽車 人工智能 智能驅(qū)動 BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務(wù)能7×24不間斷運(yùn)行,同時企業(yè)卻面臨越來越多業(yè)務(wù)中斷的風(fēng)險,如企業(yè)系統(tǒng)復(fù)雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務(wù)連續(xù)性,提升韌性,成...

關(guān)鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報道,騰訊和網(wǎng)易近期正在縮減他們對日本游戲市場的投資。

關(guān)鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會開幕式在貴陽舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關(guān)鍵字: 華為 12nm EDA 半導(dǎo)體

8月28日消息,在2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會上,華為常務(wù)董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語權(quán)最終是由生態(tài)的繁榮決定的。

關(guān)鍵字: 華為 12nm 手機(jī) 衛(wèi)星通信

要點: 有效應(yīng)對環(huán)境變化,經(jīng)營業(yè)績穩(wěn)中有升 落實提質(zhì)增效舉措,毛利潤率延續(xù)升勢 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務(wù)引領(lǐng)增長 以科技創(chuàng)新為引領(lǐng),提升企業(yè)核心競爭力 堅持高質(zhì)量發(fā)展策略,塑強(qiáng)核心競爭優(yōu)勢...

關(guān)鍵字: 通信 BSP 電信運(yùn)營商 數(shù)字經(jīng)濟(jì)

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺與中國電影電視技術(shù)學(xué)會聯(lián)合牽頭組建的NVI技術(shù)創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會上宣布正式成立。 活動現(xiàn)場 NVI技術(shù)創(chuàng)新聯(lián)...

關(guān)鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會上,軟通動力信息技術(shù)(集團(tuán))股份有限公司(以下簡稱"軟通動力")與長三角投資(上海)有限...

關(guān)鍵字: BSP 信息技術(shù)
關(guān)閉
關(guān)閉