當(dāng)前位置:首頁 > 模擬 > 模擬
[導(dǎo)讀]小數(shù)N分頻PLL從上世紀(jì)七十年代開始就已投入使用。小數(shù)N分頻使PLL輸出的分辨率可以降至PFD頻率的一小部分(如圖所示),其中PFD輸入頻率為1 MHz??梢援a(chǎn)生分辨率為數(shù)百Hz的輸出頻率,同時維持較高的PFD頻率。因此,小數(shù)

小數(shù)N分頻PLL從上世紀(jì)七十年代開始就已投入使用。小數(shù)N分頻使PLL輸出的分辨率可以降至PFD頻率的一小部分(如圖所示),其中PFD輸入頻率為1 MHz。可以產(chǎn)生分辨率為數(shù)百Hz的輸出頻率,同時維持較高的PFD頻率。因此,小數(shù)N分頻的N值顯著小于整數(shù)N分頻的N值。

Integer-N Compared to Fractional-N Synthesizer

由于電荷泵處的噪聲以20 logN的比率累加到輸出上,因此相位噪聲可以得到顯著改善。對于GSM900系統(tǒng),小數(shù)N分頻ADF4252的相位噪聲性能為–103 dBc/Hz;相比之下,整數(shù)

N分頻PLL ADF4106的相位噪聲性能為–93 dBc/Hz。小數(shù)N分頻的另一個顯著優(yōu)勢是可以改善鎖定時間。當(dāng)PFD頻率設(shè)置為20 MHz、環(huán)路帶寬為150 kHz時,頻率合成器可以在不到30 s內(nèi)跳躍30 MHz。目前的基站要求使用兩個PLL模塊,確保LO能滿足傳輸?shù)臅r序要求。利用小數(shù)-N分頻的超快鎖定時間,將來頻率合成器的鎖定時間特性將允許用一個小數(shù)-N分頻PLL模塊代替現(xiàn)行的兩個“乒乓”式PLL。

小數(shù)N分頻PLL的缺點(diǎn)是雜散水平較高。小數(shù)N分頻900.2(見圖7B)的組成是N分頻器花80%的時間除以900,花20%的時間除以901。平均分頻是正確的,但瞬時分頻是錯誤的。因此,PFD和電荷泵會不斷地試圖校正瞬時相位誤差。提供求平均值功能的-調(diào)制器會承受繁重的數(shù)字運(yùn)算活動,從而在輸出處產(chǎn)生雜散成分。數(shù)字噪聲加上電荷泵的匹配不精確性,導(dǎo)致雜散水平高于大多數(shù)通信標(biāo)準(zhǔn)的容許水平。小數(shù)N分頻器件只是在最近才對雜散性能進(jìn)行了必要的改進(jìn),例如ADF4252,使設(shè)計人員得以考慮將其用于傳統(tǒng)的整數(shù)-N分頻市場。

使用ADIsimPLL™簡化PLL設(shè)計

ADIsimPLL™軟件是一個完整的PLL設(shè)計包,可從ADI公司網(wǎng)站下載。該軟件具有用戶友好的圖形界面,并提供了完整而全面的指南供新手用戶參考。

傳統(tǒng)上,PLL頻率合成器設(shè)計依靠發(fā)布的應(yīng)用筆記來輔助設(shè)計PLL環(huán)路濾波器。因此,需要建立原型電路來確定鎖定時間、相位噪聲和基準(zhǔn)雜散電平等重要性能參數(shù)。然后,在實(shí)驗(yàn)室內(nèi)“調(diào)整”元件值并反復(fù)進(jìn)行冗長測量來實(shí)現(xiàn)優(yōu)化。

ADIsimPLL可以簡化并改進(jìn)傳統(tǒng)的設(shè)計流程。設(shè)計人員首先從“全新PLL向?qū)?rdquo;開始構(gòu)建PLL,方法是指定PLL的頻率要求,選擇整數(shù)N分頻或小數(shù)N分頻方案,然后從PLL芯片庫(模型庫或定制VCO)中選擇并從多種拓?fù)浣Y(jié)構(gòu)選擇環(huán)路濾波器。該程序可以設(shè)計環(huán)路濾波器并顯示相位噪聲、基準(zhǔn)雜散、鎖定時間以及鎖定檢測性能等關(guān)鍵參數(shù)。

ADIsimPLL其簡單性和互動性如同使用電子表格。用戶可以修改環(huán)路帶寬、相位裕量、VCO靈敏度和元件值等全部設(shè)計參數(shù),且仿真結(jié)果會實(shí)時更新。這使得用戶可以輕松針對特定要求來優(yōu)化設(shè)計。例如,通過改變帶寬,用戶可以實(shí)時觀察權(quán)衡鎖定時間和相位噪聲,并具有基準(zhǔn)測量精度。

ADIsimPLL包括精確的相位噪聲模型,從而能可靠地預(yù)測頻率合成器閉環(huán)相位噪聲。用戶報告仿真和測量之間具有出色的相關(guān)性。如果需要,設(shè)計人員可以直接在元件級別操作并觀察改變個別元件值所產(chǎn)生的影響。

使用ADIsimPLL的基本設(shè)計流程歸納如下:

1. 選擇基準(zhǔn)頻率、輸出頻率范圍和通道間隔

2. 從列表中選擇PLL芯片

3. 選擇VCO

4. 選擇環(huán)路濾波器配置

5. 選擇環(huán)路濾波器帶寬和相位裕量

6. 運(yùn)行仿真

7. 評估時間和頻域結(jié)果

8. 優(yōu)化

ADIsimPLL適用于整數(shù)N分頻或小數(shù)N分頻PLL,但無法模擬小數(shù)N分頻雜散。小數(shù)N分頻器件的相位噪聲預(yù)測假設(shè)器件在“最低相位噪聲”模式下工作。

更多資訊請關(guān)注:21ic模擬頻道

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或?qū)⒋呱龈蟮莫?dú)角獸公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關(guān)鍵字: 阿維塔 塞力斯 華為

加利福尼亞州圣克拉拉縣2024年8月30日 /美通社/ -- 數(shù)字化轉(zhuǎn)型技術(shù)解決方案公司Trianz今天宣布,該公司與Amazon Web Services (AWS)簽訂了...

關(guān)鍵字: AWS AN BSP 數(shù)字化

倫敦2024年8月29日 /美通社/ -- 英國汽車技術(shù)公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認(rèn)證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時1.5...

關(guān)鍵字: 汽車 人工智能 智能驅(qū)動 BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務(wù)能7×24不間斷運(yùn)行,同時企業(yè)卻面臨越來越多業(yè)務(wù)中斷的風(fēng)險,如企業(yè)系統(tǒng)復(fù)雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務(wù)連續(xù)性,提升韌性,成...

關(guān)鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報道,騰訊和網(wǎng)易近期正在縮減他們對日本游戲市場的投資。

關(guān)鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會開幕式在貴陽舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關(guān)鍵字: 華為 12nm EDA 半導(dǎo)體

8月28日消息,在2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會上,華為常務(wù)董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語權(quán)最終是由生態(tài)的繁榮決定的。

關(guān)鍵字: 華為 12nm 手機(jī) 衛(wèi)星通信

要點(diǎn): 有效應(yīng)對環(huán)境變化,經(jīng)營業(yè)績穩(wěn)中有升 落實(shí)提質(zhì)增效舉措,毛利潤率延續(xù)升勢 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務(wù)引領(lǐng)增長 以科技創(chuàng)新為引領(lǐng),提升企業(yè)核心競爭力 堅持高質(zhì)量發(fā)展策略,塑強(qiáng)核心競爭優(yōu)勢...

關(guān)鍵字: 通信 BSP 電信運(yùn)營商 數(shù)字經(jīng)濟(jì)

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺與中國電影電視技術(shù)學(xué)會聯(lián)合牽頭組建的NVI技術(shù)創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會上宣布正式成立。 活動現(xiàn)場 NVI技術(shù)創(chuàng)新聯(lián)...

關(guān)鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會上,軟通動力信息技術(shù)(集團(tuán))股份有限公司(以下簡稱"軟通動力")與長三角投資(上海)有限...

關(guān)鍵字: BSP 信息技術(shù)
關(guān)閉
關(guān)閉