當(dāng)前位置:首頁 > 工業(yè)控制 > 工業(yè)控制
[導(dǎo)讀]基于模型的設(shè)計(jì)(MBD)因其在縮小實(shí)時(shí)系統(tǒng)抽象的數(shù)學(xué)建模和物理實(shí)現(xiàn)之間差距方面的光明前景而備受關(guān)注。通過使用相同的源代碼進(jìn)行算法分析、架構(gòu)探討、行為模擬和硬/軟件設(shè)計(jì),MBD有望縮短系統(tǒng)設(shè)計(jì)周期?! o需通曉硬

基于模型的設(shè)計(jì)(MBD)因其在縮小實(shí)時(shí)系統(tǒng)抽象的數(shù)學(xué)建模和物理實(shí)現(xiàn)之間差距方面的光明前景而備受關(guān)注。通過使用相同的源代碼進(jìn)行算法分析、架構(gòu)探討、行為模擬和硬/軟件設(shè)計(jì),MBD有望縮短系統(tǒng)設(shè)計(jì)周期。

  無需通曉硬件描述語言(HDL),為DSP提供的Xilinx System Generator即可讓控制工程師在熟悉的Simulink環(huán)境中設(shè)計(jì)系統(tǒng),然后在FPGA中實(shí)施。為此,必須將受控系統(tǒng)(通常稱之為設(shè)備)的數(shù)學(xué)模型參數(shù)值(如連續(xù)/離散時(shí)間傳遞函數(shù)或狀態(tài)空間描述)與FPGA系統(tǒng)時(shí)鐘頻率和數(shù)字控制器的采樣率關(guān)聯(lián)起來。

  FPGA中的數(shù)字控制器

  之前,在實(shí)施FPGA時(shí),控制器設(shè)計(jì)人員在首次驗(yàn)證控制策略和參數(shù)并進(jìn)行控制器和設(shè)備模型的高級模擬(如使用Simulink)后,可能還會使用一種低級的HDL。HDL控制器設(shè)計(jì)與Simulink模擬之間的對應(yīng)性將由HDL測試平臺加以驗(yàn)證。為在閉環(huán)系統(tǒng)中驗(yàn)證控制器設(shè)計(jì),該測試平臺必須包括設(shè)備模型。對于缺乏HDL和FPGA技術(shù)專業(yè)背景的設(shè)計(jì)人員及大多數(shù)控制工程師而言,要實(shí)現(xiàn)上述這一切卻并非易事。在這種情況下,如Xilinx System Generator之類的高級建模和設(shè)計(jì)環(huán)境正是理想之選。

  System Generator中的PID控制器

  鑒于許多控制器仍基于傳統(tǒng)的比例-積分-微分(PID)結(jié)構(gòu),借用一個(gè)PID控制器來演示本文的觀點(diǎn)。同時(shí),本文概述的方法也可較好地處理超前滯后補(bǔ)償器、狀態(tài)空間觀測器或者自適應(yīng)控制器等其他常用的控制組件。圖1所示為采用源自賽靈思模塊集的模塊而設(shè)計(jì)的PID控制器。

圖1 基于System Generator模塊且支持抗飽和功能的PID控制器

  這里沒有使用賽靈思的累加器模塊,而是采用基本的加法器和寄存器構(gòu)建塊來實(shí)現(xiàn)集成。這樣做可以插入如圖1所示的抗飽和邏輯,以便在控制器輸出的積分部分達(dá)到執(zhí)行器規(guī)定的飽和限值時(shí),凍結(jié)累加器寄存器中的內(nèi)容??癸柡瓦壿嬁墒筆ID控制器成為非線性系統(tǒng),并對系統(tǒng)的總體動態(tài)產(chǎn)生積極的影響。

  圖2所示的模塊參數(shù)菜單可用來配置各種信號的控制參數(shù)和字寬。

圖2 PID控制器的定制參數(shù)菜單

  另外,設(shè)計(jì)人員還能在此啟用或停用抗飽和函數(shù)。利用該菜單,無需修改低級HDL代碼即可方便地進(jìn)行實(shí)驗(yàn)。

  圖3所示為整體系統(tǒng)模型,其不僅包含控制器,還有基于標(biāo)準(zhǔn)Simulink模塊的設(shè)備和模擬測試平臺。借助該模型,設(shè)計(jì)人員可采用連續(xù)或離散時(shí)間傳遞函數(shù)進(jìn)行設(shè)備建模,而在HDL測試平臺中則只能使用離散時(shí)間函數(shù)。值得一提的是,采用System Generator方法,就可以通過同一個(gè)高級模型完成從系統(tǒng)建模、模擬、驗(yàn)證直至實(shí)施的任何工作。

控制參數(shù)

  第一個(gè)控制參數(shù)是模擬時(shí)間單位TSim。該參數(shù)無須在設(shè)計(jì)中明確地輸入。該參數(shù)代表的是對 Simulink模擬中基礎(chǔ)時(shí)間單位的隱含假設(shè)。因此,其僅對模擬有所影響。在Simulink以及System Generator環(huán)境中,模擬時(shí)間單位通常被假定為1s。例如,System Generator Wavescope模塊的顯示就使用這個(gè)慣例。不過正如在下面所見到的,TSim也可以滿足需要的其它任何時(shí)間單位。

  隨后還需要在System Generator中以納秒為單位設(shè)置FPGA時(shí)鐘周期TCLK參數(shù)。該參數(shù)代表的是主系統(tǒng)時(shí)鐘輸入到FPGA的周期,而所有其它時(shí)鐘和時(shí)鐘啟動均由此導(dǎo)出。因此,其設(shè)置只會影響硬件實(shí)施。例如,對于廣受青睞的賽靈思Spartan-3E入門套件,F(xiàn)PGA時(shí)鐘周期為20ns(50MHz)。

  而Simulink系統(tǒng)周期Psys則代表著Simulink模擬和硬件實(shí)施之間的全局連接。設(shè)計(jì)人員必須設(shè)定這個(gè)參數(shù),因?yàn)樗赟ystem Generator中影響Simulink模擬和硬件實(shí)施。在模擬過程中,該值決定了相對于模擬時(shí)間單位而言,對模型的System Generator模塊調(diào)用、但卻不必要地進(jìn)行更新的頻度。對于硬件實(shí)施,該參數(shù)規(guī)定了相對于控制器采樣率的超頻量。與System Generator的文檔不同,將Simulink的系統(tǒng)周期定義為無單位量,即FPGA時(shí)鐘周期與假定的模擬時(shí)間單位之比:

  這樣就可以假定前面提及的任意模擬時(shí)間單位。

 對于設(shè)計(jì)中System Generator部分的某個(gè)具體信號的采樣周期Psam,既可進(jìn)行明確設(shè)置(如在 Gateway-In單元中),也可從Up Sample或者Down Sample等采樣率調(diào)整模塊中獲得。在進(jìn)行明確設(shè)置時(shí),需要輸入以假定的時(shí)間單位為單位的具體數(shù)值。其設(shè)置對Simulink模擬和硬件實(shí)施都有影響。在模擬過程中,該數(shù)值決定了在模塊真正可以改變狀態(tài)之前必須調(diào)用該模塊的次數(shù)。同樣,在硬件實(shí)施中,該數(shù)值代表著時(shí)鐘邏輯啟用后的時(shí)鐘周期的數(shù)量。由于在 System Generator設(shè)計(jì)中,所有的時(shí)鐘啟用信號都源自主FPGA的時(shí)鐘輸入,因此每個(gè)啟用周期必須是FPGA時(shí)鐘周期的整數(shù)倍。 分析參數(shù)

  在第二類時(shí)間參數(shù),即分析參數(shù)中,首先要考慮的是采樣時(shí)間(ST)模塊。該參數(shù)在系統(tǒng)實(shí)施中不使用硬件資源,僅用于Simulink模型中的分析目的。ST模塊顯示的tsam值指的是硬件實(shí)施中用于相關(guān)信號的時(shí)鐘啟用周期,其單位是FPGA時(shí)鐘周期。

  當(dāng)設(shè)計(jì)人員在System Genertaor中的Icon Display屬性框中選擇下一項(xiàng)分析參數(shù),即采樣頻率時(shí),該模型中的每個(gè)Xilinx模塊都會以MHz為單位顯示采樣頻率Fsam,并用于該單元的實(shí)施。采樣率與其它時(shí)間參數(shù)的關(guān)系如下:


        
其中TCLKenb是實(shí)施中啟用的相關(guān)時(shí)鐘的周期。

  從上面的第二個(gè)等式可以清楚地看出,每個(gè)采樣周期Psam都必須是Simulink系統(tǒng)周期Psys的整數(shù)倍,之所以如此,是因?yàn)閮H有這些時(shí)鐘啟用信號是從FPGA系統(tǒng)時(shí)鐘衍生出來的。第三個(gè)等式表明ST時(shí)鐘顯示的值是以FPGA時(shí)鐘周期為單位的時(shí)鐘啟用周期。

  選擇時(shí)間參數(shù)的詳細(xì)指南

  上述控制系統(tǒng)示例詳細(xì)說明了如何選擇時(shí)間變量,該流程具體可分為以下五個(gè)步驟。

  確定設(shè)備

  采用合適的傳遞函數(shù)對設(shè)備建模。在本例中,將設(shè)備當(dāng)作PT2元進(jìn)行建模,將增益系數(shù)K設(shè)定為2,時(shí)間常數(shù)T設(shè)定為20ms,衰減系數(shù)d設(shè)定為0.2。因此,如圖3(a)所示,該設(shè)備為一個(gè)振蕩元。

  圖3在無控、有PID控制和無抗飽合以及有抗飽和的情況下,輸入命令后得到的整體系統(tǒng)模型(頂部)和設(shè)備輸出

  選擇模擬時(shí)間單位

  此時(shí),可以選擇基礎(chǔ)模擬時(shí)間單位Tsim,這樣設(shè)備的傳遞函數(shù)就有了便利的數(shù)值參數(shù)。在本例中,將Tsim設(shè)定為10ms。在上述參數(shù)設(shè)定完畢后,便得到如下設(shè)備傳遞函數(shù):

  設(shè)置Simulink系統(tǒng)周期

  在擁有模擬時(shí)間單位后,將隨之根據(jù)可用的硬件平臺FPGA時(shí)鐘周期TCLK設(shè)置Simulink系統(tǒng)周期Psys。在Spartan-3E入門套件中,系統(tǒng)時(shí)鐘頻率為50MHz,設(shè)定TCLK為20ns,得到:

  確定采樣頻率

  根據(jù)經(jīng)驗(yàn)法則,數(shù)字控制器的采樣率必須至少是設(shè)備截止頻率的20倍。本示例設(shè)備的截止頻率大約是30Hz,因此將采樣頻率設(shè)定為Fsam=1kHz。

  設(shè)定采樣周期

  最后,在控制器前面的Gateway-In模塊中設(shè)定采樣周期參數(shù)Psam。在本例中,設(shè)置如下:

  有了這些設(shè)置,就可以進(jìn)行模型模擬,調(diào)整控制器參數(shù)并合成控制器邏輯。不過,有時(shí)FPGA時(shí)鐘周期TCLK會顯著小于基礎(chǔ)時(shí)間單位Tsim,如在控制器是一個(gè)時(shí)鐘頻率比控制器本身要求高很多的更大規(guī)模設(shè)計(jì)的一個(gè)組成部分時(shí)。如此一來,由于在控制器真正處理下一個(gè)數(shù)據(jù)樣本之前需要模擬大量無效的時(shí)鐘周期,模擬時(shí)間會變得無比漫長。而這種情況下,可以在不影響設(shè)備一致性的同時(shí),在模擬和實(shí)施中設(shè)置不同的Psys。之所以能這樣做,是因?yàn)镻sys值僅對設(shè)備的 System Generator部分有所影響。

  更具體地說,可以在模擬控制系統(tǒng)時(shí)設(shè)置Psys=Psam。這樣可確保只在必要時(shí),即只有在模塊真正改變狀態(tài)的時(shí)候才會調(diào)用System Generator模塊。在生成FPGA實(shí)施前,只需改回原來的Psys值即可。

  結(jié)語

  閉環(huán)控制系統(tǒng)的MBD要求設(shè)備傳遞函數(shù)的絕對時(shí)間測量指標(biāo)與設(shè)計(jì)環(huán)境的時(shí)間參數(shù)保持一致。通過使用為DSP提供的Xilinx System Generator工具,本文為該問題提供了一個(gè)系統(tǒng)化的解決方法。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或?qū)⒋呱龈蟮莫?dú)角獸公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關(guān)鍵字: 阿維塔 塞力斯 華為

加利福尼亞州圣克拉拉縣2024年8月30日 /美通社/ -- 數(shù)字化轉(zhuǎn)型技術(shù)解決方案公司Trianz今天宣布,該公司與Amazon Web Services (AWS)簽訂了...

關(guān)鍵字: AWS AN BSP 數(shù)字化

倫敦2024年8月29日 /美通社/ -- 英國汽車技術(shù)公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認(rèn)證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時(shí)1.5...

關(guān)鍵字: 汽車 人工智能 智能驅(qū)動 BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務(wù)能7×24不間斷運(yùn)行,同時(shí)企業(yè)卻面臨越來越多業(yè)務(wù)中斷的風(fēng)險(xiǎn),如企業(yè)系統(tǒng)復(fù)雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務(wù)連續(xù)性,提升韌性,成...

關(guān)鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報(bào)道,騰訊和網(wǎng)易近期正在縮減他們對日本游戲市場的投資。

關(guān)鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會開幕式在貴陽舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關(guān)鍵字: 華為 12nm EDA 半導(dǎo)體

8月28日消息,在2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會上,華為常務(wù)董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語權(quán)最終是由生態(tài)的繁榮決定的。

關(guān)鍵字: 華為 12nm 手機(jī) 衛(wèi)星通信

要點(diǎn): 有效應(yīng)對環(huán)境變化,經(jīng)營業(yè)績穩(wěn)中有升 落實(shí)提質(zhì)增效舉措,毛利潤率延續(xù)升勢 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務(wù)引領(lǐng)增長 以科技創(chuàng)新為引領(lǐng),提升企業(yè)核心競爭力 堅(jiān)持高質(zhì)量發(fā)展策略,塑強(qiáng)核心競爭優(yōu)勢...

關(guān)鍵字: 通信 BSP 電信運(yùn)營商 數(shù)字經(jīng)濟(jì)

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺與中國電影電視技術(shù)學(xué)會聯(lián)合牽頭組建的NVI技術(shù)創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會上宣布正式成立。 活動現(xiàn)場 NVI技術(shù)創(chuàng)新聯(lián)...

關(guān)鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會上,軟通動力信息技術(shù)(集團(tuán))股份有限公司(以下簡稱"軟通動力")與長三角投資(上海)有限...

關(guān)鍵字: BSP 信息技術(shù)
關(guān)閉
關(guān)閉