當(dāng)前位置:首頁(yè) > EDA > 電子設(shè)計(jì)自動(dòng)化
[導(dǎo)讀]在計(jì)算機(jī)數(shù)值計(jì)算中,數(shù)值經(jīng)常是以BCD碼進(jìn)行運(yùn)算的.因而B(niǎo)CD校驗(yàn)電路是一個(gè)非常重要的硬件邏輯。其不但影響到數(shù)值計(jì)算的正確與否,還對(duì)整個(gè)運(yùn)算的速度有著決定作用。本文首先分析了BCD碼校驗(yàn)原理,進(jìn)而從并行、串行兩種電路結(jié)構(gòu)分析了BCD碼校驗(yàn)邏輯。最后提出了一種高效,快速的BCD 碼驗(yàn)證電路并對(duì)其進(jìn)行了仿真。

   摘要:在計(jì)算機(jī)數(shù)值計(jì)算中,數(shù)值經(jīng)常是以BCD碼進(jìn)行運(yùn)算的.因而B(niǎo)CD校驗(yàn)電路是一個(gè)非常重要的硬件邏輯。其不但影響到數(shù)值計(jì)算的正確與否,還對(duì)整個(gè)運(yùn)算的速度有著決定作用。本文首先分析了BCD碼校驗(yàn)原理,進(jìn)而從并行、串行兩種電路結(jié)構(gòu)分析了BCD碼校驗(yàn)邏輯。最后提出了一種高效,快速的BCD 碼驗(yàn)證電路并對(duì)其進(jìn)行了仿真。

    關(guān)鍵詞:BCD碼、數(shù)值計(jì)算、并/串行、校驗(yàn)

引言

微處理器的工作過(guò)程是大量數(shù)據(jù)的輸入--運(yùn)算--輸出的過(guò)程,其中相當(dāng)數(shù)量的數(shù)據(jù)使用十進(jìn)制形式表達(dá)。使用者希望微處理器的輸入數(shù)據(jù)和輸出結(jié)果能使用十進(jìn)制形式表達(dá),而在微處理器內(nèi)采用二進(jìn)制表示和處理數(shù)據(jù)更方便,所以在二者之間的數(shù)制轉(zhuǎn)換是必要的。通常采用兩種方式解決這一問(wèn)題。

方法1:十--二進(jìn)制轉(zhuǎn)換電路將輸入的十進(jìn)制數(shù)據(jù)轉(zhuǎn)換為相應(yīng)的二進(jìn)制數(shù)據(jù),微處理器內(nèi)部算術(shù)邏輯單元仍然執(zhí)行二進(jìn)制數(shù)據(jù)運(yùn)算微操作,運(yùn)算結(jié)果再進(jìn)行二--十進(jìn)制轉(zhuǎn)換,將結(jié)果以十進(jìn)制形式輸出。

方法2:算術(shù)邏輯單元對(duì)二進(jìn)制數(shù)據(jù)處理能力的前提下,增加少量硬件線路,使之對(duì)某種二進(jìn)制編碼形式表示的十進(jìn)制數(shù)據(jù)具有直接處理能力,該算術(shù)邏輯單元能夠接收特定二進(jìn)制編碼構(gòu)成的十進(jìn)制數(shù)據(jù),可以產(chǎn)生相同編碼組成的計(jì)算結(jié)果,在數(shù)據(jù)處理過(guò)程中該單元執(zhí)行十進(jìn)制數(shù)據(jù)運(yùn)算微操作。

微處理器使用中涉及大量的數(shù)據(jù)輸入輸出操作,顯然方法1不是理想的選擇,因而從提高機(jī)器的運(yùn)行效率,簡(jiǎn)化機(jī)器結(jié)構(gòu)和保證系統(tǒng)時(shí)序結(jié)構(gòu)的規(guī)整性考慮,方法2更有實(shí)用價(jià)值。 所以本文講述了方法2為算法依據(jù)的BCD加減電路。

校驗(yàn)原理

在計(jì)算機(jī)得數(shù)值計(jì)算中,數(shù)值經(jīng)常是以BCD碼表示的十進(jìn)制進(jìn)行運(yùn)算的。即一位BCD碼用4位二進(jìn)制位表示。但是BCD的加法需要兩個(gè)加法器來(lái)完成,如果分析一下BCD數(shù)的加法過(guò)程,原因就很清楚。請(qǐng)看下面:

令A(yù)=1000,B=0111,這兩個(gè)數(shù)都是正確的BCD碼,如果兩個(gè)操作數(shù)直接相加,結(jié)果不是一個(gè)BCD碼:

1000

+ 0111

1111

正確的BCD碼加法運(yùn)算應(yīng)為1000+0111=(1)0101即8+7=15。其它BCD碼操作數(shù)運(yùn)算的結(jié)果也能產(chǎn)生不正確的BCD碼結(jié)果。實(shí)際上當(dāng)結(jié)果大于9或者有進(jìn)位時(shí),就要進(jìn)行BCD的校驗(yàn),以確保結(jié)果的正確性。

對(duì)于產(chǎn)生進(jìn)位得情況,加法器直接提供了二進(jìn)制的進(jìn)位輸出,即BCD修正信號(hào)Y=C.而對(duì)于結(jié)果大于9,需要修正的數(shù)為1010-1111。

把它們作為四變量布爾表達(dá)式的最小項(xiàng),就能化簡(jiǎn)邏輯。即Y=E3E2+E3E1.其中E3 、E2、E1、E0是加法器的和的輸出。綜合以上結(jié)果可得BCD修正信號(hào)Y=E3E2+E3E1+C.修正電路如圖一所示

下面就已四位并行加法器和一位串行加法器兩種電路形式來(lái)討論BCD碼的驗(yàn)證。

圖二 4位并行加法器BCD加法電路

圖二所示為4位并行的BCD加法器電路。其中上面加法器的輸入來(lái)自低一級(jí)的BCD數(shù)字。下面加法器BCD的輸出E3、E2、E1、E0和COUT至高一級(jí)BCD數(shù)字,其A3和A1位接地,即當(dāng)BCD校驗(yàn)信號(hào)為真時(shí)Y=1,A3A2A1A0=0110,以實(shí)現(xiàn)加6的調(diào)整.當(dāng)不需要BCD調(diào)整時(shí)Y=0,此時(shí)A3A2A1A0=0000,從而使輸出結(jié)果無(wú)變化.

雖然4位并行加法器運(yùn)算速度較快,但是所用邏輯門較多。圖三所示為一位串行BCD加法器。它是以犧牲速度以達(dá)到減少硬件邏輯門的目的,這種電路在對(duì)頻率要求不高的系統(tǒng)中非常之適用。其中ADDER1、ADDER2均為一位全加器。ADDER1做主運(yùn)算器,ADDER2做BCD校驗(yàn)運(yùn)算器,不管是否做BCD校驗(yàn),ADDER2的初始進(jìn)位、借位始終為“1”。

圖三中Z型門為延時(shí)電路,延時(shí)一個(gè)時(shí)鐘周期,這樣在外部電路控制下,經(jīng)過(guò)四個(gè)時(shí)鐘周期,得到一位十進(jìn)制BCD結(jié)果E3E2E1E0.由電路圖所以當(dāng)C+(E3E2+E3E1)邏輯值為‘1’時(shí),控制多路選擇器選擇A通路(A通路為序列1001),當(dāng)C+(E3E2+E3E1)為‘0’時(shí),選擇B通路(B通路序列為1111),即需要校驗(yàn)時(shí),多路選擇器輸出序列1001;不需要校驗(yàn)時(shí),輸出序列1111,與Z型門的輸出對(duì)應(yīng)相加,并且ADDER2的初始進(jìn)位始終為‘1’,由此可完成BCD的校驗(yàn)工作。

圖三 一位串行BCD加法器電路

下面是基于4位并行BCD加法器算法的一種快速BCD的加法器VERILOG硬件描述語(yǔ)言程序及其仿真結(jié)果。

module bcd_check (data_i,data_o,cy_i,cy_o,en,z_i,z_o);

input data_i;

input cy_i;

input z_i;

input en; //insructure

output cy_o;

output data_o;

output z_o;

wire [3:0] data_i;

wire cy_i;

wire en;

reg z_o;

reg cy_o;

reg [3:0] data_o;

 

//}} End of automatically maintained section

reg [4:0] TEMP_RESULT;

 

always @(data_i or cy_i or en )

if(en == 0)

begin

cy_o=cy_i;

data_o=data_i;

z_o=z_i;

end

else

begin

if(data_i[3]&&data_i[1] ||(data_i[3]&&data_i[2]) || cy_i==1)

TEMP_RESULT = {1'b0,data_i } + {1'b0,4'b0110 } + cy_i;

else

begin

TEMP_RESULT[3:0]=data_i;

TEMP_RESULT[4]=cy_i;

end

data_o = TEMP_RESULT[3:0];

z_o = | TEMP_RESULT[3:0];

cy_o = TEMP_RESULT[4];

end

例如:兩個(gè)十進(jìn)制數(shù)2189+8075的正確結(jié)果應(yīng)為11064,可是,相加運(yùn)算后的結(jié)果為FEH,為此應(yīng)進(jìn)行BCD調(diào)整。將為經(jīng)校驗(yàn)的相加結(jié)果0010,1001,1000,1001(十進(jìn)制2989)+1000,0000,0111,0101(十進(jìn)制8075)=1010,1001,1111,1110代人上述BCD校驗(yàn)?zāi)K,可得仿真結(jié)果如圖四。

圖四 仿真結(jié)果

有圖可知data_o為1064 且進(jìn)位輸出為1,即總的結(jié)果為11064,這與2989+8075=11064的結(jié)果是一致的。

結(jié)束語(yǔ)

本文通過(guò)對(duì)BCD碼算法和并/串行BCD校驗(yàn)電路的分析,提出了一種高效,快速的BCD校驗(yàn)?zāi)K。由上面仿真結(jié)果可知,此種電路速度較快,硬件電路簡(jiǎn)單。適合實(shí)時(shí)處理系統(tǒng)。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或?qū)⒋呱龈蟮莫?dú)角獸公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關(guān)鍵字: 阿維塔 塞力斯 華為

倫敦2024年8月29日 /美通社/ -- 英國(guó)汽車技術(shù)公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認(rèn)證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開(kāi)發(fā)耗時(shí)1.5...

關(guān)鍵字: 汽車 人工智能 智能驅(qū)動(dòng) BSP

北京2024年8月28日 /美通社/ -- 越來(lái)越多用戶希望企業(yè)業(yè)務(wù)能7×24不間斷運(yùn)行,同時(shí)企業(yè)卻面臨越來(lái)越多業(yè)務(wù)中斷的風(fēng)險(xiǎn),如企業(yè)系統(tǒng)復(fù)雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務(wù)連續(xù)性,提升韌性,成...

關(guān)鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報(bào)道,騰訊和網(wǎng)易近期正在縮減他們對(duì)日本游戲市場(chǎng)的投資。

關(guān)鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國(guó)國(guó)際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)開(kāi)幕式在貴陽(yáng)舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關(guān)鍵字: 華為 12nm EDA 半導(dǎo)體

8月28日消息,在2024中國(guó)國(guó)際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)上,華為常務(wù)董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語(yǔ)權(quán)最終是由生態(tài)的繁榮決定的。

關(guān)鍵字: 華為 12nm 手機(jī) 衛(wèi)星通信

要點(diǎn): 有效應(yīng)對(duì)環(huán)境變化,經(jīng)營(yíng)業(yè)績(jī)穩(wěn)中有升 落實(shí)提質(zhì)增效舉措,毛利潤(rùn)率延續(xù)升勢(shì) 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務(wù)引領(lǐng)增長(zhǎng) 以科技創(chuàng)新為引領(lǐng),提升企業(yè)核心競(jìng)爭(zhēng)力 堅(jiān)持高質(zhì)量發(fā)展策略,塑強(qiáng)核心競(jìng)爭(zhēng)優(yōu)勢(shì)...

關(guān)鍵字: 通信 BSP 電信運(yùn)營(yíng)商 數(shù)字經(jīng)濟(jì)

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺(tái)與中國(guó)電影電視技術(shù)學(xué)會(huì)聯(lián)合牽頭組建的NVI技術(shù)創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會(huì)上宣布正式成立。 活動(dòng)現(xiàn)場(chǎng) NVI技術(shù)創(chuàng)新聯(lián)...

關(guān)鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長(zhǎng)三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會(huì)上,軟通動(dòng)力信息技術(shù)(集團(tuán))股份有限公司(以下簡(jiǎn)稱"軟通動(dòng)力")與長(zhǎng)三角投資(上海)有限...

關(guān)鍵字: BSP 信息技術(shù)
關(guān)閉
關(guān)閉