當前位置:首頁 > EDA > 電子設計自動化
[導讀]Virtex-5 FXT平臺是唯一結合了業(yè)界標準的550MHz PowerPC® 440嵌入式處理器內核、DSP和高速串行I/O功能的FPGA,其無與倫比的系統(tǒng)集成度可更好地支持通信、音頻視頻廣播、軍事和航空、工業(yè)、科學以及醫(yī)療市場中的高性能應用。

Virtex-5 FXT FPGA – 終極系統(tǒng)集成平臺
由于眾多不斷增加和演化的標準、苛刻的處理要求以及不斷降低的成本和時間預算,數(shù)字融合時代加速了對FPGA基本價值主張的依賴性。這些基本價值主張是:靈活性、現(xiàn)場可升級能力、優(yōu)異的信號處理能力、更快的產(chǎn)品上市時間、降低風險、適應不斷演化的標準以及降低系統(tǒng)成本。 Virtex®-5平臺建立在這些豐富價值的基礎上,再加上高速串行連接功能和嵌入式處理能力,從而構成了終極系統(tǒng)集成平臺。

Virtex-5 FXT平臺是唯一結合了業(yè)界標準的550MHz PowerPC® 440嵌入式處理器內核、DSP和高速串行I/O功能的FPGA,其無與倫比的系統(tǒng)集成度可更好地支持通信、音頻視頻廣播、軍事和航空、工業(yè)、科學以及醫(yī)療市場中的高性能應用。利用Virtex-5 FXT平臺,此類應用的設計人員可以提高整體系統(tǒng)性能、最小化電路板復雜度并降低系統(tǒng)成本。

Virtex-5系列
無論在產(chǎn)品可用性還是為客戶提供的多種選擇方面, Virtex-5系列FPGA平臺都是業(yè)界領先的高密度65nm FPGA產(chǎn)品。Virtex-5系列是Virtex系列FPGA的第5代產(chǎn)品?;谄洫毺氐腁SMBL架構,Virtex-5系列提供了四個領域優(yōu)化的平臺共24款器件供客戶選擇:
·    LX   – 針對邏輯應用領域而優(yōu)化
·    LXT – 針對支持低功耗串行連接邏輯應用領域而優(yōu)化
·    SXT – 針對支持串行連接的DSP應用領域而優(yōu)化
·    FXT – 針對支持高速串行連接的嵌入式處理應用領域而優(yōu)化

該系列器件提供了一系列創(chuàng)新的特性,包括:
·    新的CLB和增強的布線技術支持超快ExpressFabric™ 技術
·    LXT、SXT和FXT平臺提供完全集成的PCI Express® 端點模塊
·    LXT、SXT、FXT平臺提供完全集成的三模式(0/100/1000 Mbps)以太網(wǎng)MAC模塊
·    提供ECC選擇的36Kbit 雙端口BRAM/FIFO模塊
·    帶PLL 的550Mhz時鐘管理管道(CMT) 
·    支持ChipSync技術的SelectIO 
·    第二代稀疏鋸齒形(Sparse Chevron) 封裝技術支持增強引腳輸出功能
·    多位流管理和多種細粒度幀尺寸方便進行部分重配置

Virtex-5 FXT平臺增加的系統(tǒng)集成主要特性包括:
·    完全集成的PowerPC 440處理器模塊和128位互連
·    高性能GTX 6.5 Gbps 串行 I/O
·    XtremeDSP™ 邏輯片 (DSP48E邏輯片)優(yōu)化組合


表1:Virtex-5 FXT產(chǎn)品一覽
 
PowerPC 440處理器模塊
PowerPC 440處理器已經(jīng)廣泛應用于賽靈思公司高密度FPGA所面向的細分市場中的眾多系統(tǒng)應用中,并且經(jīng)受了測試和驗證。Virtex-5 FXT FPGA率先提供了同時符合兩個業(yè)界標準的PowerPC 440處理器,其增強的系統(tǒng)性能可支持設計人員快速容易地實現(xiàn)先進的可升級嵌入式處理應用。每個處理器集成32KB指令和32KB數(shù)據(jù)緩存,在550MHz時鐘下可以提供高達1,100 DMIPS的性能。

大幅提高系統(tǒng)處理性能的關鍵是通過多通道、高效、并發(fā)高速數(shù)據(jù)訪問來提高總體數(shù)據(jù)吞吐能力。為達到這一目的,新集成的5x2 縱橫交換式處理器互連架構與PowerPC 440處理器緊密耦合,提供并發(fā)I/O和存儲器訪問能力(圖1)。這一高度集成的架構支持5個主PLB(處理器局部總線)接口和兩個從接口、四個獨立收發(fā)全雙工信道DMA端口和一個專用存儲器總線接口,因此存儲器帶寬最高可達此前解決方案的5倍。在新的硬核化縱橫交換式架構管理下,系統(tǒng)支持并發(fā)訪問多個128位總線(原來為64位)的數(shù)據(jù),從而進一步擴大系統(tǒng)吞吐能力。先進的PLB架構支持高吞吐量128位接口,可縮小系統(tǒng)瓶頸,從而最大化處理器、縱橫開關式交換構造以及軟IP邏輯之間的數(shù)據(jù)傳輸能力。 
 

圖 1.PowerPC 440模塊包括PowerPC 440內核和新的互連架構
 
與這一新架構形成互補的是,這一平臺集成的增強高性能輔助處理器控制單元(APU)接口允許用戶可以構造輔助處理器來執(zhí)行非PowerPC 440指令集的指令。這樣就為視頻處理、3D數(shù)據(jù)處理和浮點算術等應用中的專用協(xié)處理引擎或用戶專用定制指南提供了支持。 

高速串行連接能力
Virtex-5 FXT平臺支持最熱門的數(shù)字I/O和數(shù)千兆位(multi-gigabit)串行I/O技術,提供多達24個全功能RocketIO™ 千兆級收發(fā)器(GTX)。這些增強的收發(fā)器現(xiàn)在可以支持從500Mbps到6.5Gbps的數(shù)據(jù)速率。Virtex-5 FXT GTX收發(fā)器是目前Virtex-5系列中速度最快的,不僅擴展了Virtex-5 LXT和SXT FPGA中得到驗證的收發(fā)器架構,同時也方便了在Virtex-5 LXT、SXT & FXT平臺間的設計移植。

在附加高數(shù)據(jù)速率性能的同時6.5Gbps速率時每通道消耗的典型功耗只有200mW。當運行在較低的3.75 Gbps速率時,每通道功耗僅100mW。

除了更高的串行I/O性能以外,還增強了一些其它關鍵特性。為提高這些高速信號的信號完整性,集成了4抽頭決策反饋均衡器(DFE)、線性均衡器和發(fā)送預加重補償。決策反饋均衡器(DFE)是一種非線性均衡器,利用前檢測決策來消除當前解調脈沖的符號間干擾(ISI)。DFE的優(yōu)點是其工作在無噪聲的量化電平上,因此其輸出與信道噪聲無關。

GTX收發(fā)器提供了一種新的靈活速率變換器,或變速箱,支持主要領先協(xié)議的8B/10B, 64B/66B 和 64B/67B編碼和同步。獨立的發(fā)送和接收數(shù)據(jù)流支持全雙工操作。

用于PCI Express®、Gigabit Ethernet 和 XAUI的完整協(xié)議包為設計成功提供了一個低風險的路徑。該協(xié)議包還可為SONET OC-48/SDH STM-16 和 CPRI (Common Public Radio Interface)提供專用協(xié)議參數(shù)報告,從而能夠在采用新的串行協(xié)議時更有信心。每一標準協(xié)議包都包括針對特定協(xié)議物理層的特性描述報告、互操作性和兼容性報告、知識產(chǎn)權(IP)內核以及技術文檔,支持用戶高效且低風險地在Virtex™-5 FPGA中實現(xiàn)標準的高速串行協(xié)議。

系統(tǒng)級數(shù)字信號處理
Virtex-5 FXT平臺的DSP性能對于其作為終極系統(tǒng)集成平臺的價值做出了重要貢獻?;旧?,與傳統(tǒng)DSP處理器的固定架構相比,F(xiàn)PGA提供的DSP性能高出幾個數(shù)量級。目前越來越多的通信和多媒體系統(tǒng)都需要高于4MSPS的DSP性能,因此已經(jīng)遠遠超出了大多數(shù)獨立DSP處理器的極限。 

利用FPGA可以方便地構造出高度并行的處理架構,能夠在單個時鐘周期里完成復雜的算法,從而單片器件就可以提供數(shù)以百計的MSPS性能。在如此高的DSP性能水平,設計人員可以選擇降低FPGA的時鐘速率來節(jié)省功耗,也可以選擇實現(xiàn)更多通道來降低系統(tǒng)成本并降低材料清單成本(BOM)。

Virtex-5 FPGA 系列高性能DSP功能的關鍵是其DSP48E 邏輯片。這些邏輯片能夠高效執(zhí)行大多數(shù)數(shù)字濾波器底層運算的乘法累加操作。含內建乘法器模塊的FPGA支持以專用硬件實現(xiàn)更寬輸入的濾波器,從而使DSP設計人員可以獲得更高的性能。Virtex-5 FXT FPGA提供高比率的DSP邏輯片(含高達384個內建18x25 DSP邏輯片),可以在500MHz時鐘頻率下提供高達192 GMACs/秒的性能。與Virtex-4中的18 x 18乘法器相比,Virtex-5 DSP48E邏輯片中的乘法器達到25 x 18。與更寬的數(shù)據(jù)路徑和96位累加輸出相配合可以支持更高精度的單精度浮點運算。同時,DSP48E邏輯片在高精度濾波器工作時消費的資源也更少。 

除了快速的邏輯執(zhí)行速度以外,高性能系統(tǒng)還需要處理單元具備快速吞吐大量數(shù)據(jù)的能力。Virtex FPGA提供了兩種互補的方法來構建高效的存儲器結構: 
·    查找表(LUT)邏輯結構中的存儲器單元構成的分布式RAM可以支持實現(xiàn)64位移位寄存器。
·    36Kb模塊的嵌入式BlockRAM 結構可提供多達16.5 Mb的存儲器。

由于嵌入式BlockRAM結構在芯片上是與DSP48E邏輯片鄰近的,因此它們?yōu)橄驗V波器架構供應數(shù)據(jù)提供了超高帶寬方法。FXT平臺可提供高達16.5Mb的內部存儲器和163 GBytes/s聚集IO性能的總IO帶寬,可以滿足系統(tǒng)級要求。

高系統(tǒng)集成度進一步提高性能
Virtex-5 FXT FPGA系統(tǒng)集成度的增強進一步提高了性能,這主要是由于整個平臺處理子系統(tǒng)改善的復合效應。采用縱橫交換式互連架構來代替單共享總線互連方式,利用多個獨立總線組成的網(wǎng)絡來并行完成數(shù)據(jù)傳輸,從而改善了總體系統(tǒng)性能。多個運算操作可同時進行,減少了堵塞和等待時間。利用128數(shù)據(jù)傳輸則進一步提高了系統(tǒng)數(shù)據(jù)吞吐能力。

圖 2.在Virtex-5 FXT平臺上,新的PowerPC 440處理器模塊接口通過硬交換式互連構造與硬核三模以太網(wǎng)MAC連接。

 

例如,圖2中所示的千兆以太網(wǎng)設計顯示出縱橫交換式結構中存儲器控制器(構造中生成的軟控制器)與存儲器控制器接口(MCI)的典型連接。由于這是一個獨立于其它訪問操作(如外設處理)的專用端口,因此總延遲和帶寬也獲得改善。外設(軟)附加到PLB46總線,并連接到縱橫交換構造上獨立的主PLB(MPLB)端口。 

千兆以太網(wǎng)通過新集成的硬件DMA控制器之一連接到系統(tǒng)。DMA引擎也接口到縱橫交換構造。在需要時,這一交換構造成為DMA引擎與主存儲器的連接路徑。千兆以太網(wǎng)設計還利用了Virtex-5 FXT平臺中的硬核千兆以太網(wǎng)MAC,因此可以利用更少的資源并降低功耗。

將上述基于Virtex-5 FXT平臺的千兆位以太網(wǎng)系統(tǒng)與基于Virtex-4 FX平臺的同樣系統(tǒng)相比,性能提高了2.7倍。這一性能提升是指總體系統(tǒng)吞吐能力的提升,而非僅僅是處理器、外設或I/O。 

應用
眾多復雜應用如有線和無線通信、音頻/視頻廣播、航空和國防以及工業(yè)科學和醫(yī)療等四大關鍵行業(yè)所提出的高度多元化的苛刻要求, 使得Virtex-5 FXT平臺復合系統(tǒng)集成應運而生。這些市場中的客戶對于賽靈思FXT產(chǎn)品線的發(fā)展做出了重要貢獻,他們的共同推動, 使得器件配置能夠滿足FPGA邏輯、嵌入式處理、DSP、存儲器和串行IO等所有方面的要求。

通信
無線通信市場是一個變化快速且具有挑戰(zhàn)性的環(huán)境。系統(tǒng)設計人員始終面臨提供新解決方案的挑戰(zhàn),或者是為了降低現(xiàn)有產(chǎn)品成本,或者是提供無風險的基礎設施遷移方法,為現(xiàn)有以及下一代技術(如3GPP-LTE 和 WiMAX)提供高效的支持。  

圖 4.采用Virtex-5 FX100T器件的下一代無線基站(LTE)。
 

在這一應用中采用賽靈思Virtex-5 FXT FPGA可保證處理器子系統(tǒng)、DSP賦能的FPGA構造以及高速通信之間的緊密耦合和集成。這一LTE基帶參考系統(tǒng)的硬件和軟件單元的集成都利用標準硬件電路板在單片Virtex-5 FX100T器件上實現(xiàn)。 

音頻/視頻廣播
IP視頻(Video-Over-IP)系統(tǒng)利用MPEG-2等壓縮標準對視頻流進行編碼。然后,該系統(tǒng)利用因特網(wǎng)協(xié)議(IP)實現(xiàn)網(wǎng)絡上不同點之間編碼位流的傳輸。與網(wǎng)絡上非時間關鍵的其它業(yè)務流量不同,視頻數(shù)據(jù)必須遵守嚴格的服務質量(QoS)要求才能夠滿足視頻要求。

目前利用視頻處理器、用于加速或完成實時算法的可編程邏輯、以及用于網(wǎng)絡通信的以太網(wǎng)解決方案構成的分塊式解決方案也可以滿足這些要求。但Virtex-5 FXT FPGA是業(yè)界首個在單個可編程SOC芯片上實現(xiàn)了所有這些功能。 
 

圖 4.IP視頻(Video-Over-IP)系統(tǒng)集成圖顯示高級要求 
 

終極設計解決方案
很顯然,這一終極系統(tǒng)集成平臺需要一個統(tǒng)一的設計環(huán)境。這一設計環(huán)境可以充分發(fā)揮賽靈思FPGA器件中所集成的系統(tǒng)級平臺單元和豐富功能,保證最佳的設計生產(chǎn)力和系統(tǒng)性能。 

為此,賽靈思公司推出了ISE™ Design Suite 10.1版軟件套件。該套件為系統(tǒng)設計小組提供了創(chuàng)建集靈活的FPGA邏輯、嵌入式處理、高速串行IO、DSP、板上存儲器設計和接口以及可定制IP模塊于一體的高級最終解決方案所需要的所有開發(fā)和調試工具。ISE 設計套件集成了多種屢獲殊榮的設計工具和技術,可方便和加快系統(tǒng)開發(fā)。該套件包括以下工具:

    FPGA設計環(huán)境 
-    ISE Foundation™ 軟件和ISE WebPACK™ 軟件 (免費下載)  
-    PlanAhead™ 設計和分析工具以及PlanAhead Lite  
-    SmartXplorer™  
    嵌入式處理設計環(huán)境  
-    Xilinx Platform Studio 和嵌入式開發(fā)套件( Embedded Development Kit (EDK))  
    DSP設計環(huán)境  
-    System Generator for DSP   
-    AccelDSP™ Synthesis Tool  
    平臺調試支持  
-    ChipScope™ Pro 工具   
-    ChipScope Pro 串行 I/O 工具集 

作為 ISE Design Suite的一部分, ISE Foundation軟件是業(yè)界首屈一指的FPGA邏輯設計工具集。與ISE Foundation一起提供的還有賽靈思公司PlanAhead設計分析工具,為適配到賽靈思FPGA器件的設計提供了強大的分析和布局功能。此外,SmartXplorer技術則使設計人員能夠每天完成更多次物理實現(xiàn),同時性能也可進一步提高多達38%。 

對嵌入式系統(tǒng)設計,Xilinx Platform Studio和嵌入式開發(fā)套件 (EDK)提供了一個綜合硬件和軟件設計環(huán)境,可加速嵌入式系統(tǒng)的設計速度。

XtremeDSP開發(fā)工具包包括了System Generator for DSP和AccelDSP 綜合工具。利用這些工具,可以方便地將利用The MathWorks™公司廣受歡迎的MATLAB® 和 Simulink® DSP 建模環(huán)境開發(fā)的DSP算法在FPGA硬件中實現(xiàn)。

ChipScope Pro可通過針對“平臺”器件的調試,能夠發(fā)現(xiàn)深藏在硬件和軟件之中的嵌入式缺陷。ChipScope Pro Serial I/O工具集支持用戶快速評估和測量高速串行I/O通道的位錯率(BER)。 

總結
系統(tǒng)集成對于電子行業(yè)來說始終是一項具有戰(zhàn)略意義的價值無法衡量的基本方法。通過系統(tǒng)集成可以降低成本、提高性能并使系統(tǒng)級技術走向下一個里程碑,將原來需要整整一個機箱才能完成的工作縮小到電路板大小,將電路板實現(xiàn)的功能集成到IC(ASIC和ASSP)中。    

結合FPGA的靈活性和可編程能力這些基本優(yōu)勢,嵌入式處理、DSP性能和高速串行連接能力的強大融合使得賽靈思公司的最新產(chǎn)品Virtex-5 FXT FPGA成為終極系統(tǒng)集成平臺。 
本站聲明: 本文章由作者或相關機構授權發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內容真實性等。需要轉載請聯(lián)系該專欄作者,如若文章內容侵犯您的權益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或將催生出更大的獨角獸公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關鍵字: 阿維塔 塞力斯 華為

加利福尼亞州圣克拉拉縣2024年8月30日 /美通社/ -- 數(shù)字化轉型技術解決方案公司Trianz今天宣布,該公司與Amazon Web Services (AWS)簽訂了...

關鍵字: AWS AN BSP 數(shù)字化

倫敦2024年8月29日 /美通社/ -- 英國汽車技術公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時1.5...

關鍵字: 汽車 人工智能 智能驅動 BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務能7×24不間斷運行,同時企業(yè)卻面臨越來越多業(yè)務中斷的風險,如企業(yè)系統(tǒng)復雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務連續(xù)性,提升韌性,成...

關鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報道,騰訊和網(wǎng)易近期正在縮減他們對日本游戲市場的投資。

關鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會開幕式在貴陽舉行,華為董事、質量流程IT總裁陶景文發(fā)表了演講。

關鍵字: 華為 12nm EDA 半導體

8月28日消息,在2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會上,華為常務董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語權最終是由生態(tài)的繁榮決定的。

關鍵字: 華為 12nm 手機 衛(wèi)星通信

要點: 有效應對環(huán)境變化,經(jīng)營業(yè)績穩(wěn)中有升 落實提質增效舉措,毛利潤率延續(xù)升勢 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務引領增長 以科技創(chuàng)新為引領,提升企業(yè)核心競爭力 堅持高質量發(fā)展策略,塑強核心競爭優(yōu)勢...

關鍵字: 通信 BSP 電信運營商 數(shù)字經(jīng)濟

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺與中國電影電視技術學會聯(lián)合牽頭組建的NVI技術創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會上宣布正式成立。 活動現(xiàn)場 NVI技術創(chuàng)新聯(lián)...

關鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會上,軟通動力信息技術(集團)股份有限公司(以下簡稱"軟通動力")與長三角投資(上海)有限...

關鍵字: BSP 信息技術
關閉
關閉