當前位置:首頁 > EDA > 電子設計自動化
[導讀]摘要:出租車計費器一般采用以單片機為核心的設計方法,設計不夠靈活方便。為此,在此介紹了采用EDA技術的層次化設計方法設計出租車計費器的方法。即用VHDL編寫各個功能模塊,實現(xiàn)低層設計;用原理圖輸入方式描述各模

摘要:出租車計費器一般采用以單片機為核心的設計方法,設計不夠靈活方便。為此,在此介紹了采用EDA技術的層次化設計方法設計出租車計費器的方法。即用VHDL編寫各個功能模塊,實現(xiàn)低層設計;用原理圖輸入方式描述各模塊間的關系,實現(xiàn)頂層設計。采用FPGA可編程邏輯器件為系統(tǒng)控制單元,無需添加外圍電路,更新功能僅需修改軟件。實驗表明,該設計方法簡單快捷,所設計的系統(tǒng)性能可靠。應用該方法設計的數(shù)字電子系統(tǒng)具有很強的靈活性。
關鍵詞:EDA;VHDL;層次化;出租車計費器

0 引言
    EDA使用戶在無需實際芯片、電路板和儀器儀表的情況下進行電路設計和分析;采用在系統(tǒng)編程技術,在現(xiàn)場對系統(tǒng)進行邏輯重構和升級,實現(xiàn)硬件設計軟件化。
    EDA技術以可編程邏輯器件FPGA和CPLD及其開發(fā)系統(tǒng)為硬件平臺,以EDA開發(fā)軟件如Max+PlusⅡ為開發(fā)工具,基于邏輯功能模塊的層次化設計方法設計數(shù)字系統(tǒng)。Max+PlusⅡ設計可采用原理圖、硬件描述語言(VHDL)等多種輸入方式,并支持這些文件的任意混合設計。對于不同層次,可采用不同的輸入方式進行設計。由于VHDL擅長描述模塊的邏輯功能,所以在對底層模塊設計中,常采用VHDL進行描述,而原理圖則擅長描述模塊間的連接關系,故在頂層設計中,常采用原理圖輸入方法。出租車計費器通常以單片機為核心進行設計,本文以為它例介紹基于EDA技術的數(shù)字系統(tǒng)混合設計方法。

1 出租車計費器功能
    出租車計費器的功能要求:
    (1)實現(xiàn)出租車按行駛里程收費,起步費為7.0元;
    (2)行駛3 km后再按2元/km計費,車停時不計費;
    (3)能預置起步費和每公里收費,并能模擬汽車啟動、停止、車速等狀態(tài)。
    根據(jù)VHDL特點,設計者不再需要考慮選擇固定功能的標準芯片,而是從實現(xiàn)系統(tǒng)功能與性能出發(fā)來,建立出租車計費器系統(tǒng)模塊,如圖1所示。



2 出租車計費器的設計與實現(xiàn)
    本系統(tǒng)分底層和頂層2個層次設計,底層設計采用VHDL編寫各個功能模塊,頂層設計采用原理圖方式描述各模塊間的連接。
2.1 底層文件的設計
    底層模塊包括:出租車車速控制模塊;計費器里程計數(shù)模塊;計費器計費計數(shù)模塊3個模塊。
    以出租車車速控制模塊為例介紹。
    出租車車速控制模塊用于控制出租車的車速。圖1中,當起/停開關及清零信號RESET都為“1”時,汽車啟動就開始進入里程計數(shù)和計費器工作狀態(tài)。通過改變“車速選擇”端的輸入值可以控制汽車行駛快慢。用CLK6作為車速控制模塊的時鐘輸入,CLOCK6作為輸出,用A、B作為車速選擇變量,分別取值從“00”→“01”→“10”→“11”時,車速越來越塊。其VHDL程序代碼如下:
   
    以上程序代碼經(jīng)過編譯后生成相應模塊符號,如圖2所示,供頂層設計時調(diào)用。


    程序經(jīng)過時序仿真后的波形,如圖3所示。


2.2 頂層原理圖設計
    頂層設計采用原理圖輸入方式。通過調(diào)用生成的各模塊符號,并將它們作適當連接以實現(xiàn)頂層文件的設計。出租車計費器的頂層設計電路,如圖4所示。


    圖4中,ko1,ko2為車速控制開關;clk為時鐘信號;reset為復位信號;up_down為起/??刂菩盘?;count為預置每公里收費的信號;load為預置使能信號;dd為預置起步費信號;out5,out4為記錄里程的整數(shù)位;out6為記錄里程的小數(shù)位;outl,out2為記錄費用的整數(shù)位;out3為記錄費用的小數(shù)位。
2.3 頂層文件仿真與下載
    頂層原理圖經(jīng)過編譯后生成頂層文件,對頂層文件進行仿真,結果正確后,利用Altera公司的FPGA芯片EPF10K3LC84—3及其SE-5M型開發(fā)系統(tǒng)進行下載。下載結果顯示,所設計的出租車計費器完全符合設計要求。

3 結語
    由上述設計實例可見,采用EDA技術設計數(shù)字系統(tǒng)則是一種基于邏輯功能模塊的“自上而下”層次化設計方法。即從整個系統(tǒng)功能與性能優(yōu)化出發(fā),將系統(tǒng)分解為各功能模塊,由VHDL描述模塊的邏輯功能,生成滿足相應邏輯功能的新器件,實現(xiàn)底層設計;再采用原理圖輸入方式,將生成的新器件連成系統(tǒng)圖,實現(xiàn)頂層設計。另外,由于新器件內(nèi)部電路是用程序構建的,硬件的邏輯關系由語言來描述,所以只要修改語句則可修改硬件的邏輯關系。由此可見這種設計方法,可大大提高工作效率,設計更加靈活、快捷,可減少器件的數(shù)量,避免復雜的接線,縮小系統(tǒng)的體積,降低消耗,提高系統(tǒng)的可靠性、繼承性、移植性。

本站聲明: 本文章由作者或相關機構授權發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或將催生出更大的獨角獸公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關鍵字: 阿維塔 塞力斯 華為

加利福尼亞州圣克拉拉縣2024年8月30日 /美通社/ -- 數(shù)字化轉型技術解決方案公司Trianz今天宣布,該公司與Amazon Web Services (AWS)簽訂了...

關鍵字: AWS AN BSP 數(shù)字化

倫敦2024年8月29日 /美通社/ -- 英國汽車技術公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時1.5...

關鍵字: 汽車 人工智能 智能驅動 BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務能7×24不間斷運行,同時企業(yè)卻面臨越來越多業(yè)務中斷的風險,如企業(yè)系統(tǒng)復雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務連續(xù)性,提升韌性,成...

關鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報道,騰訊和網(wǎng)易近期正在縮減他們對日本游戲市場的投資。

關鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會開幕式在貴陽舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關鍵字: 華為 12nm EDA 半導體

8月28日消息,在2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會上,華為常務董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語權最終是由生態(tài)的繁榮決定的。

關鍵字: 華為 12nm 手機 衛(wèi)星通信

要點: 有效應對環(huán)境變化,經(jīng)營業(yè)績穩(wěn)中有升 落實提質(zhì)增效舉措,毛利潤率延續(xù)升勢 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務引領增長 以科技創(chuàng)新為引領,提升企業(yè)核心競爭力 堅持高質(zhì)量發(fā)展策略,塑強核心競爭優(yōu)勢...

關鍵字: 通信 BSP 電信運營商 數(shù)字經(jīng)濟

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺與中國電影電視技術學會聯(lián)合牽頭組建的NVI技術創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會上宣布正式成立。 活動現(xiàn)場 NVI技術創(chuàng)新聯(lián)...

關鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會上,軟通動力信息技術(集團)股份有限公司(以下簡稱"軟通動力")與長三角投資(上海)有限...

關鍵字: BSP 信息技術
關閉
關閉