基于FPGA的簡易頻譜分析儀
1 引言
目前,由于頻譜分析儀價(jià)格昂貴,高等院校只是少數(shù)實(shí)驗(yàn)室配有頻譜儀。但電子信息類教學(xué),如果沒有頻譜儀輔助觀察,學(xué)生只能從書本中抽象理解信號特征,嚴(yán)重影響教學(xué)實(shí)驗(yàn)效果。
針對這種現(xiàn)狀提出一種基于FPGA的簡易頻譜分析儀設(shè)計(jì)方案,其優(yōu)點(diǎn)是成本低,性能指標(biāo)滿足教學(xué)實(shí)驗(yàn)所要求的檢測信號范圍。
2 設(shè)計(jì)方案
圖1為系統(tǒng)設(shè)計(jì)總體框圖。該系統(tǒng)采用C8051系列單片機(jī)中的 C8051F121作為控制器,CvcloneⅢ系列EP3C40F484C8型FPGA為數(shù)字信號算法處理單元。系統(tǒng)設(shè)計(jì)遵循抽樣定理,在時(shí)域內(nèi)截取一段適當(dāng)長度信號,對其信號抽樣量化,按照具體的步驟求取信號的頻譜,并在LCD上顯示信號的頻譜,同時(shí)提供友好的人機(jī)會(huì)話功能。該系統(tǒng)最小分辨率為1 Hz,可分析帶寬為0~5 MHz的各種信號。
由于單片機(jī)C8051 F121內(nèi)部集成A/D轉(zhuǎn)換器,能夠有效測量自動(dòng)增益控制AGC壓差,計(jì)算出對輸入信號的放大倍數(shù);另外,該單片機(jī)內(nèi)置高速控制內(nèi)核和豐富的存儲(chǔ)器,使其能夠控制整個(gè)系統(tǒng);EP3C40F484C8型FPGA內(nèi)置豐富的存儲(chǔ)器資源,確保該系統(tǒng)具有足夠的空間存儲(chǔ)采集的點(diǎn)數(shù),完成離散傅里葉變換、數(shù)字濾波器、數(shù)字混頻等信號處理。
1 引言
目前,由于頻譜分析儀價(jià)格昂貴,高等院校只是少數(shù)實(shí)驗(yàn)室配有頻譜儀。但電子信息類教學(xué),如果沒有頻譜儀輔助觀察,學(xué)生只能從書本中抽象理解信號特征,嚴(yán)重影響教學(xué)實(shí)驗(yàn)效果。
針對這種現(xiàn)狀提出一種基于FPGA的簡易頻譜分析儀設(shè)計(jì)方案,其優(yōu)點(diǎn)是成本低,性能指標(biāo)滿足教學(xué)實(shí)驗(yàn)所要求的檢測信號范圍。
2 設(shè)計(jì)方案
圖1為系統(tǒng)設(shè)計(jì)總體框圖。該系統(tǒng)采用C8051系列單片機(jī)中的 C8051F121作為控制器,CvcloneⅢ系列EP3C40F484C8型FPGA為數(shù)字信號算法處理單元。系統(tǒng)設(shè)計(jì)遵循抽樣定理,在時(shí)域內(nèi)截取一段適當(dāng)長度信號,對其信號抽樣量化,按照具體的步驟求取信號的頻譜,并在LCD上顯示信號的頻譜,同時(shí)提供友好的人機(jī)會(huì)話功能。該系統(tǒng)最小分辨率為1 Hz,可分析帶寬為0~5 MHz的各種信號。
由于單片機(jī)C8051 F121內(nèi)部集成A/D轉(zhuǎn)換器,能夠有效測量自動(dòng)增益控制AGC壓差,計(jì)算出對輸入信號的放大倍數(shù);另外,該單片機(jī)內(nèi)置高速控制內(nèi)核和豐富的存儲(chǔ)器,使其能夠控制整個(gè)系統(tǒng);EP3C40F484C8型FPGA內(nèi)置豐富的存儲(chǔ)器資源,確保該系統(tǒng)具有足夠的空間存儲(chǔ)采集的點(diǎn)數(shù),完成離散傅里葉變換、數(shù)字濾波器、數(shù)字混頻等信號處理。
4.3 FPGA及外圍接口模塊
選用CycloneⅢ系列EP3C40F484型FPGA,該器件內(nèi)部有39 600個(gè)LE資源,有1 134 000 bit的存儲(chǔ)器,同時(shí)還有126個(gè)乘法器和4個(gè)PLL鎖相環(huán)。由于該器件內(nèi)部有大量資源,因而可滿足其內(nèi)部實(shí)現(xiàn)數(shù)字混頻、數(shù)字濾波、以及FFT運(yùn)算。FP -GA正常工作時(shí),主要需要的外部接口有:時(shí)鐘電路、JTAG下載電路、配置器件及下載電路。圖5為FPGA的外圍接口電路。
5 系統(tǒng)軟件設(shè)計(jì)
系統(tǒng)軟件設(shè)計(jì)包括單片機(jī)和FPGA兩部分,單片機(jī)作為整個(gè)系統(tǒng)的核心控制單元,主要負(fù)責(zé)系統(tǒng)的初始化、鍵盤輸入控制以及LCD顯示等功能;而FPGA的高速并行計(jì)算性能使其很適合進(jìn)行實(shí)時(shí)性要求較高的信號處理運(yùn)算。系統(tǒng)軟件流程如圖6所示。
系統(tǒng)上電后,單片機(jī)分別初始化系統(tǒng)各個(gè)模塊,寫入默認(rèn)的CIC、FIR濾波器參數(shù)和寫入默認(rèn)的數(shù)字混頻器頻率值。初始化完成后,系統(tǒng)開始以默認(rèn)的中心頻率和分辨率分析頻譜,進(jìn)入等待鍵盤輸入狀態(tài)。當(dāng)用戶通過鍵盤重新輸人中心頻率和分辨率等參數(shù)后,單片機(jī)重新刷新LCD,同時(shí)可通過鍵盤操作LCD上的畫面,移動(dòng)光標(biāo),利用軟件計(jì)算對應(yīng)光標(biāo)處的頻率值并在LCD上顯示,而且還可以對整個(gè)圖像進(jìn)行放縮以方便觀察頻譜。
6 測量結(jié)果分析
先通過Matlab軟件進(jìn)行仿真,分別用程序測試頻率為20 Hz的正弦波方波,系統(tǒng)仿真結(jié)果如圖7所示。從圖7a看出20 Hz正弦波頻譜是一條譜線,其周圍只有很少泄漏頻率分量,符合理想情況。圖7b是20 Hz方波的分析結(jié)果,其基波,第三、第五、第七次諧波的幅度滿足1、1/3、1/5、1/7、1,9的理論結(jié)果。
7 結(jié)束語
該系統(tǒng)能夠方便地在LCD上顯示信號的頻譜結(jié)構(gòu)圖。操作簡單,便于學(xué)生進(jìn)行操作,有助于實(shí)驗(yàn)教學(xué)課上學(xué)生更直觀認(rèn)識信號頻譜結(jié)構(gòu),從而促進(jìn)實(shí)驗(yàn)課教學(xué)。
參考文獻(xiàn):
[1].C8051datasheethttp://www.dzsc.com/datasheet/C8051_209879.html.
[2].C8051F121datasheethttp://www.dzsc.com/datasheet/C8051F121_209855.html.
來源:角色0次