Philips 推出業(yè)界最小封裝的高級(jí)超低功耗 CMOS 邏輯系列
皇家飛利浦電子公司 (NYSE: PHG, AEX: PHI) 宣布推出具有超低功耗的高級(jí)超低功耗 (AUP) CMOS 邏輯系列。AUP 邏輯系列提供超過(guò) 55 種新產(chǎn)品,有 PicoGate 和 MicroPak? 兩種封裝選擇。AUP 系列提供了邏輯器件中最低的功耗,比其他系列低 30%,這將延長(zhǎng)蜂窩電話、PDA、數(shù)碼相機(jī)和視頻播放器等設(shè)備的電池壽命。
電子行業(yè)正朝著更精密、更復(fù)雜的電子器件進(jìn)軍,封裝越來(lái)越小,功耗越來(lái)越低。AUP 系列固有的創(chuàng)新性滿(mǎn)足了這些需求,使制造廠商能夠更容易地為家用、個(gè)人、汽車(chē)和移動(dòng)市場(chǎng)設(shè)計(jì)新的應(yīng)用。行業(yè)調(diào)研公司 Insight Onsite 公布的最新市場(chǎng)預(yù)測(cè)顯示,1.8V 邏輯產(chǎn)品市場(chǎng)在 2006 年到 2008 年期間將增長(zhǎng) 53% 以上,從 2006 年的 2.23 億增長(zhǎng)到 2008 年的 3.43 億,飛利浦此時(shí)推出新型 AUP 邏輯系列可謂正當(dāng)其時(shí)。
AUP 邏輯系列包含了單、雙和三柵極功能,采用 5、6 和 8 引腳封裝,允許工程師精確選擇所需的功能。此外,變換功能使工程師們能夠輕松實(shí)現(xiàn)不同電壓系統(tǒng)之間的接口。AUP 系列還采用了飛利浦公司的 MicroPak 技術(shù),該技術(shù)可將引線間距從 0.50 mm 縮小至 0.35 mm。另外,AUP 系列還具有較高的靜電 (ESD) 保護(hù),使該邏輯器件對(duì)靜電的敏感性降低。該 AUP 邏輯系列的典型技術(shù)規(guī)格為:工作電壓范圍 0.8V – 3.6V,2.5V 時(shí)的傳播延遲 2.5n,Cpd = 4 pF 或更小。
供貨情況
飛利浦的 AUP 邏輯系列已經(jīng)量產(chǎn)。
來(lái)源:小草0次