當(dāng)前位置:首頁 > 工業(yè)控制 > 電子設(shè)計自動化
[導(dǎo)讀]摘 要: 具體介紹了基于CPLD器件設(shè)計單穩(wěn)態(tài)窄脈沖展寬電路的詳細過程和這種單穩(wěn)態(tài)窄脈沖展寬電路的特點,給出了相應(yīng)的時序仿真波形,提出了提高展寬脈沖寬度精確度的方法。關(guān)鍵詞? CPLD器件 單穩(wěn)態(tài) 脈沖信號 時序仿

摘 要: 具體介紹了基于CPLD器件設(shè)計單穩(wěn)態(tài)窄脈沖展寬電路的詳細過程和這種單穩(wěn)態(tài)窄脈沖展寬電路的特點,給出了相應(yīng)的時序仿真波形,提出了提高展寬脈沖寬度精確度的方法。
關(guān)鍵詞? CPLD器件 單穩(wěn)態(tài) 脈沖信號 時序仿真

在數(shù)字電路設(shè)計中,當(dāng)需要將一輸入的窄脈沖信號展寬成具有一定寬度和精度的寬脈沖信號時,往往很快就想到利用54HC123或54HC4538等單穩(wěn)態(tài)集成電路。這一方面是因為這種專用單穩(wěn)態(tài)集成電路簡單、方便;另一方面是因為對輸出的寬脈沖信號的寬度、精度和溫度穩(wěn)定性的要求不是很高。當(dāng)對輸出的寬脈沖信號的寬度、精度和溫度穩(wěn)定性的要求較高時,采用常規(guī)的單穩(wěn)態(tài)集成電路可能就比較困難了。眾所周知,專用單穩(wěn)態(tài)集成電路中的寬度定時元件R、C是隨溫度、濕度等因素變化而變化的,在對其進行溫度補償時,調(diào)試過程相當(dāng)繁瑣,而且,電路工作的可靠性亦不高。對于從事數(shù)字電路設(shè)計工作的人員來說,最頭痛和最擔(dān)心的,恐怕就是對單穩(wěn)態(tài)電路的設(shè)計和調(diào)試了。

隨著電子技術(shù)特別是數(shù)字集成電路技術(shù)的迅猛發(fā)展?市面上出現(xiàn)了FPGA、CPLD等大規(guī)模數(shù)字集成電路,并且其工作速度和產(chǎn)品質(zhì)量不斷提高。利用大規(guī)模數(shù)字集成電路實現(xiàn)常規(guī)的單穩(wěn)態(tài)集成電路所實現(xiàn)的功能,容易滿足寬度、精度和溫度穩(wěn)定性方面的要求,而且實現(xiàn)起來容易得多。下面,筆者就如何在大規(guī)模數(shù)字集成電路中將輸入的窄脈沖信號展寬成具有一定寬度和精度的寬脈沖信號做一詳細介紹。

1 基于CPLD器件的單穩(wěn)態(tài)脈沖展寬電路
在眾多的CPLD器件中,Lattice公司在GAL基礎(chǔ)上利用isp技術(shù)開發(fā)出了一系列ispLSI在線可編程邏輯器件(以下簡稱isp器件),其原理和特點在許多雜志上早有報道,而且國內(nèi)已有相當(dāng)多的電路設(shè)計人員非常熟悉。Lattice公司的isp器件給筆者印象最深的是其工作的可靠性比較高。圖1即是一種將輸入的窄脈沖信號展寬成具有一定寬度和精度的寬脈沖信號的電路原理圖。圖中,TR為輸入的窄脈沖雷達信號;CP為輸入的系統(tǒng)時鐘脈沖信號;Q即是單穩(wěn)態(tài)脈沖展寬電路輸出的寬脈沖信號。圖中的單元電路符號D1既是展寬脈沖的前沿產(chǎn)生電路,又是展寬脈沖寬度形成電路;D2、D3是二進制計數(shù)器,主要用作展寬脈沖的寬度控制電路。根據(jù)對脈沖寬度的不同要求,可以采用不同位數(shù)的二進制或其它進制的計數(shù)器 (這里,脈沖寬度的設(shè)計值是3.2μs,而CP脈沖的周期值是0.1μs);D4是展寬脈沖后沿產(chǎn)生電路,當(dāng)計數(shù)器D3的進位輸出端NQ為"高",且CP脈沖的上升沿到達時,D4輸出端輸出一正向脈沖信號,經(jīng)D5送至D1的CD"清零"端,從而結(jié)束了一個窄脈沖信號的展寬過程,從D1的Q輸出端輸出一完整的展寬脈沖信號。同時,D5的輸出信號還送至D2、D3的CD"清零"端,將其"清零"后,等待下一個窄脈沖的到來。從圖1所示的電路原理圖中可以看到,通??梢詫3的進位輸出信號NQ直接送入D5輸入端,作為D1、D2、D3的"清零" 脈沖信號。

但從圖2所示的時序仿真波形中可以看到,D3的進位輸出NQ波形中,除有正常的進位脈沖信號輸出外,在其前面還有寬度和數(shù)量不等的干擾窄脈沖。如果將NQ脈沖經(jīng)D5后直接作為D1的"清零"信號,則展寬脈沖的寬度將受干擾窄脈沖的影響而不穩(wěn)定,因為isp器件中觸發(fā)器的"清零"操作過程是異步進行的。采用D4后,只有與計數(shù)時鐘脈沖具有同步關(guān)系的那個進位脈沖,才能在D4的輸出端形成"清零"脈沖。這樣就完全排除了那些干擾窄脈沖的影響,從而保證了展寬脈沖寬度的穩(wěn)定性和準(zhǔn)確性。圖2是這種脈沖展寬的時序仿真波形圖。所用的器件是Lattice公司的ispLSI1032/883-64PIN的PGA封裝器件。

2 基于CPLD器件脈沖展寬電路的特點

從上面的電路原理圖和時序仿真波形圖可以看出,利用isp器件構(gòu)成的脈沖展寬電路具有如下特點:
(1)對輸入脈沖信號的寬度適應(yīng)能力較強。最窄可以到ns量級,因其僅與所采用的CPLD器件的工作速度有關(guān)。因此,特別適用于對窄脈沖雷達信號進行展寬。
(2)展寬脈沖的寬度可以根據(jù)需要任意設(shè)定,亦可改變電路(例如與單片機相結(jié)合)?使其做到現(xiàn)場實時自動加載。
(3)展寬脈沖的寬度穩(wěn)
定、準(zhǔn)確。因無外接R、C定時元器件,其脈沖寬度僅與所采用的時鐘頻率和CPLD器件的性能有關(guān)。
(4)展寬脈沖的前沿與輸入窄脈沖的前沿之間的延遲時間基本恒定,即這個延遲時間是信號從D1的時鐘輸入端到D1的輸出端Q的延遲時間。
(5)電路調(diào)試簡單。當(dāng)需要調(diào)整展寬脈沖的寬度時,不需更換元器件,只要將重新設(shè)計、仿真通過后的JED熔絲圖文件,通過加載電纜適時加載到CPLD器件內(nèi)即可。這在對電路進行高、低溫等例行試驗時變得極為簡單、方便和高效。

從圖1還可以看出,這種單穩(wěn)態(tài)脈沖展寬電路產(chǎn)生的脈寬精度是小于"+"或"-"一個CP時鐘周期。若要提高展寬脈沖寬度的精度,可以采用圖3所示的改進型單穩(wěn)態(tài)脈沖展寬電路,即在圖1電路的基礎(chǔ)上,將進入isp器件的時鐘脈沖信號經(jīng)反相器反相后,作為另一個相同脈寬控制電路的計數(shù)器的時鐘脈沖。這樣,如果輸入的窄脈沖在時鐘脈沖的前半周期內(nèi)到達,則由D6、D7、D8組成的脈寬控制電路先開始計數(shù);如果輸入的窄脈沖在時鐘脈沖的后半周期內(nèi)到達,則由D2、D3、D4組成的脈寬控制電路先開始計數(shù)。由于上下兩個脈寬控制電路的時間計數(shù)值是相同的,故先計數(shù)則先結(jié)束,后計數(shù)則后結(jié)束。兩者之差為半個時鐘周期值。展寬脈沖信號的寬度,始于輸入窄脈沖的前沿,而止于兩個脈寬控制電路中最早結(jié)束定時計數(shù)的那個計數(shù)器的進位脈沖所產(chǎn)生的"清零"脈沖信號。因此,不管輸入窄脈沖信號的前沿與時鐘脈沖的相對時間關(guān)系如何,其輸出展寬脈沖的寬度為脈寬控制電路的時間計數(shù)值與輸入窄脈沖的前沿加上時鐘脈沖的前沿或后沿之差。盡管脈寬控制計數(shù)電路的時鐘脈沖周期沒有改變,但由于輸入窄脈沖的前沿與控制計數(shù)電路時鐘脈沖上升沿的最大時差只有半個時鐘脈沖周期(注意:時鐘脈沖信號的占空比為1:1),故展寬脈沖信號的寬度誤差小于"+"或"-"半個時鐘脈沖周期。圖4是圖3所示電路的時序仿真波形圖。

從時序仿真波形圖中可以看到,前、后兩個輸入窄脈沖的前沿與對應(yīng)的 展寬脈沖信號的前沿之間的延遲時間是一樣的。而展寬脈沖信號的后沿總是與兩個脈寬控制計數(shù)電路中最先結(jié)束計數(shù)的那個計數(shù)器的進位脈沖所產(chǎn)生的"清零" 脈沖信號相對應(yīng)的。從而證實了采用圖3所示電路所產(chǎn)生的脈沖信號的寬度精確度較圖1所示之電路幾乎提高一倍。在外部條件不變的情況下,提高展寬脈沖信號精度的方法有多種,這里不再一一例舉。

在CPLD器件中,可以將輸入的窄脈沖展寬;當(dāng)然,亦可以將輸入的寬脈沖變窄;或使其具有象54HC123單穩(wěn)態(tài)觸發(fā)器那樣的延時和可重觸發(fā)功能。用CPLD器件可以實現(xiàn)常用單穩(wěn)態(tài)電路的功能;用FPGA器件,同樣可以實現(xiàn)上述功能。采用何種器件何種方法,主要看電路設(shè)計的技術(shù)指標(biāo),設(shè)計者所具有的設(shè)計環(huán)境和周圍電路中所使用器件的類型??傊S著大規(guī)模集成電路產(chǎn)品性能的不斷提高、體積的不斷減小和成本的不斷降低,基于CPLD器件設(shè)計的單穩(wěn)態(tài)電路的性能將大大提高,這種單穩(wěn)態(tài)電路的應(yīng)用亦將越來越廣泛。



參考文獻:

[1].CPLDdatasheethttp://www.dzsc.com/datasheet/CPLD_1136600.html.


來源:零八我的愛0次

本站聲明: 本文章由作者或相關(guān)機構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或?qū)⒋呱龈蟮莫毥谦F公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關(guān)鍵字: 阿維塔 塞力斯 華為

加利福尼亞州圣克拉拉縣2024年8月30日 /美通社/ -- 數(shù)字化轉(zhuǎn)型技術(shù)解決方案公司Trianz今天宣布,該公司與Amazon Web Services (AWS)簽訂了...

關(guān)鍵字: AWS AN BSP 數(shù)字化

倫敦2024年8月29日 /美通社/ -- 英國汽車技術(shù)公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認(rèn)證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時1.5...

關(guān)鍵字: 汽車 人工智能 智能驅(qū)動 BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務(wù)能7×24不間斷運行,同時企業(yè)卻面臨越來越多業(yè)務(wù)中斷的風(fēng)險,如企業(yè)系統(tǒng)復(fù)雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務(wù)連續(xù)性,提升韌性,成...

關(guān)鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報道,騰訊和網(wǎng)易近期正在縮減他們對日本游戲市場的投資。

關(guān)鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會開幕式在貴陽舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關(guān)鍵字: 華為 12nm EDA 半導(dǎo)體

8月28日消息,在2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會上,華為常務(wù)董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語權(quán)最終是由生態(tài)的繁榮決定的。

關(guān)鍵字: 華為 12nm 手機 衛(wèi)星通信

要點: 有效應(yīng)對環(huán)境變化,經(jīng)營業(yè)績穩(wěn)中有升 落實提質(zhì)增效舉措,毛利潤率延續(xù)升勢 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務(wù)引領(lǐng)增長 以科技創(chuàng)新為引領(lǐng),提升企業(yè)核心競爭力 堅持高質(zhì)量發(fā)展策略,塑強核心競爭優(yōu)勢...

關(guān)鍵字: 通信 BSP 電信運營商 數(shù)字經(jīng)濟

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺與中國電影電視技術(shù)學(xué)會聯(lián)合牽頭組建的NVI技術(shù)創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會上宣布正式成立。 活動現(xiàn)場 NVI技術(shù)創(chuàng)新聯(lián)...

關(guān)鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會上,軟通動力信息技術(shù)(集團)股份有限公司(以下簡稱"軟通動力")與長三角投資(上海)有限...

關(guān)鍵字: BSP 信息技術(shù)
關(guān)閉
關(guān)閉