摘要:提出一種在FPGA NiosⅡ軟核處理器下SD卡驅(qū)動設計的方法。采用Altera公司的FPGA可編程邏輯器件,構建了NiosⅡ軟核處理器平臺,并在此之上實現(xiàn)了SD卡的驅(qū)動設計。實驗結果表明:設計提高了FPGA系統(tǒng)的設計靈活度,并有效地控制了FPGA的資源利用率。
關鍵詞:NiosⅡ;Avalon總線;SD卡;驅(qū)動;HAL
近年來,基于FPGA的軟核處理器以其高度的設計靈活性和低成本在嵌入式市場中得到重視并不斷發(fā)展。其中具有代表性的軟核處理器有Ahera的NiosⅡ處理器和Xilinx的MicroBlaze處理器。NiosⅡ處理器具有完全的可定制性,包括處理器的定制,外設的定制和接口的定制等;32位的NiosⅡ處理器具有超過200 DIMP的性能,而其成本只有同級別性能ARM處理器的l/10。此外,SD存儲卡以其大容量和小尺寸的特點,成為市面上各種嵌入式消費產(chǎn)品最常見的存儲媒介,探討SD卡設備的設計具有廣泛的應用價值。這里將結合NiosⅡ處理器的總線架構,分析SD卡的接口協(xié)議和驅(qū)動程序設計方法,并給出SD卡設備在NiosⅡ處理器的設計實例。
1 NiOSⅡ處理器的Avalon總線架構
Nios和NiosⅡ都使用了Avalon總線,這是一種交換式架構的片內(nèi)總線。該總線形式和PCI、ISA等板間互連總線的最大區(qū)別在于:其主從設備之間有緊密耦合關系。Avalon總線架構中,由硬件設計人員通過SOPC Builder規(guī)定互連的主從設備(包括數(shù)據(jù)、控制信號、片選、地址的互連),不連接的設備之間是互相看不到的。每個Avalon主設備端有多路復用器,用來從多個從設備的數(shù)據(jù)總線中選擇當前要訪問的數(shù)據(jù)。圖l為Avalon總線系統(tǒng)結構。
Avalon接口用于提供描述主外設和從外設中基于地址讀/寫接口的基礎,例如,微控制器、存儲器、UART及定時器等。接口規(guī)范定義了外設和Avalon開關互聯(lián)結構之間的數(shù)據(jù)傳輸。在沒有主或從接口限制的情況下,規(guī)范的互聯(lián)策略允許任何主外設連接到任何從外設;Avalon接口描述了一個可配置的互聯(lián)策略,允許外設的設計者限制某種特定傳輸所需的信號類型。
Avalon定義了5種傳輸方式:從端口傳輸、主端口傳輸、流水線讀傳輸、流傳輸控制和三態(tài)傳輸。這里僅分析SD卡設備所使用的從端口傳輸方式。
1.1 從設備信號
從設備信號是與主設備相連接的一組信號端口,這里所針對的SD卡設備的Avalon從端口需定義的信號端口如表1所列。
表l所列出的從設備信號只是這里所針對的SD卡設備所需要的信號,并不是從設備所支持的所有信號。對于其他從設備可根據(jù)其自身特點及需要來選擇相應的信號接口。
1.2 從端口讀/寫傳輸
從端口讀傳輸是主設備通過SD卡控制器對SD卡進行讀取的操作,即讀取SD卡的數(shù)據(jù);從端口寫傳輸是主設備通過SD卡控制器對SD卡進行寫操作,即對SD卡寫入數(shù)據(jù)。圖2為從端口讀/寫信號時序。
從端口讀傳輸時,在時鐘上升沿開始傳輸數(shù)據(jù),并在下一個時鐘上升沿完成傳輸。在clk的第1個上升沿,systeminterconnect fabric配合read、begintransfer信號將有效的address,byteenable和read信號傳輸給從端口,且system interconnect fabric在內(nèi)部將address譯碼,產(chǎn)生并驅(qū)動從端口的chipselect信號。chipselect信號一旦有效,則從端口立即驅(qū)動readdata。system interconnect fabric則在下一個clk上升沿捕獲readdata。
從端口寫傳輸是由system interconnect fabric發(fā)起的。它向從端口傳輸1個單元的數(shù)據(jù),且在1個時鐘周期內(nèi)完成。system intercon-nect fabric配合write、begintransfer信號提供address,writedata,byteenable和write。system interconnectfabric不對address進行譯碼,驅(qū)動chipselect,并使其有效。從端口在下一個時鐘的上升沿捕獲地址、數(shù)據(jù)和控制信號,并完成寫傳輸。
從端口的讀寫時序是通過SD卡控制器完成的,而SD卡的控制器是以NiosⅡ軟核處理器外設的形式與處理器相連接的。其關系如圖3所示。
2 SD卡的接口協(xié)議分析
SD卡即可靠數(shù)字存儲卡(Seeure Digital Memory Card),是為滿足消費電子類產(chǎn)品對安全、容量、性能等有特殊要求的環(huán)境而設計的。 SD卡定義了SD和SPI這2種可選擇的總線協(xié)議。這里研究的是SPI協(xié)議下的SD卡設備開發(fā)。SPI是面向字節(jié)的傳輸,SPI的命令和數(shù)據(jù)塊都是以8個比特為單位進行分組的。SPI的信息分為控制幀、反饋幀和數(shù)據(jù)幀,所有的SPI信息都是建立在命令、應答和數(shù)據(jù)端口標記上的。所有主機和卡之間的通信都由主機控制,主機通過拉低CS信號開始一個總線事務。
SPI模式下,SD卡可支持單個塊和多個塊的讀/寫操作,在接收到一個合法的讀取命令后,這個SD卡可將用一個應答標志來應答響應,隨后的就是一個數(shù)據(jù)塊。在接收到一個合法的寫指令時,SD卡將響應一個應答標記,并等待主控制器發(fā)送這個數(shù)據(jù)塊。圖4為單個塊數(shù)據(jù)的讀取操作,圖5為單個塊數(shù)據(jù)的寫入操作。
3 SD卡驅(qū)動設計
NiosⅡ軟件架構是建立在硬件抽象層HAL(Hardware Abstraction Layer)之上的,HAL為Nios軟件開發(fā)者提供了編程接口、底層的設備驅(qū)動、HAL API以及C標準庫等資源。
HAL系統(tǒng)庫為Nios軟件設計人員提供了應用程序與底層硬件交互的設備驅(qū)動接口,大大簡化了應用程序的開發(fā)。同時,HAL系統(tǒng)庫還為應用程序與底層硬件驅(qū)動劃分了一條很清晰的分界線,從而大大提高了應用程序的復用性,使得應用程序不受底層硬件變化的影響?;贖AL的系統(tǒng)層次結構如圖6所示。
SD卡設備屬于字符模型設備,其數(shù)據(jù)結構負責收集一系列用于響應HAL文件系統(tǒng)訪問操作的函數(shù)指針,函數(shù)實體由設備驅(qū)動定義。SD卡設備的數(shù)據(jù)結構如下:
其中,dev指向當前字符模式設備的alt_dev數(shù)據(jù)結構實例;fd_flags代表傳遞給open()函數(shù)的操作選項參數(shù);priv為當前HAL系統(tǒng)代碼并未使用該變量。llist代表設備的節(jié)點,具有previous和next兩個域,分別指向之前和之后注冊的設備,這樣系統(tǒng)中的所有已注冊設備就形成一個設備鏈,供HAL操作系統(tǒng)內(nèi)部使用。name即system.h中定義的設備名,表示HAL文件系統(tǒng)的一個裝載點。
其設備的數(shù)據(jù)結構定義為:
在NiosII中,其SD卡的驅(qū)動函數(shù)具體定義為:
以下給出SPI寫數(shù)據(jù)的關鍵代碼:
4 結論
基于NiosⅡ軟核處理器的設備驅(qū)動設計方案具有良好的穩(wěn)定性和設計靈活性,可以真正按照設計者的需要設計每個細節(jié),使系統(tǒng)整體結構簡潔明朗,便于移植和進行二次開發(fā)工作。這里通過分析NiosⅡ處理器的總線架構、SD卡的接口協(xié)議,給出SD卡設備在NiosⅡ處理器的設計實例,具有通用的意義。