Latch
Latch-Up(鎖定)是CMOS存在一種寄生電路的效應(yīng),它會(huì)導(dǎo)致VDD和VSS短路,使得晶片損毀,或者至少系統(tǒng)因電源關(guān)閉而停擺。這種效應(yīng)是早期CMOS技術(shù)不能被接受的重要原因之一。在制造更新和充分了解電路設(shè)計(jì)技巧之后,這種效應(yīng)已經(jīng)可以被控制了。CMOS電路之所以會(huì)產(chǎn)生Latch-Up效應(yīng),我們可以用圖2.29來表示。在圖中我們以剖面圖來看一個(gè)CMOS反相器如何發(fā)生此效應(yīng),而且它是用P型阱制造生產(chǎn)。在這個(gè)圖中,我們同時(shí)也描繪了寄生電路,它包含了兩個(gè)BJT(一個(gè)縱向npn和一個(gè)橫向pnp)和兩個(gè)電阻(RS是因N型襯底產(chǎn)生,Rw是因P阱產(chǎn)生)。BJT的特性和MOS是完全兩樣的。
CMOS電路中的寄生PNPN效應(yīng)
來源:0次