當前位置:首頁 > 工業(yè)控制 > 電子設(shè)計自動化

引言

  無線TEM(電信設(shè)備制造商)正受到布署基站架構(gòu)的壓力,這就是用更小體積、更低功耗、更低制造成本來建立,部署和運營。達到此目的的關(guān)鍵策略是從基站中分離出RF接收器和功率放大器,用它們來直接驅(qū)動各自的天線。這稱為射頻拉遠技術(shù)(RRH)。通過基于SERDES的公共無線接口(CPRI)將基帶數(shù)據(jù)傳回到基站。本文主要闡述特定的低延遲變化的設(shè)計思想,在低成本FPGA上利用嵌入式SERDES收發(fā)器和CPRI IP(知識產(chǎn)權(quán))核實現(xiàn)。

  RRH的部署

  從“Hotel”基站分離射率(RF)收發(fā)器和功率放大器的優(yōu)點已經(jīng)寫得很多了,如圖1所示。但最引人注目的是RRH在功耗、靈活部署、小的固定體積,以及整個低成本方面的優(yōu)點。

  圖1 射頻拉遠技術(shù)(RRH)方案

  隨著RRH從基站里分散出來,運營商必須確保能夠校準無線頭和hotel BTS之間的系統(tǒng)延時,因為延時信息是用于系統(tǒng)校準的,必須使整個來回行程延時最短。隨著級聯(lián)的RRH,添加了每個RRH跳的變化,因此這個要求相應增加,針對單程和來回行程,CPRI規(guī)范處理這些鏈路時序的精確性。

  針對低延遲變化的FPGA實現(xiàn)

  圖2展示了現(xiàn)有的在傳統(tǒng)SERDES/PCS實現(xiàn)中的主要功能塊,加亮的部分突出了引起延時變化的主要部分(如例子中展示的RX路徑)

  圖2 傳統(tǒng)的CPRI接收器實現(xiàn)方案

  延時變化來自幾個單元,諸如模擬SERDES和數(shù)字PCS邏輯,以及實際的軟IP本身。模擬SERDES有相對緊湊的時序;然而,字對齊和 橋接FIFO是兩個主要的引起大的延時變化的原因。提出一個解決方案前,重要的是理解為什么字對齊和橋接FIFO有這么大的影響。如圖3所示,字對齊功能會導致多達9位周期的延時變化,這取決于10位周期內(nèi)字對齊指針的初始位置。如果10位采樣窗很好地捕獲了對齊字符,例如圖3中的a)那就沒有延時。然而如果采樣窗沒有與字符對齊,導致多達9位周期的延時,如圖3中的b)所示。

  圖3 字對齊的延時變化

  第二,采用基于SERDES的FPGA混合結(jié)構(gòu),還需要橋接FIFO(圖4)來支持時鐘域的轉(zhuǎn)換,從高速PCS時鐘到FPGA時鐘域,可以引進多達2個并行時鐘周期的延時變化。2.488Gbps的速率,PCS時鐘以十分之一的速率運行,這個速率產(chǎn)生4ns左右的時鐘周期。因此,可以看到在FIFO (Tx & Rx)的每個方向有+/-8ns變化的最壞情況,導致總的+/-16ns的變化。

  圖4 源于橋接FIFO的延時變化

  設(shè)計者沒有看到到這些延時變化時,這個情況會更糟糕。因為它們需要在系統(tǒng)級進行補償,以支持多種Tx和GPS服務。

  表1對CPRI規(guī)范(3.5節(jié))做了延時變化的比較??梢院芮宄乜吹阶謱R和橋接FIFO對大的延時變化起的主要作用,導致來回行程延時容差超過CPRI規(guī)范。

  表1 在原設(shè)計中延時變化的元件

  一旦確定了問題,就可以做一些較小的修改。某些實現(xiàn)中,通過訪問寄存器的方式可以獲得PCS中字對齊測量得到的延時信息,可以繞過時鐘域FIFO,用FPGA邏輯來實現(xiàn),在系統(tǒng)級可以針對延時變化進行補償。圖5說明了具有可補償?shù)年P(guān)鍵延時變化的低延時設(shè)計。

  圖5 低延遲時間實現(xiàn)

  現(xiàn)在做一個總結(jié),當使用所推薦的實現(xiàn)方法時,引起大的延時變化的單元消失了,可以利用系統(tǒng)級補償,以確保在傳輸期間預期的延時。當然模擬SERDES 和IP,或者客戶設(shè)計仍然有延時,但是已經(jīng)大大改進了整個精確性,現(xiàn)在可以在多跳應用中使用。表2說明了在這個配置中新的延時變化。現(xiàn)在時序滿足了來回行程CPRI延時規(guī)范,對支持多跳的應用來說是足夠的短。

  表2 在低延遲實現(xiàn)中的延時變化

  使用FPGA的另外一些優(yōu)點

  許多年來FPGA是無線工業(yè)獲得成功的一部分。從簡單的粘合邏輯功能到更復雜的功能,例如在如今RRH設(shè)計中所需要的數(shù)字上變頻、數(shù)字下變頻、峰值因子衰減和數(shù)字預失真,充分利用了FPGA的靈活性和產(chǎn)品快速上市的優(yōu)點。支持CPRI互聯(lián)的特性,諸如嵌入式DSP塊、嵌入式存儲器和高速串行I/O (SERDES)的特性已與無線設(shè)備供應商的新需求完美地吻合?,F(xiàn)在基站設(shè)計者可以在低成本、低功耗可編程平臺上,如用Lattice ECP3 FPGA集成系統(tǒng)級的功能。

  總結(jié)

  遠程基站拓撲結(jié)構(gòu)為系統(tǒng)供應商提供了許多優(yōu)點,F(xiàn)PGA對實現(xiàn)這些需要是理想的方法。因此,使用可編程、低功耗、低成本中檔FPGA解決方案是下一代BTS開發(fā)的最好的方法。

本站聲明: 本文章由作者或相關(guān)機構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或?qū)⒋呱龈蟮莫毥谦F公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關(guān)鍵字: 阿維塔 塞力斯 華為

加利福尼亞州圣克拉拉縣2024年8月30日 /美通社/ -- 數(shù)字化轉(zhuǎn)型技術(shù)解決方案公司Trianz今天宣布,該公司與Amazon Web Services (AWS)簽訂了...

關(guān)鍵字: AWS AN BSP 數(shù)字化

倫敦2024年8月29日 /美通社/ -- 英國汽車技術(shù)公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時1.5...

關(guān)鍵字: 汽車 人工智能 智能驅(qū)動 BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務能7×24不間斷運行,同時企業(yè)卻面臨越來越多業(yè)務中斷的風險,如企業(yè)系統(tǒng)復雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務連續(xù)性,提升韌性,成...

關(guān)鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報道,騰訊和網(wǎng)易近期正在縮減他們對日本游戲市場的投資。

關(guān)鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會開幕式在貴陽舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關(guān)鍵字: 華為 12nm EDA 半導體

8月28日消息,在2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會上,華為常務董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語權(quán)最終是由生態(tài)的繁榮決定的。

關(guān)鍵字: 華為 12nm 手機 衛(wèi)星通信

要點: 有效應對環(huán)境變化,經(jīng)營業(yè)績穩(wěn)中有升 落實提質(zhì)增效舉措,毛利潤率延續(xù)升勢 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務引領(lǐng)增長 以科技創(chuàng)新為引領(lǐng),提升企業(yè)核心競爭力 堅持高質(zhì)量發(fā)展策略,塑強核心競爭優(yōu)勢...

關(guān)鍵字: 通信 BSP 電信運營商 數(shù)字經(jīng)濟

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺與中國電影電視技術(shù)學會聯(lián)合牽頭組建的NVI技術(shù)創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會上宣布正式成立。 活動現(xiàn)場 NVI技術(shù)創(chuàng)新聯(lián)...

關(guān)鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會上,軟通動力信息技術(shù)(集團)股份有限公司(以下簡稱"軟通動力")與長三角投資(上海)有限...

關(guān)鍵字: BSP 信息技術(shù)
關(guān)閉
關(guān)閉