低消耗的QAM映射與轉(zhuǎn)換的電路
僅使用兩個(gè)轉(zhuǎn)換器形成膠連邏輯,一個(gè)8位微處理器和兩個(gè)12位DAC實(shí)現(xiàn)256級(jí)QAM。
本設(shè)計(jì)提出一種有效方法,僅用兩個(gè)反向器,也無(wú)需查表,實(shí)現(xiàn)QAM(正交幅度調(diào)制)映射和轉(zhuǎn)換成兩個(gè)余角值。
假設(shè)要使用微處理器和兩個(gè)帶并行輸入的10位DAC,創(chuàng)建在兩個(gè)余角符號(hào)中的256級(jí)QAM信號(hào)。因?yàn)閷?56級(jí)QAM信號(hào)分離成同相成分的16級(jí)ASK(幅變調(diào)制)信號(hào)和求積成分的16級(jí)ASK,對(duì)稱(chēng)的方法是可行的。完全對(duì)稱(chēng)電路實(shí)現(xiàn)16位ASK的映射和轉(zhuǎn)換(圖1)。兩個(gè)換向器是轉(zhuǎn)換所需的唯一膠連邏輯。電路各部分轉(zhuǎn)換微處理器的四個(gè)輸出位為一個(gè)10位雙余角矢量,它直接提供給DAC(表1)。DAC輸入的可能值平均分布。表1的第三列在可選電流到電壓轉(zhuǎn)換后,提供規(guī)格化DAC輸出。
對(duì)256級(jí)QAM信號(hào),需要8個(gè)輸入位,精確符合大多數(shù)處理器上通用輸入輸出口的寬度。同時(shí)設(shè)定全部8位確保同相和積分信號(hào)之間同步??梢匀菀椎貫槿魏蜵AM模塊和DAC分辨率改變電路。由于電路為全數(shù)字的,可以用反向放大器做輸出緩沖器,并將其嵌入FPGA或CPLD。
來(lái)源:0次