高速PCB設(shè)計(jì)仿真講座三十
3)Rel Prop Delay 項(xiàng),如圖 5-5 所示。圖5-5 設(shè)置 Rel Prop Delay值對于一些有相對延時(shí)要求的網(wǎng)絡(luò),可以在該處設(shè)置相對延時(shí)值。 35、 Rule Name:相對延時(shí)網(wǎng)絡(luò)的規(guī)則名,具有相同規(guī)則命名的網(wǎng)絡(luò)為同一組相對延時(shí)網(wǎng)絡(luò)。 36、 From:約束傳輸線的起點(diǎn)節(jié)點(diǎn)名。 37、 To:約束傳輸線的終點(diǎn)節(jié)點(diǎn)名。 38、 Scope:約束規(guī)則的適用范圍。分為:Local 和 Global。Local為一個(gè)網(wǎng)絡(luò)內(nèi)部匹配,Global 為具有相同規(guī)則名的不同網(wǎng)絡(luò)之間的匹配。 39、 Delta Type:Delta值的類型。 40、 Delta:相對約束值。 41、 Tol Type:誤差類型。 42、 Tolerance:誤差值。也就是允許相對約束值在多大范圍內(nèi)變動(dòng)。4) Wiring 項(xiàng),如圖 5-6 所示。圖 5-6 設(shè)置 Wiring 值Topology組合框 43、 Mapping Mode:指拓?fù)浣Y(jié)構(gòu)與PCB中的網(wǎng)絡(luò)結(jié)構(gòu)之間的匹配方式。通常設(shè)為 Pinuse and Refdes。 44、 Schedule:拓?fù)浣Y(jié)構(gòu)類型,可根據(jù)具體的要求進(jìn)行設(shè)定,如果沒有特殊要求可使用 Template。 45、 Verify Schedule:選擇 Yes。 Physical組合框 46、 Stub Length:Stub 長度。Stub 線俗稱“線頭”,比如菊花鏈形式的連線中進(jìn)入管腳的分支線長度。一般可設(shè)一個(gè)小值。 47、 Max Via Count:網(wǎng)絡(luò)中的最大過孔數(shù)。 48、 Total Etch Length:網(wǎng)絡(luò)的總線長。EMI組合框一般不設(shè)置。 5) Impedance 項(xiàng),如圖5-7 所示??梢詫€路的阻抗進(jìn)行約束,在 Impedence標(biāo)簽欄里面將阻抗 50Ω+/-5Ω加上:圖 5-7 設(shè)置 Impedance值如果疊層參數(shù)沒有設(shè)置正確,并且又在表層走線的話,這種阻抗約束起的作用不大。5.4 將約束加到PCB文件上 這部份內(nèi)容可參照《EDA工具手冊》約束管理器分冊,在其中已對這部份內(nèi)容作了詳細(xì)的說明,這里只舉例講述將約束條件加到 PCB的約束管理器的簡單步驟: 1) 選擇菜單 Constraints=》Electrical Constraint Spreadsheet或者點(diǎn)擊工具欄圖標(biāo),打開約束管理器,選擇菜單 File=》Import=》Electrical Csets,在路徑當(dāng)中找到并選擇加上約束的拓樸文件。 2) 選擇左邊的列表的 Electrical Constraint Sets=》All Constraints,點(diǎn)擊拓樸名前面的“+”號,可以看到延遲的管腳對。 3) 選擇左邊的列表的 Net=》Routing=》Min/Max Propagation Delays4) 用鼠標(biāo)在網(wǎng)絡(luò)列表里框選住適用此約束的網(wǎng)絡(luò), 或者按住鍵盤的 Ctrl 鍵然后再用鼠標(biāo)逐一點(diǎn)取上述的網(wǎng)絡(luò),右鍵選擇菜單 Create=》Bus,輸入 bus 名,這時(shí)選中的網(wǎng)絡(luò)已經(jīng)被移到網(wǎng)絡(luò)列表的上邊了,并且是總線的形式。 5) 點(diǎn)擊該總線,再點(diǎn)擊 Reference Electrical Csets列,出現(xiàn)的 Electrical Csets Reference 窗口,選擇要加的約束名,如下圖所示:圖 5-8 Electrical Csets Reference 窗口設(shè)置6) 點(diǎn)擊 OK 按鈕關(guān)閉 Electrical Csets Reference 窗口 7) 點(diǎn)擊 Colse 按鈕關(guān)閉 Electrical Cset Apply Information 窗口 8) 點(diǎn)擊總線前面的“+”號,可以看到 Propagation Delays 的約束已經(jīng)加上了 9) 選擇菜單 File=》Save,保存 PCB文件這時(shí),總線的約束已經(jīng)被添加的 PCB文件當(dāng)中,這時(shí)我們點(diǎn)擊走線命令圖標(biāo),然后在選擇網(wǎng)絡(luò)就可以看到該網(wǎng)絡(luò)長度的動(dòng)態(tài)顯示,當(dāng)這個(gè)動(dòng)態(tài)顯示呈現(xiàn)綠色的時(shí)候,標(biāo)明是在約束范圍內(nèi),如果呈現(xiàn)紅色表明已經(jīng)超出約束范圍。 詳細(xì)的約束管理器的內(nèi)容請參見《EDA工具手冊》的約束管理器分冊。