電路功能與優(yōu)勢
圖1所示電路是具有可編程上限和下限的單電源、低功耗、窗口檢測器。這種電路可用于在信號超出預設(shè)限值的情況下產(chǎn)生報警, 在檢測和監(jiān)控應用中很受歡迎。AD5668-1 八通道、低功耗、16位、緩沖電壓輸出DAC用于設(shè)置窗口限值。AD5668-1 內(nèi)置一個片內(nèi)1.25 V、5 ppm/°C基準電壓源,滿量程輸出范圍為0V至2.5V。內(nèi)部基準電壓源通過軟件寫入使能。SPI接口用于與AD5668-1 進行通信。
所使用的比較器是ADCMP370 通用、低功耗比較器5 V時為20W,典型值),具有9 mV輸入失調(diào)電壓(最大值)和開漏輸出。
圖1. 低功耗、單電源窗口檢測器(原理示意圖,所有連接和去耦均未顯示)
電路描述
圖1所示電路是上限和下限可編程窗口檢測器。上限和下限單獨載入每個DAC寄存器。該電路的主要應用是測試外部信號是否落在編程限值范圍內(nèi)。
AD5668-1是一款八通道DAC,通道A和通道B上的輸出分別設(shè)置上限和下限。
出于測試目的,DAC C提供信號輸入。當信號進入由DACA和DAC B設(shè)置的區(qū)域時,TP1上的電壓變?yōu)檫壿?,LED1關(guān)閉,LED2開啟。當信號超出由上限和下限設(shè)置的窗口時,LED1開啟,LED2關(guān)閉。
如果將上拉電阻連接到 ADCMP370的輸出,如果同相輸入大于反相輸入,則輸出為5 V;否則輸出為0 V。
ADCMP370具有開漏輸出,使比較器C1和比較器C2的輸出通過“線與”方式連在一起。表1顯示了該電路的真值表。本示例中,VOUTA為上限,VOUTB為下限,且VOUTA > VOUTB。
電路工作原理如圖2所示。DAC C產(chǎn)生0 V至2.5 V三角波形,將VINC (TP2/TESTC)輸入驅(qū)動至比較器。閾值電平由DAC A (VOUTA = 2 V)和DAC B (VOUTB = 1 V)設(shè)置。當VINC電壓介于兩個閾值間時,TP1上的電壓變?yōu)檫壿?。
表1. 電路的真值表
圖2. VOUTA=2V,VOUTB=1V且VINC=0V至2.5V斜坡時,窗口比較器的輸出
常見變化
AD5668-2和 AD5668-3內(nèi)置一個2.5V、5 ppm/°C基準電壓源,滿量程輸出范圍為0V至5V。
AD5668-1 和 AD5668-2內(nèi)置一個上電復位電路,用于上電至0 V,直到執(zhí)行一次有效的寫操作為止。AD5668-3 上電至中間電平。
電路評估與測試
設(shè)備要求(可以用同等設(shè)備代替)
EVAL-SDP-CB1Z系統(tǒng)演示平臺
CN-0182電路評估板(EVAL-CN0182-SDZ)
CN-0182評估軟件
TektronixTDS2024,4通道示波器
HP-E3630A0V至6V、2.55A±20V、0.5A三路輸出直流電源
PC(Windows®32位或64位)
開始使用
將CN-0182評估軟件光盤放進PC的光盤驅(qū)動器,加載評估軟件。打開“My Computer(我的電腦)”,找到包含評估軟件光盤的驅(qū)動器,打開Readme文件。
按照Readme文件中的說明安裝和使用評估軟件。
功能框圖
圖3所示為測試設(shè)置的功能框圖。
圖3. 測試設(shè)置功能框圖
設(shè)置
EVAL-SDP-CB1Z 電路板上的120引腳連接器連接到 EVAL-SDP-CB1Z評估(SDP)板上的CON A或CON B連接器。使用螺絲,通過120引腳連接器兩端的孔牢牢固定這兩片板。將直流輸出電源成功設(shè)置為5 V和3.3 V輸出后,關(guān)閉電源。
在斷電情況下,將一個5 V電源連接到J1-1引腳(AVDD),將 GND分別連接到J1-2和J2-2引腳(AGND和DGND),將3.3 V 連接到J2-1引腳(VLOGIC)。或者將鏈路2放在位置B,以便從USB端口通過SDP板為數(shù)字電路供電(默認設(shè)置)。本例中不需要VLOGIC。
接通電源,然后將SDP板附帶的USB電纜連接到PC上的 USB端口。注意:接通EVAL-CN0182-SDZ的直流電源之前,請勿將該USB電纜連接到SDP板上的微型USB連接器。
測試
設(shè)置測試設(shè)備后,將示波器探頭連接到標記為TP1、 VOUTA、VOUTB和TP2/TESTC的測試點。
附帶的軟件允許設(shè)置VOUTA和VOUTB值,從而定義窗口。如果保持默認設(shè)置,在主軟件窗口中按一下“triangle (三角)”,以在VINC上創(chuàng)建三角信號,如圖2所示。此信號的持續(xù)時間和幅度可變化。可在TP2/ TESTC測試點上觀察此信號。持續(xù)時間為1秒、VOUTA和VOUTB分別建立至 2000 mV和1000 mV時,兩個LED隨著VINC值進入和超出限值而閃爍,如“電路描述”部分所述。AD5668-1 DAC將 VOUTA、VOUTB和VINC的最大值限制在2.5 V。
將鏈路5放在位置A允許將外部信號VINC施加于VIN引腳??稍赥P2測試點上觀察此信號。此外,可在TP1測試點上觀察輸出。
未插入鏈路1時,輸出根據(jù)VINC相對于VOUTA的電平而變化。
表2. 跳線設(shè)置(表中粗體部分為默認設(shè)置)