時(shí)序一致性測試解決方案
在某產(chǎn)品測試過程中,工程師反饋偶爾會出現(xiàn)數(shù)據(jù)異常,經(jīng)過系統(tǒng)性的分析,致遠(yuǎn)電子測試團(tuán)隊(duì)推測可能是ADC芯片的SPI通信總線的時(shí)序存在偶發(fā)異常,但由于異常出現(xiàn)概率很低,該如何對SPI通信總線偶發(fā)的時(shí)序問題進(jìn)行定位呢?
一、搭建測試環(huán)境
SPI總線測試點(diǎn)位于主機(jī)的主板底部,時(shí)鐘頻率大約為33MHz,屬高頻信號,所以對探頭的端接方式比較講究;為了方便測試,如圖1所示,用短線將測試點(diǎn)引出,探頭的地線也從前端自繞線引出,這樣可以提高信號完整性,減少示波器采樣對時(shí)序分析過程的影響。
圖1 探頭端接測試點(diǎn)
二、長時(shí)間監(jiān)測定位異常
ZDS4000的時(shí)序分析軟件具備長時(shí)間統(tǒng)計(jì)功能,下班后設(shè)置好示波器,對數(shù)據(jù)采集儀的SPI總線時(shí)序連續(xù)監(jiān)測一個(gè)晚上,第二天上班的時(shí)候,導(dǎo)出監(jiān)測分析結(jié)果,如圖2所示,一個(gè)晚上總共進(jìn)行了72185次測量,其中有1347次是測量失敗的,導(dǎo)致異常的原因是SPI的數(shù)據(jù)建立時(shí)間不滿足后級芯片的時(shí)序要求。示波器自動保存了這1347份失敗的測試報(bào)告,打開第1345份測試報(bào)告,如圖3所示,顯示了當(dāng)前建立時(shí)間為3.75ns(包含時(shí)序違規(guī)處截圖),不滿足后級芯片4ns建立時(shí)間的要求,而且歷史出現(xiàn)最差的時(shí)序是3.5ns,最好時(shí)序是8.5ns,問題得以定位。
圖2 時(shí)序分析統(tǒng)計(jì)結(jié)果
圖3 測量結(jié)果失敗報(bào)表
三、定位問題并做穩(wěn)定性驗(yàn)證
通過上述測試分析,SPI總線的建立時(shí)間偏小,保持時(shí)間偏大,調(diào)整時(shí)鐘信號時(shí)序延遲6.5ns左右,就可得到較好時(shí)序分析,即將數(shù)據(jù)信號建立時(shí)間和數(shù)據(jù)信號保持時(shí)間盡可能接近。整改之后再次用時(shí)序分析軟件對SPI總線進(jìn)行一夜的穩(wěn)定性測量,測量結(jié)果如圖4所示,進(jìn)行了72842次時(shí)序分析,所有測試都通過,且每一項(xiàng)測量項(xiàng)都PASS。之前的問題項(xiàng)建立時(shí)間,最小值10.75ns,最大值13.5ns,非常完美,這顯示了 SPI總線的時(shí)序非常穩(wěn)定性。
圖4 時(shí)序分析測量結(jié)果
時(shí)序的一致性和穩(wěn)定性分析,一直以來都是業(yè)界難題。當(dāng)前ZLG致遠(yuǎn)電子的時(shí)序一致性測試方案已經(jīng)免費(fèi)支持I2C、SPI、I2S和MIPI-RFFE。