高速電路中的電阻端接到底有什么作用?
眾所周知,電路中如果阻抗不連續(xù),就會(huì)造成信號(hào)的反射,引起上沖下沖、振鈴等信號(hào)失真,嚴(yán)重影響信號(hào)質(zhì)量,出現(xiàn)EMC問題。所以在進(jìn)行電路設(shè)計(jì)的時(shí)候阻抗匹配是很重要的考慮因素。
對(duì)我們的PCB走線進(jìn)行阻抗控制已經(jīng)不是什么高深的技術(shù)了,基本上是每個(gè)硬件工程師必備的基本能力。但在具體電路中,只考慮走線的阻抗還不夠。實(shí)際電路都是由發(fā)送端、連線和接收端共同組成的。我們希望做到的是整個(gè)鏈路的阻抗都一致。但是實(shí)際電路中很難做到這一點(diǎn),一般發(fā)送端的輸出阻抗會(huì)比較小,而接收端的輸入阻抗又很高,那么要處理好這對(duì)矛盾,端接就成為一種很自然的手段。因此,端接的本質(zhì)依然是阻抗匹配,這個(gè)是進(jìn)行PCB設(shè)計(jì)的重中之重。
常見的端接方式有下面幾種:串聯(lián)端接、并聯(lián)端接、戴維寧端接和RC網(wǎng)絡(luò)端接。
下面就簡(jiǎn)單介紹一下幾種端接方式的區(qū)別和優(yōu)缺點(diǎn)。
▍串聯(lián)端接
▍并聯(lián)端接
▍戴維寧端接
▍RC網(wǎng)絡(luò)端接
(免責(zé)聲明:整理本文出于傳播相關(guān)技術(shù)知識(shí),版權(quán)歸原作者所有。)
免責(zé)聲明:本文內(nèi)容由21ic獲得授權(quán)后發(fā)布,版權(quán)歸原作者所有,本平臺(tái)僅提供信息存儲(chǔ)服務(wù)。文章僅代表作者個(gè)人觀點(diǎn),不代表本平臺(tái)立場(chǎng),如有問題,請(qǐng)聯(lián)系我們,謝謝!