最讓你印象深刻的模擬電路是什么電路?這個(gè)電路巧妙在哪兒?
@匿名用戶
對(duì)我而言,絕對(duì)是Paul R. Gray經(jīng)典的bootstrap,沒(méi)有之一,簡(jiǎn)直讓人拍案叫絕。
電路用在各種ADC之前的Sample電路,可以讓ADC實(shí)現(xiàn)rail to rail的input,sample電路的工作電壓超過(guò)Vdd,極大的減少了了setting time,而且?guī)缀鯖](méi)有reliability的問(wèn)題。
電路里沒(méi)有任何一個(gè)器件是可以被減少或者改變位置的。此電路直接使得ADC的發(fā)展往前躍進(jìn)了一大步,現(xiàn)在已經(jīng)幾乎成為除ΔΣ之外各種ADC的標(biāo)配,成為歷史上最經(jīng)典的模擬電路之一。當(dāng)然,電路原理一眼看去也不是很好理解。
工作波形看著都讓人舒服:
@TANG XKEPHY
個(gè)人非常喜歡那些實(shí)現(xiàn)起來(lái)非常簡(jiǎn)單,性能卻相當(dāng)好的電路。
1.switch cap 的CMFB
僅僅4個(gè)電容加6個(gè)開(kāi)關(guān)就實(shí)現(xiàn)了CMFB,非常簡(jiǎn)潔,且?guī)缀醪粫?huì)影響OPAM本身像output swing,gain之類的spec,非常高效。
2. Data Weighted Averaging
基本思想是快速遍歷DAC中的每一個(gè)電流元從而減少電流元mismatch對(duì)ADC信噪比的影響,僅僅通過(guò)幾個(gè)簡(jiǎn)單的數(shù)電模塊就實(shí)現(xiàn)對(duì)電流元mismatch的first order noise shaping,非常巧妙。
@原子彈lll
本科那會(huì)兒對(duì)我影響最深的就是萬(wàn)能的H橋電路,驅(qū)動(dòng)電機(jī)正反轉(zhuǎn),妥妥的好用而且實(shí)惠,買一塊驅(qū)動(dòng)芯片的錢夠自己搭十個(gè)橋了。而且用市場(chǎng)上最常見(jiàn)的三極管就能搞定,功率稍大的,換成MOS管就行了。手機(jī)碼字,無(wú)圖,順手百度了一個(gè)。
@frederick007
個(gè)人認(rèn)為今年的isscc上就有一篇非常漂亮的10.5MHz relaxation振蕩器,如圖。
用本身的時(shí)鐘做chopping改善flicker noise,抵消offset;swing booster的高通行為使時(shí)鐘信號(hào)上升沿變陡,一定程度抑制了噪聲電壓與抖動(dòng)的轉(zhuǎn)換。
做的改進(jìn)并未面目全非,比較巧妙。
@等號(hào)
本來(lái)想說(shuō)sigma-delta DAC的,可是已經(jīng)有人提到ADC了……
如果從身邊用得最多電路中找一個(gè)印象最深的,那一定是Lock-in了。
直截了當(dāng)?shù)姆椒ǐ@得超高信噪比。
@呆濤
哈哈我來(lái)說(shuō)一個(gè):SAR-ADC
逐次逼近寄存器式 模數(shù)轉(zhuǎn)換器
結(jié)構(gòu):
例子來(lái)自 Maxim
工作原理如下:
每個(gè)時(shí)鐘沿,比較器對(duì)電容上的電壓和地作比較, 由此結(jié)果來(lái)決定下一個(gè)電容是否接入電路。
電容端電壓變化:
實(shí)質(zhì)上就是用二分法來(lái)逼近個(gè)未知電壓。
高級(jí)版:
differential mode!
看起來(lái)就賞心悅目, 比起delta-sigma更加efficient
免責(zé)聲明:本文內(nèi)容由21ic獲得授權(quán)后發(fā)布,版權(quán)歸原作者所有,本平臺(tái)僅提供信息存儲(chǔ)服務(wù)。文章僅代表作者個(gè)人觀點(diǎn),不代表本平臺(tái)立場(chǎng),如有問(wèn)題,請(qǐng)聯(lián)系我們,謝謝!