當前位置:首頁 > 物聯(lián)網(wǎng) > 《物聯(lián)網(wǎng)技術(shù)》雜志
[導(dǎo)讀]摘要:為了解決上電復(fù)位電路的可靠,性和功耗之間的矛盾,給出了一種新型低功耗上電復(fù)位電路的設(shè)計方法。該方法基于0.5μmCMOS工藝模型,并采用Hspice仿真工具進行模擬仿真。結(jié)果顯示:其典型條件下的電源電流消耗僅為2.8/μA;在電源慢速上電情況下,上拉電壓典型值為0.682V,下拉電壓典型值為2.057V;在電源電壓瞬間上電(10ns內(nèi))情況下,其復(fù)位脈寬典型值為0.95μS;而通過對電源電壓進行正向和反向DC掃描,所得到的滯回電壓典型值為150mV。該電路可以成功應(yīng)用于電源IC的設(shè)計中。

引言

現(xiàn)今,POR(上電復(fù)位)電路被廣泛應(yīng)用于電源上電或掉電重啟時,對鎖存器、寄存器、觸發(fā)器等具有記憶功能的模塊進行初始狀態(tài)的設(shè)定,從而確保系統(tǒng)進入正常工作狀態(tài)。由于POR電路的可靠性關(guān)系到系統(tǒng)能否正常工作,故在系統(tǒng)芯片中嵌入高可靠性的POR電路是非常有必要的。同時,由于工藝和設(shè)計水平的不斷提高,系統(tǒng)的開發(fā)也朝著低壓低功耗方向發(fā)展,這就不可避免地對POR電路的設(shè)計提出了高可靠性和低功耗的要求。

基本的上電復(fù)位電路有兩種:一種是采用RC結(jié)構(gòu),通過電容充放電原理來實現(xiàn);另外一種釆用較為復(fù)雜的基準源一比較器結(jié)構(gòu),由比較器電路來控制復(fù)位電平的產(chǎn)生。前者存在電路適用范圍小、復(fù)位可靠性低的缺點,而后者存在結(jié)構(gòu)復(fù)雜、功耗偏大的缺點。因此,兩種基本的上電復(fù)位電路都不能滿足高可靠性和低功耗的要求。

為了解決POR電路的可靠性和功耗間的矛盾,本文設(shè)計了一種新型低功耗POR電路。該電路采用低功耗設(shè)計技術(shù),并利用反相器、電流鏡等簡單電路結(jié)構(gòu)來實現(xiàn)對電源快速、慢速啟動均可產(chǎn)生正確的復(fù)位信號,同時對下拉電壓設(shè)置了滯回電壓,從而實現(xiàn)了良好的復(fù)位功能和較低的功耗。整個電路的電源電流消耗典型值僅為2.8μA。

1  電路分析

新型低功耗POR電路如圖1所示。該電路可以分為以下幾部分:其中M1、M2管構(gòu)成啟動電路部分;M3、M4、M5、M6管以及反相器I1,構(gòu)成等效施密特觸發(fā)器結(jié)構(gòu);M7管和電容C用于完成快速啟動時的復(fù)位功能;反相器I3、I4構(gòu)成邏輯整形部分。

圖1中,電源電壓VDO從0開始上升時,M1、M2管工作在亞閾區(qū),A點電壓線性升高,B點電壓不斷降低。當B點電壓降低到反相器I1的翻轉(zhuǎn)閾值時,反相器I1翻轉(zhuǎn),C點電位變?yōu)楦唠娖?,?jīng)過反相器I2,M8、M9以及反相器I3、I4的邏輯整形輸出信號POR開始跟隨VDD。至此,便可完成POR電壓的上拉過程。

一種新型低功耗上電復(fù)位電路設(shè)計

之后,VDD繼續(xù)升高,當VDD大于M1管的閾值電壓絕對值時,M1、M2管進入飽和區(qū)。此時,流過M1、M2管的電流為:

一種新型低功耗上電復(fù)位電路設(shè)計

由于流過M1、M2管的電流相等,忽略溝道長度調(diào)制因子,由式(1).(2)可得A點電壓為:

一種新型低功耗上電復(fù)位電路設(shè)計

隨著VDD繼續(xù)上升,M3管進入飽和區(qū),B點電壓升高。當B點電壓VB達到反相器I1的翻轉(zhuǎn)電壓VM,反相器L發(fā)生翻轉(zhuǎn),C點電位變?yōu)檫壿嫷碗娖?/span>,M6管關(guān)閉,通過邏輯整形,POR電壓被迅速拉低,至此便完成了系統(tǒng)復(fù)位功能。該點對應(yīng)的VDD電壓為下拉電壓。此時M3、M4、M5工作在飽和區(qū),M6管等效為開關(guān)管,流過M3、M4、M5管的電流為:

一種新型低功耗上電復(fù)位電路設(shè)計

其中,χ可取4,5。

VDD等于下拉電壓時,VB等于Vm,M6管開啟,流過M3管的電流等于流過M4管和M5管電流之和,忽略溝道長度調(diào)制效應(yīng),由以上公式可近似得出下拉電壓為:

一種新型低功耗上電復(fù)位電路設(shè)計

由式(6)可以看出,下拉電壓僅與M1、M2、M3、M4、M5的(W/L)和VTH有關(guān)。

VDD從正常工作電壓開始下降時,B點電壓較高,C點電位為邏輯低電平,M6管關(guān)斷。VDD如繼續(xù)下降,B點電壓降低到VM,反相器I1發(fā)生翻轉(zhuǎn),C點電壓升高,經(jīng)過邏輯整形,輸出信號POR跟隨VDD。此時,M3、M4處于飽和區(qū),M6截止,由式(3)、式(5)近似可得到VDD下降時的下拉電壓為:

一種新型低功耗上電復(fù)位電路設(shè)計

為防止電源上電時的噪聲電壓影響上電復(fù)位電路的可靠性,該電路通過反相器I1、M5和M6管可實現(xiàn)下拉電壓的遲滯。由式(6),(7)可得POR滯回電壓VR為:

VR=VT2—VT3                               (8)

此外,本電路對電源電壓在快速啟動情況下的上電復(fù)位功能進行了補充。當VDD為快速上電時,啟動電路部分尚未開始工作,這時VDD對電容C充電,使得M7管漏端電壓迅速上升,POR迅速變?yōu)楦唠娖健.攩与娐凡糠珠_始工作,并使M7管打開,此時電容下極板上的電荷開始被M7構(gòu)成的電流源抽取,該點電壓下降,從而使得POR恢復(fù)為低電平,從而完成了快速啟動情況下的復(fù)位過程。

2  電路仿真及分析

本文設(shè)計的上電復(fù)位電路可采用0.5μmCMOS工藝實現(xiàn),并利用HSPICE作為仿真工具。在該電路的仿真中,我們主要關(guān)心它的下拉電壓、滯回電壓以及Step Response條件下的復(fù)位脈寬。

2.1  下拉電壓的仿真

用瞬態(tài)分析法,當電源電壓在10ms時間內(nèi)由0變?yōu)樽罡咧禃r,可觀察輸出復(fù)位信號POR起拉及下拉電壓點,其瞬態(tài)仿真波形圖如圖2所示。由波形可以看出,A點即為起拉電壓點,B點為下拉電壓點。

2.2  電壓滯回的仿真

在電源電壓下降的過程中,當其低于再次產(chǎn)生復(fù)位高電平的閾值點時,輸出信號POR將再次產(chǎn)生一個邏輯“1”電平,為了防止振蕩,應(yīng)在電路中設(shè)置典型值為150mV的電壓滯回。在典型條件下的POR滯回仿真曲線如圖3所示。圖3,A曲線為VDD從0?3.6V的正向DC掃描曲線,B曲線為VDD從3.6V~0的反向DC掃描曲線,由仿真波形可以看出,兩曲線下拉電壓存在150mV的滯回電壓。

一種新型低功耗上電復(fù)位電路設(shè)計

2.3  復(fù)位脈寬的仿真

StepResponse條件下的復(fù)位脈寬的仿真時,給電源電壓加-快速階躍信號(Tr=10ns),然后檢測輸出信號POR的復(fù)位功能及其高電平復(fù)位脈寬。圖4所示為在典型條件下的脈寬仿真曲線。

一種新型低功耗上電復(fù)位電路設(shè)計

2.4  容差結(jié)果及版圖

為了保證電路在所有工藝和外部環(huán)境條件下都能正確工作,在設(shè)計中應(yīng)對電路進行容差分析。在對下拉電壓的容差分析中,對正、反兩個方向的VDD進行直流掃描。分別對一40°C、0°C、25°C,85°C四個溫度點時所有45種工藝模型下的容差進行仿真的結(jié)果如表1和表2所列。

一種新型低功耗上電復(fù)位電路設(shè)計

對快速啟動情況下的復(fù)位脈寬的仿真同樣可在-40°C、0笆、25°C,85°C四個溫度點,以及3V,3.6V,5V,5.5V四個電源電壓和所有45種工藝模型條件下完成,其仿真結(jié)果如表3所列。

一種新型低功耗上電復(fù)位電路設(shè)計

通過以上的典型功能仿真分析和容差分析結(jié)果可以看出,本文設(shè)計的上電復(fù)位電路可以滿足上電復(fù)位功能要求,并在所有工藝條件和外部信號條件下均能產(chǎn)生可靠的復(fù)位信號。

圖5給出了該電路的版圖部分,為便于調(diào)整快速啟動時的復(fù)位脈寬,在版圖設(shè)計中預(yù)留了與設(shè)計值相同大小的備用電容。

一種新型低功耗上電復(fù)位電路設(shè)計

3  結(jié)論

根據(jù)低功耗電路的設(shè)計要求,本文設(shè)計了一種新型的高性能、低功耗上電復(fù)位電路,該電路結(jié)構(gòu)簡單,具有較高的復(fù)位可靠性,典型條件下的電源電流消耗僅為2.8μA,因而具有極低的功率損耗。此外,電路也解決了以往同類電路設(shè)計中存在的功耗和可靠性的矛盾。目前該電路已經(jīng)成功應(yīng)用于一款電源IC的設(shè)計中。

本站聲明: 本文章由作者或相關(guān)機構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或?qū)⒋呱龈蟮莫毥谦F公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關(guān)鍵字: 阿維塔 塞力斯 華為

加利福尼亞州圣克拉拉縣2024年8月30日 /美通社/ -- 數(shù)字化轉(zhuǎn)型技術(shù)解決方案公司Trianz今天宣布,該公司與Amazon Web Services (AWS)簽訂了...

關(guān)鍵字: AWS AN BSP 數(shù)字化

倫敦2024年8月29日 /美通社/ -- 英國汽車技術(shù)公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時1.5...

關(guān)鍵字: 汽車 人工智能 智能驅(qū)動 BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務(wù)能7×24不間斷運行,同時企業(yè)卻面臨越來越多業(yè)務(wù)中斷的風(fēng)險,如企業(yè)系統(tǒng)復(fù)雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務(wù)連續(xù)性,提升韌性,成...

關(guān)鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報道,騰訊和網(wǎng)易近期正在縮減他們對日本游戲市場的投資。

關(guān)鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會開幕式在貴陽舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關(guān)鍵字: 華為 12nm EDA 半導(dǎo)體

8月28日消息,在2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會上,華為常務(wù)董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語權(quán)最終是由生態(tài)的繁榮決定的。

關(guān)鍵字: 華為 12nm 手機 衛(wèi)星通信

要點: 有效應(yīng)對環(huán)境變化,經(jīng)營業(yè)績穩(wěn)中有升 落實提質(zhì)增效舉措,毛利潤率延續(xù)升勢 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務(wù)引領(lǐng)增長 以科技創(chuàng)新為引領(lǐng),提升企業(yè)核心競爭力 堅持高質(zhì)量發(fā)展策略,塑強核心競爭優(yōu)勢...

關(guān)鍵字: 通信 BSP 電信運營商 數(shù)字經(jīng)濟

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺與中國電影電視技術(shù)學(xué)會聯(lián)合牽頭組建的NVI技術(shù)創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會上宣布正式成立。 活動現(xiàn)場 NVI技術(shù)創(chuàng)新聯(lián)...

關(guān)鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會上,軟通動力信息技術(shù)(集團)股份有限公司(以下簡稱"軟通動力")與長三角投資(上海)有限...

關(guān)鍵字: BSP 信息技術(shù)
關(guān)閉
關(guān)閉