今天,小編將在這篇文章中為大家?guī)?a href="/tags/邏輯分析儀" target="_blank">邏輯分析儀的有關(guān)報道,通過閱讀這篇文章,大家可以對邏輯分析儀具備清晰的認識,主要內(nèi)容如下。
一、邏輯分析儀探頭介紹
邏輯分析儀通過探頭與被測器件連接,探頭起著信號接口的作用,在保持信號完整性中占有重要位置。邏輯分析儀與數(shù)字示波器不同,雖然相對上下限值的幅度變化并不重要,但幅度失真一定會轉(zhuǎn)換成定時誤差。邏輯分析儀具有幾十至幾百通道的探頭其頻率響應(yīng)從幾十至幾百MHz,保證各路探頭的相對延時最小和保持幅度的失真較低。這是表征邏輯分析儀探頭性能的關(guān)鍵參數(shù)。
邏輯分析儀的強項在于能洞察許多信道中信號的定時關(guān)系。可惜的是,如果各個通道之間略有差別便會產(chǎn)生通道的定時偏差,在某些型號的邏輯分析儀里,這種偏差能減小到最小,但是仍有殘留值存在。通用邏輯分析儀,在所有通道中的時間偏差約為1ns。因而探頭非常重要,詳見本站“測試附件及連接探頭”。
a、探頭的阻性負載,也就是探頭的接入系統(tǒng)中以后對系統(tǒng)電流的分流作用的大小,在數(shù)字系統(tǒng)中,系統(tǒng)的電流負載能力一般在幾個KΩ以上,分流效應(yīng)對系統(tǒng)的影響一般可以忽略,流行的幾種長邏輯分析儀探頭的阻抗一般在20~200KΩ之間。
b、探頭的容性負載:容性負載就是探頭接入系統(tǒng)時,探頭的等效電容,這個值一般在1~30PF之間,在高速系統(tǒng)中,容性負載對電路的影響遠遠大于阻性負載,如果這個值太大,將會直接影響整個系統(tǒng)中的信號“沿”的形狀改變整個電路的性質(zhì),改變邏輯分析儀對系統(tǒng)觀測的實時性,導(dǎo)致我們看到的并不是系統(tǒng)原有的特性。
c、探頭的易用性:是指探頭接入系統(tǒng)時的難易程度,隨著芯片封裝的密度越來越高,出現(xiàn)了BGA、QFP、TQFP、PLCC、SOP等各種各樣的封裝形式,IC的腳間距最小的已達到0.3mm以下,要很好的將信號引出,特別是BGA封裝,確實有困難,并且分立器件的尺寸也越來越小,典型的已達到0.5mm×0.8mm。
d、與現(xiàn)有電路板上的調(diào)試部分的兼容性。
二、邏輯分析儀和示波器區(qū)別
邏輯分析儀為檢驗和調(diào)試復(fù)雜的數(shù)字電路提供了理想的工具。邏輯分析儀和示波器之間最明顯的差異是通道數(shù)量。邏輯分析儀的通道數(shù)量在34條到幾百條、甚至幾千條之間,而典型示波器只有2~4條通道。
一個更本質(zhì)的差別是邏輯分析儀采集信號的方式不同于示波器。示波器一般使用8位模數(shù)轉(zhuǎn)換器(ADC)對信號采樣,在示波器顯示屏上真實地復(fù)現(xiàn)信號及其所有細微的模擬特點。邏輯分析儀則只是把輸入信號與用戶自定義門限進行比較。如果信號大于門限,那么把它視為邏輯1;如果信號低于門限,那么把它視為邏輯0。由于采集方法具有本質(zhì)差別,因此同一個脈沖會以不同的方式顯示,
示波器和邏輯分析儀之間的另一個差別是觸發(fā)。示波器提供了以分離異常模擬特點(毛刺、欠幅脈沖、轉(zhuǎn)換速率等)為重點的基本觸發(fā)模式以及基本數(shù)字條件,如建立時間/保持時間違規(guī)或在兩條或四條輸入通道上定義的一個邏輯碼型。邏輯分析儀則提供了廣泛的邏輯資源,如各種字比較器、計數(shù)器和定時器,用戶可以定義復(fù)雜的多狀態(tài)IF-THEN-ELSE型觸發(fā),在復(fù)雜的系統(tǒng)環(huán)境中分離問題。邏輯分析儀還擁有全面的一系列微處理器支持套件。這些套件一般會提供硬件單元和軟件單元。硬件與前端的微處理器總線建立物理連接,軟件則把采集反匯編成可讀的軟件執(zhí)行。
以上便是小編此次帶來的全部內(nèi)容,十分感謝大家的耐心閱讀,想要了解更多相關(guān)內(nèi)容,或者更多精彩內(nèi)容,請一定關(guān)注我們網(wǎng)站哦。