當(dāng)前位置:首頁(yè) > 電源 > 數(shù)字電源
[導(dǎo)讀] 隨著通信技術(shù)的發(fā)展,傳統(tǒng)的模擬對(duì)講機(jī)已不能滿足人們的需求,對(duì)講機(jī)數(shù)字化勢(shì)在必行。信息社會(huì)的高速發(fā)展使頻譜資源變得愈加寶貴,信道利用率成為一項(xiàng)關(guān)鍵因素。如何在有限的信道資源下,通過(guò)壓縮信源以提高傳

      隨著通信技術(shù)的發(fā)展,傳統(tǒng)的模擬對(duì)講機(jī)已不能滿足人們的需求,對(duì)講機(jī)數(shù)字化勢(shì)在必行。信息社會(huì)的高速發(fā)展使頻譜資源變得愈加寶貴,信道利用率成為一項(xiàng)關(guān)鍵因素。如何在有限的信道資源下,通過(guò)壓縮信源以提高傳輸效率,已成為當(dāng)前急需解決的問(wèn)題之一。DSP數(shù)字信號(hào)處理器的運(yùn)算能力越來(lái)越強(qiáng),本設(shè)計(jì)采用TI公司的通用定點(diǎn)DSP TMS320C5509A作為基帶系統(tǒng)的處理器,主要對(duì)G.723.1語(yǔ)音壓縮編碼在頻帶、DSP資源有限的數(shù)字對(duì)講機(jī)基帶系統(tǒng)中的具體應(yīng)用進(jìn)行研究與實(shí)現(xiàn)。

1 G.723.1語(yǔ)音壓縮編碼原理
    G.723.1標(biāo)準(zhǔn)主要用于對(duì)語(yǔ)音及其他多媒體聲音信號(hào)的壓縮。該算法是H.324系列標(biāo)準(zhǔn)的一部分,包含2種工作速率:低速率(5.3 kbps)采用代數(shù)碼本線性激勵(lì)預(yù)測(cè)(ACELP),高速率(6.3 kbps)采用多脈沖激勵(lì)最大似然量化(MP_MLQ)。2種速率的編碼器都以幀為處理單位,幀長(zhǎng)為30 ms,加上另需7.5 ms的延時(shí),總共37.5 ms的算法延時(shí)。編碼器原理如圖1所示。

    輸入的16位線性PC碼流分成長(zhǎng)度為240樣點(diǎn)的語(yǔ)音幀。每幀信號(hào)先通過(guò)1個(gè)高通濾波器,去除低頻成分,再分成4個(gè)子幀,每個(gè)子幀60個(gè)樣點(diǎn)。對(duì)每個(gè)子幀進(jìn)行10階LPC預(yù)測(cè),將最后1個(gè)子幀的LPC參數(shù)轉(zhuǎn)化成線譜對(duì)LSP參數(shù)。用預(yù)測(cè)分裂矢量量化法(PSVQ)進(jìn)行量化。為了減少合成端合成語(yǔ)音信號(hào)的誤差,在分析端對(duì)LSP系數(shù)解碼、插值后,再變?yōu)長(zhǎng)PC系數(shù)。由LPC分析后的LPC系數(shù)可得到共振峰加權(quán)濾波器的系數(shù)。用共振峰加權(quán)濾波器對(duì)經(jīng)高通濾波后的語(yǔ)音信號(hào)進(jìn)行共振峰加權(quán)濾波,可得到共振峰加權(quán)濾波后的語(yǔ)音信號(hào)f(n)。由f(n)經(jīng)基音估計(jì)可求出開(kāi)環(huán)基音周期,基音周期的搜索范圍為18~142 個(gè)樣點(diǎn)。對(duì)每個(gè)子幀的語(yǔ)音信號(hào)進(jìn)行諧波噪聲整形、沖擊響應(yīng)計(jì)算,然后進(jìn)行閉環(huán)基音搜索,求出閉環(huán)基音周期及基音增益,再計(jì)算出殘差信號(hào)。然后根據(jù)不同的速率進(jìn)行激勵(lì)搜索,求出脈沖位置和幅度參數(shù),打包后形成以幀為單位的編碼數(shù)據(jù)流。


2 語(yǔ)音系統(tǒng)的結(jié)構(gòu)及硬件原理圖
    原始的模擬語(yǔ)音首先要經(jīng)過(guò)模數(shù)變換,轉(zhuǎn)化為數(shù)字信號(hào)之后,通過(guò)串口輸入到DSP中,再進(jìn)行語(yǔ)音壓縮算法。G.723.1標(biāo)準(zhǔn)計(jì)算復(fù)雜和數(shù)據(jù)存儲(chǔ)量大的問(wèn)題使得語(yǔ)音編解碼方案的實(shí)時(shí)實(shí)現(xiàn)存在很多困難。為了保證該算法處理的實(shí)時(shí)性,本系統(tǒng)選用 DSP作為主控芯片,用來(lái)實(shí)現(xiàn)編解碼算法。語(yǔ)音系統(tǒng)整體硬件結(jié)構(gòu)如圖2所示。

3 語(yǔ)音系統(tǒng)的硬件設(shè)計(jì)
    本基帶系統(tǒng)的核心部件采用CPLD和DSP。DSP負(fù)責(zé)基帶的數(shù)字化處理,CPLD用于外圍器件的控制。將CPLD和DSP技術(shù)相結(jié)合,一方面能利用DSP軟件控制的靈活性,另一方面又能利用CPLD硬件上的高速、高集成度和可編程性。[!--empirenews.page--]
    本系統(tǒng)選用TMS320C5509A(簡(jiǎn)稱C5509A)負(fù)責(zé)G.723.1標(biāo)準(zhǔn)的算法及后續(xù)基帶數(shù)字化的處理(信道編譯碼、交織、加擾、CRC、基帶調(diào)制解調(diào))。該芯片是TMS320C55X系列DSP中的一款,C55X系列的結(jié)構(gòu)見(jiàn)參考文獻(xiàn)[1]。
    CPLD主要用來(lái)擴(kuò)展DSP的外部地址空間,實(shí)現(xiàn)地址譯碼、時(shí)序控制,并給DSP提供所需的邏輯和時(shí)序控制信號(hào)。本系統(tǒng)選用Altera公司 MAX7000系列中的EPM7128,其與DSP的接口電路如圖3(a)所示,其中FSX和FSR幀同步信號(hào)端的同步信號(hào)相同。原始模擬語(yǔ)音信號(hào)必須進(jìn)行數(shù)字化處理后,才能在DSP中進(jìn)行語(yǔ)音壓縮編解碼算法。系統(tǒng)選用的是ADI公司推出的低成本、低功耗通用模擬前端AD7311L,其與DSP的接口電路如圖3(b)所示。由于G.723.1的算法比較復(fù)雜,處理時(shí)需要大量的存儲(chǔ)空間,本設(shè)計(jì)采用4Mb×16的SDRAM,芯片為MT48LCM16,通過(guò) EMIF接口映射到C5509A的CEO空間。其與DSP的接口電路如圖3(c)所示。Bootloader模塊的主要

4 語(yǔ)音系統(tǒng)的軟件設(shè)計(jì)
    總體軟件流程如圖4所示。當(dāng)DSP處于發(fā)送狀態(tài)時(shí),通過(guò)MCBSP1接收來(lái)自 AD7311L的數(shù)字化語(yǔ)音數(shù)據(jù),調(diào)用語(yǔ)音壓縮編碼程序,編完1幀輸出數(shù)據(jù),然后繼續(xù)進(jìn)行后續(xù)的相關(guān)基帶處理。當(dāng)DSP處于接收狀態(tài)時(shí),接收來(lái)自后續(xù)基帶處理的數(shù)據(jù),調(diào)用語(yǔ)音解碼程序;解碼后的語(yǔ)音數(shù)據(jù),再以每幀的數(shù)據(jù)通過(guò)MCBSP1送入AD7311L,最后還原成原始語(yǔ)音。下面主要介紹初始化模塊及語(yǔ)音編解碼模塊。

4.1 初始化模塊
    系統(tǒng)的初始化是系統(tǒng)運(yùn)行的基礎(chǔ)部分,它涉及系統(tǒng)的整體硬件設(shè)計(jì),如引腳的分配及連接、各芯片采用的工作模式等問(wèn)題。本系統(tǒng)初始化模塊劃分為3個(gè)部分:初始化微處理器、初始化語(yǔ)音處理器、初始化外部寄存器。
    DSP初始化函數(shù)名為DSP_Init.c,主要是對(duì)DSP的時(shí)鐘(clock),外部存儲(chǔ)器接口(EMIF)和多通道串行緩沖串口(McBSP)進(jìn)行初始化設(shè)置。[!--empirenews.page--]
    AD7311L的初始化函數(shù)主要是對(duì)其的外部引腳配置,該模塊分為McBSP1的配置和AD7311L的硬件配置。
McBSP1的初始化函數(shù)如下:

  


4.2 語(yǔ)音編解碼模塊
    該模塊主要是對(duì)G.723.1的代碼處理。系統(tǒng)若直接使用ITU提供的定點(diǎn)C源代碼, C5509A完成1幀的編碼需要53 400 912個(gè)周期,即使C5509A工作在最高頻率200 MHz,也需要267 ms。所以代碼必須經(jīng)過(guò)優(yōu)化,且優(yōu)化后的代碼占用DSP的資源不能過(guò)高,這樣才能保證DSP有足夠的資源對(duì)后續(xù)的基帶數(shù)字化進(jìn)行實(shí)時(shí)處理。本設(shè)計(jì)主要從編譯器、C語(yǔ)言級(jí)、匯編級(jí)和算法級(jí)4個(gè)方面對(duì)G.723.1的定點(diǎn)C代碼進(jìn)行優(yōu)化。本文主要對(duì)算法級(jí)優(yōu)化進(jìn)行介紹。
    在對(duì)G.723.1算法進(jìn)行仿真的過(guò)程中發(fā)現(xiàn),基音估計(jì)、自適應(yīng)碼本搜索、固定碼本搜索和代數(shù)碼本搜索等模塊占語(yǔ)音編解碼的總時(shí)間超過(guò)70%,因此優(yōu)化措施應(yīng)著重對(duì)這幾個(gè)模塊的算法進(jìn)行優(yōu)化。   
    ①開(kāi)環(huán)基音估測(cè)函數(shù)Estim_Pitch()中,計(jì)算圖1f[n]中的互相關(guān)值COL(j):   

  
    尋找使得COL(j)max,開(kāi)環(huán)基音周期j的搜索范圍18~142。在基音周期較短時(shí),基音頻率較大;對(duì)語(yǔ)音信號(hào)編碼質(zhì)量影響較大,而基音周期較長(zhǎng)時(shí),基音頻率較小,對(duì)語(yǔ)音信號(hào)編碼質(zhì)量較小。所以18~58之間基音周期采用逐點(diǎn)計(jì)算搜索,而59~142之間以采用隔點(diǎn)計(jì)算,可以減少運(yùn)算量。[!--empirenews.page--]
   ②高速率的脈沖激勵(lì)編碼(MP-MLQ)函數(shù)Find_Best()中計(jì)算預(yù)測(cè)殘差信號(hào)時(shí)需要進(jìn)行卷積碼預(yù)算,對(duì)其進(jìn)行優(yōu)化。計(jì)算誤差信號(hào)的均方值時(shí),式中先通過(guò)加減運(yùn)算完成,最后做1次增益G的乘法運(yùn)算即可得到r'[n],這樣計(jì)算1次殘差矢量最多需要60×6=360次加減運(yùn)算,而優(yōu)化前的預(yù)算量為4×8×(1+2L+58+59)=56 640。由此可見(jiàn)優(yōu)化減少了大量的運(yùn)算。
    ③基本運(yùn)算庫(kù)函數(shù)優(yōu)化。G.723.1代碼的基本運(yùn)算庫(kù)函數(shù)Basop.c中,存在大量數(shù)字信號(hào)處理功能的函數(shù),而且占據(jù)絕大部分運(yùn)算,如L_mac()、L_mull()、L_add()、sature()等,所以還需在這幾個(gè)函數(shù)上進(jìn)行一些優(yōu)化工作。

5 調(diào)試結(jié)果分析
    最終在TMS320C5509A上實(shí)時(shí)實(shí)現(xiàn)G.723.1標(biāo)準(zhǔn)。對(duì)于1幀語(yǔ)音在高速率6.3 kbps模式下,編解碼算法占用時(shí)間7.42 ms,算法復(fù)雜度為49.5 MIPS;低速率5.3 kbps模式下,編解碼占用時(shí)間5.34 ms,算法復(fù)雜度35.6 MIPS。
    其主要模塊代碼優(yōu)化前后占用的時(shí)間對(duì)比如表1所列。

    整個(gè)程序優(yōu)化后,G.723.1算法占用CPU的資源不到20%,即DSP還有足夠的資源對(duì)后續(xù)的基帶算法進(jìn)行處理。

結(jié) 語(yǔ)
    在工作頻率為200 MHz的C5509A自制硬件電路上,實(shí)現(xiàn)了對(duì)G.723.1標(biāo)準(zhǔn)的實(shí)時(shí)處理。將2塊板子串口相連,收端揚(yáng)聲器可以傳出發(fā)端傳來(lái)的實(shí)時(shí)、連續(xù)和清晰的語(yǔ)音。最后優(yōu)化驗(yàn)證以及整體基帶系統(tǒng)的調(diào)試結(jié)果證明,語(yǔ)音壓縮編碼方案選用正確,代碼優(yōu)化結(jié)果良好,硬件電路設(shè)計(jì)合理,在頻譜帶寬、DSP資源有限的條件下,圓滿地實(shí)現(xiàn)了G.723.1語(yǔ)音壓縮編碼在對(duì)講機(jī)基帶數(shù)字化系統(tǒng)設(shè)計(jì)中的應(yīng)用。從DSP的CPU負(fù)載情況看,G.723.1的代碼還可進(jìn)一步優(yōu)化。若想進(jìn)一步降低功耗,可采用全匯編實(shí)現(xiàn)。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或?qū)⒋呱龈蟮莫?dú)角獸公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關(guān)鍵字: 阿維塔 塞力斯 華為

倫敦2024年8月29日 /美通社/ -- 英國(guó)汽車技術(shù)公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認(rèn)證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開(kāi)發(fā)耗時(shí)1.5...

關(guān)鍵字: 汽車 人工智能 智能驅(qū)動(dòng) BSP

北京2024年8月28日 /美通社/ -- 越來(lái)越多用戶希望企業(yè)業(yè)務(wù)能7×24不間斷運(yùn)行,同時(shí)企業(yè)卻面臨越來(lái)越多業(yè)務(wù)中斷的風(fēng)險(xiǎn),如企業(yè)系統(tǒng)復(fù)雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務(wù)連續(xù)性,提升韌性,成...

關(guān)鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報(bào)道,騰訊和網(wǎng)易近期正在縮減他們對(duì)日本游戲市場(chǎng)的投資。

關(guān)鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國(guó)國(guó)際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)開(kāi)幕式在貴陽(yáng)舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關(guān)鍵字: 華為 12nm EDA 半導(dǎo)體

8月28日消息,在2024中國(guó)國(guó)際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)上,華為常務(wù)董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語(yǔ)權(quán)最終是由生態(tài)的繁榮決定的。

關(guān)鍵字: 華為 12nm 手機(jī) 衛(wèi)星通信

要點(diǎn): 有效應(yīng)對(duì)環(huán)境變化,經(jīng)營(yíng)業(yè)績(jī)穩(wěn)中有升 落實(shí)提質(zhì)增效舉措,毛利潤(rùn)率延續(xù)升勢(shì) 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務(wù)引領(lǐng)增長(zhǎng) 以科技創(chuàng)新為引領(lǐng),提升企業(yè)核心競(jìng)爭(zhēng)力 堅(jiān)持高質(zhì)量發(fā)展策略,塑強(qiáng)核心競(jìng)爭(zhēng)優(yōu)勢(shì)...

關(guān)鍵字: 通信 BSP 電信運(yùn)營(yíng)商 數(shù)字經(jīng)濟(jì)

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺(tái)與中國(guó)電影電視技術(shù)學(xué)會(huì)聯(lián)合牽頭組建的NVI技術(shù)創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會(huì)上宣布正式成立。 活動(dòng)現(xiàn)場(chǎng) NVI技術(shù)創(chuàng)新聯(lián)...

關(guān)鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長(zhǎng)三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會(huì)上,軟通動(dòng)力信息技術(shù)(集團(tuán))股份有限公司(以下簡(jiǎn)稱"軟通動(dòng)力")與長(zhǎng)三角投資(上海)有限...

關(guān)鍵字: BSP 信息技術(shù)
關(guān)閉
關(guān)閉