當前位置:首頁 > 電源 > 數字電源
[導讀]1 引 言   直接數字頻率合成技術(Direct DigitalFrequencySynthesis,即DDFS,一般簡稱DDS)是從相位概念出發(fā)直接合成所需波形的一種新的頻率合成技術。近年來,技術和器件水平不斷發(fā)展,這使DDS合成技術也得到

1 引 言
  直接數字頻率合成技術(Direct DigitalFrequencySynthesis,即DDFS,一般簡稱DDS)是從相位概念出發(fā)直接合成所需波形的一種新的頻率合成技術。近年來,技術和器件水平不斷發(fā)展,這使DDS合成技術也得到了飛速的發(fā)展,它在相對帶寬、頻率轉換時間、相位連續(xù)性、正交輸出、高分辨力以及集成化等一系列性能指標方面已遠遠超過了傳統(tǒng)的頻率合成技術所能達到的水平,完成了頻率合成技術的又一次飛躍,是目前運用最廣泛的頻率合成技術。
  目前,各大芯片制造廠商都相繼推出采用先進CMOS工藝生產的高性能、多功能的DDS芯片(其中應用較為廣泛的是AD公司的AD985X系列),為電路設計者提供了多種選擇。然而在某些場合,DDS芯片在控制方式、置頻速率等方面與系統(tǒng)的要求差距很大,這時如果用高性能的FPGA器件來設計符合自己需要的DDS電路就是一個很好的解決方法。
  ACEX1K器件是Altera公司著眼于通信、音頻處理及類似場合的應用而推出的芯片系列,總的來看,它將會逐步取代FLEX10K系列,成為首選的中規(guī)模器件產品。ACEX1K器件具有以下優(yōu)點:
  ·高性能。ACEX1K器件采用查找表(LUT)和EAB(嵌入式陣列塊)相結合的結構,特別適用于實現
復雜邏輯功能和存儲器功能,例如通信中應用的DSP、多通道數據處理、數據傳遞和微控制等。
  ·高密度。典型門數為1萬到10萬門,有多達49152位的RAM(每個EAB有4096位RAM)。
  ·系統(tǒng)性能。器件內核采用2.5V電壓,功耗低,能夠提供高達250MHz的雙向I/O功能,完全支持33MHz和66MHz的PCI局部總線標準。
  ·靈活的內部互聯(lián)。具有快速連續(xù)式延時可預測的快速通道互連(Fast Track);能提供實現快速加法器、計數器、乘法器和比較器等算術功能的專用進位鏈和實現高速多扇入邏輯功能的專用級連鏈。
  本設計采用的是ACEX EP1K50,其典型門數50000門,邏輯單元2880個,嵌入系統(tǒng)塊10個,完全符合單片實現DDS電路的要求。設計工具為Altera的下一代設計工具Quartus軟件。
2 DDS的工作原理和電路結構
  圖1所示是一個基本的DDS電路工作原理框圖。
  DDS的工作原理是以數控振蕩器的方式,產生頻率、相位可控制的正弦波(SineWave)。電路一般包括基準時鐘、頻率累加器、相位累加器、幅度/相位轉換電路、D/A轉換器和低通濾波器(LPF)。
  其中,頻率累加器對輸入信號進行累加運算,產生頻率控制數據(Frequency Data或相位步進量Phase Increment)。
  相位累加器由N位全加器和N位累加寄存器級聯(lián)而成,對代表頻率的二進制碼進行累加運算,是典型的反饋電路,產生累加結果Y。
  幅度/相位轉換電路實質是一個波形存儲器(WaveformMemory),以供查表使用。讀出的數據送入D/A轉換器和低通濾波器。
  具體工作過程如下:
  每來一個時鐘脈沖Fclk,N位加法器將頻率控制數據X與累加寄存器輸出的累加相位數據相加,把相加后的結果Y送至累加寄存器的輸入端。累加寄存器一方面將在上一時鐘周期作用后所產生的新的相位數據反饋到加法器的輸入端,以使加法器在下一時鐘的作用下繼續(xù)與頻率控制數據X相加;另一方面,將這個值作為取樣地址值送入幅度/相位轉換電路(即圖1中的波形存儲器),幅度/相位轉換電路根據這個地址值輸出相應的波形數據。最后,經數/模轉換(D/AConverter)和低通濾波器(LowPass Filter)將波形數據轉換成所需要的模擬波形。相位累加器在基準時鐘的作用下,進行線性相位累加,當相位累加器累加滿量時就會產生一次溢出,這樣就完成了一個周期,這個周期也就是DDS合成信號的一個頻率周期。[!--empirenews.page--]
  DDS輸出信號的頻率由式(1)給定:
  Fout=(X/Y)×Fclk(1)
  例如,我們假定基準時鐘為70 MHz,累加器為16位,則:
  Y=216=65,536
  Fclk=70MHz
再假定X=4096,則:
  Fout=4096/65536×70=4.375MHz
  可見,理論上通過設定DDS相位累加器位數頻率控制字X和基準時鐘Fclk的值,就可以產生任一頻率的輸出。而DDS的頻率分辨率定義為:
  Fres=Fclk/Y(2)
  由于基準時鐘一般固定,因此相位累加器的位數就決定了頻率分辨率。比如上面的例子中,相位累加器為16位,那么頻率分辨率就可以認為是16位。位數越多,分辨率越高。
3 利用FPGA(ACEXEP1K50)設計DDS
 ?。?)在用FPGA設計DDS電路的時候,相位累加器是決定DDS性能的一個關鍵部分,小的累加器可以利用ACEX器件的進位鏈得到快速、高效的電路結構。然而,由于進位鏈必須位于臨近的LAB(邏輯陣列塊)和LE(邏輯單元)內,因此,長的進位鏈勢必會減少其它邏輯使用的布線資源,同時過長的進位鏈也會制約整個系統(tǒng)速度的提高。

  另一種提高速度的辦法就是采用流水線技術,即把在一個時鐘內要完成的邏輯操作分成幾步較小的操作,并插入幾個時鐘周期來提高系統(tǒng)的數據吞吐率。但是流水線技術比較適合開環(huán)結構(Open-Loop)的電路,要用在累加器這樣的閉環(huán)反饋(Close-LoopFeedback)的電路中必須謹慎考慮,以保證設計的準確無誤。
  綜合考慮后,這一部分決定采用進位鏈和流水線技術相結合的辦法,這樣既能保證較高的資源利用率,又能大幅提高系統(tǒng)的性能和速度。
 ?。?)相位/幅度轉換電路是DDS電路中另一個關鍵,設計中面臨的主要問題就是資源的開銷。電路通常采用ROM結構,相位累加器的輸出是一種數字式鋸齒波,通過取它的高若干位作為ROM的地址輸入,經查表(LUT)和運算后,ROM就輸出所需波形的量化數據。
  ROM一般在FPGA(針對Altera公司的器件)中由EAB實現,且ROM表的尺寸隨著地址位數或數據位數的增加呈指數遞增關系,因此,在滿足信號性能的前提條件下,如何減少資源的開銷就是一個重要問題,實際設計時,我們充分利用了信號周期內的對稱性和算術關系來減少EAB的開銷。
  (3)實際運用時,我們參照項目具體要求,設計了一個系統(tǒng)控制電路。[!--empirenews.page--]
  綜上考慮,我們利用圖2的結構設計整個DDS電路。
  采用Verilog硬件描述語言來實現整個電路,這不僅有利于設計文檔的管理,而且方便設計的修改和擴充及在不同FPGA器件之間的移植。

  由圖2可以清楚地看出,整個系統(tǒng)只加入了一級流水線來提高速度,需要說明的是,在ROM和系統(tǒng)控制電路之間也可以加入流水線,但實際仿真表明,效果不明顯,反而消耗了更多的資源,因此綜合考慮后只加入一級流水線。
  為了進一步提高速度,在DDS電路的相位累加模塊和加法器模塊的設計時并沒有采用FPGA單元庫中的16~32位加法器,盡管它們可以很容易地實現高達32位的相位累加器,但當工作頻率較高時,這種方法不可取,因為它們較大的延時不能滿足速度要求。因此,具體實現時我們分別用了4個和8個4位的累加器以流水線的方式實現16位和32位累加器。比較仿真結果表明,采用流水線技術可以大大提高系統(tǒng)的工作速度。
  由前面的分析可知,相位/幅度變換電路也是較難實現的部分,它不僅要解決速度的問題,還要考慮節(jié)省資源的問題。如何有效利用FPGA有限的資源,是實現相位/幅度變換電路的最關鍵的一點。
  在實際運用中,我們將著眼點主要放在了節(jié)省資源上。相位/幅度轉換電路中的主要問題在于ROM的大小上。本次設計的DDS主要用于數字視頻編碼中,因此只需要輸出余弦(正弦)波,我們考慮了以下的優(yōu)化方式:COS波信號對于x=π直線成偶對稱,基于此可以將ROM表減至原來的1/2,再利用左半周期內,波形對于點(π/2,0)成奇對稱,進一步將ROM表減至最初的1/4,因此,通過一個SIN碼表的前1/4周期就可以變換得到SIN和COS的整個周期碼表。這樣,就節(jié)省了將近3/4的資源,非??捎^。
  系統(tǒng)控制電路主要是根據是否需要相位調制(BPSK)及頻率調制(BFSK),系統(tǒng)時鐘是否需要分頻得到所需的基準時鐘,頻率碼的輸入方式是串行、并行還是微機接口方式,如何控制輸出等具體要求而設計的。這一部分可以靈活設計,凸現FPGA的優(yōu)點所在。
4 用ACEXEP1K50實現的DDS電路與專用DDS芯片的比較
  這里對用ACEXEP1K50實現的DDS電路與專用DDS芯片進行了比較:
 ?。?)系統(tǒng)速度:用它實現DDS電路,16位精度(分辨率)的DDS電路最高頻率達到148MHz,32位精度(分辨率)的電路最高工作頻率107MHz,可以看出,這個頻率已經是比較高了;而采用專用DDS芯片的話,頻率在數十至數百兆赫茲之間,如AD9850為125MHz,AD9851為180MHz,較新的AD9854已經達到300MHz。用FPGA實現的DDS電路能工作在如此之高的頻率主要依賴于ACEX系列器件先進的結構特點,以及前文提出的多種優(yōu)化措施。
 ?。?)可控性:雖然有的專用DDS芯片的功能也比較多,但控制方式卻是固定的,因此不一定是我們所需要的。而利用ACEX系列器件則可以根據需要方便地實現各種比較復雜的調頻、調相和調幅功能,具有良好的實用性。
 ?。?)信號質量:專用DDS芯片由于采用特定的集成工藝,內部數字信號抖動很小,可以輸出高質量的模擬信號;盡管利用ACEX系列也能輸出較高質量的信號,但達不到專用DDS芯片的水平。
 ?。?)成本:專用DDS芯片價格較高,而將用FPGA器件設計的DDS電路嵌入到系統(tǒng)中并不會使成本增加多少。
5 結束語
  本文利用ALTERA公司的FPGA(ACEXEP1K50)器件,通過各種優(yōu)化措施,設計開發(fā)了DDS電路,達到了預期的目的,具有較高的性價比。

本站聲明: 本文章由作者或相關機構授權發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內容真實性等。需要轉載請聯(lián)系該專欄作者,如若文章內容侵犯您的權益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或將催生出更大的獨角獸公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關鍵字: 阿維塔 塞力斯 華為

加利福尼亞州圣克拉拉縣2024年8月30日 /美通社/ -- 數字化轉型技術解決方案公司Trianz今天宣布,該公司與Amazon Web Services (AWS)簽訂了...

關鍵字: AWS AN BSP 數字化

倫敦2024年8月29日 /美通社/ -- 英國汽車技術公司SODA.Auto推出其旗艦產品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時1.5...

關鍵字: 汽車 人工智能 智能驅動 BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務能7×24不間斷運行,同時企業(yè)卻面臨越來越多業(yè)務中斷的風險,如企業(yè)系統(tǒng)復雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務連續(xù)性,提升韌性,成...

關鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據媒體報道,騰訊和網易近期正在縮減他們對日本游戲市場的投資。

關鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國國際大數據產業(yè)博覽會開幕式在貴陽舉行,華為董事、質量流程IT總裁陶景文發(fā)表了演講。

關鍵字: 華為 12nm EDA 半導體

8月28日消息,在2024中國國際大數據產業(yè)博覽會上,華為常務董事、華為云CEO張平安發(fā)表演講稱,數字世界的話語權最終是由生態(tài)的繁榮決定的。

關鍵字: 華為 12nm 手機 衛(wèi)星通信

要點: 有效應對環(huán)境變化,經營業(yè)績穩(wěn)中有升 落實提質增效舉措,毛利潤率延續(xù)升勢 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務引領增長 以科技創(chuàng)新為引領,提升企業(yè)核心競爭力 堅持高質量發(fā)展策略,塑強核心競爭優(yōu)勢...

關鍵字: 通信 BSP 電信運營商 數字經濟

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺與中國電影電視技術學會聯(lián)合牽頭組建的NVI技術創(chuàng)新聯(lián)盟在BIRTV2024超高清全產業(yè)鏈發(fā)展研討會上宣布正式成立。 活動現場 NVI技術創(chuàng)新聯(lián)...

關鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會上,軟通動力信息技術(集團)股份有限公司(以下簡稱"軟通動力")與長三角投資(上海)有限...

關鍵字: BSP 信息技術
關閉
關閉