基于TMS320 F28335信號處理板的設(shè)計與實現(xiàn)
摘要 介紹了基于TMS320F28335測斜儀系統(tǒng)信號處理板的設(shè)計與實現(xiàn)。概述了TI公司TMS320F28335的功能特性和部分外圍接口、信號處理板的基本硬件結(jié)構(gòu)及具體功能應(yīng)用;分析了系統(tǒng)的軟件結(jié)構(gòu)、各個模塊軟件的具體實現(xiàn)方式。整個系統(tǒng),完成了從模擬信號采樣到DSC數(shù)字信號處理以及EEPROM的讀寫和上位機通信過程。利用TMS320F28335的中斷技術(shù),實現(xiàn)了各個功能模塊分別在各自的中斷線程中正常運行,而不會引起相互間的干擾,造成系統(tǒng)混亂。
關(guān)鍵詞 DSC;TMS320F28335;AD7656
TMS320F28335是,TI公司最新推出的一款32位浮點數(shù)字信號控制器,兼顧了DSP強大的處理核心和MCU豐富的片上外設(shè)。由于功能強大、性能穩(wěn)定可靠,加上豐富的片上資源,在工業(yè)控制、環(huán)境探測、信號處理等嵌入式領(lǐng)域使用較為廣泛。本文首先介紹了TMS320F28335的特征和性能以及部分片上資源,然后介紹信號處理板的硬件設(shè)計以及硬件中各功能模塊的工作方式,最后對信號處理板的軟件系統(tǒng)加以詳細說明。
1 TMs320 F28335結(jié)構(gòu)特點
TMS320F28335采用高性能靜態(tài)CMOS技術(shù),具有150 MHz的工作頻率。系統(tǒng)組成包括:包含浮點運算單元的CPU、片內(nèi)存儲器、中斷管理模塊、片內(nèi)集成外設(shè)。TMS320F28335的CPU采用與TMS320F28x相同的32位定點低功耗CPU,但其中包含一個浮點運算單元(FPU),其32×32位的MAC操作及8級流水線技術(shù)使程序的執(zhí)行不用高速存儲器也能達到較高的速度。中斷擴展模塊(PIE)共支持58個外設(shè)中斷,能夠快速響應(yīng)中斷。片上存儲器包括最高達512 kB的閃存與68 kB的RAM,代碼安全性模塊具有128位密碼保護,用來保護Flash/OTP和部分SRAM,從而保證了相關(guān)寄存器的數(shù)據(jù)安全。BOOTROM中固化的代碼,提供了多種DSC啟動方式。
TMS320F28335支持最多88個通用I/O口(GPIO),GPIO的多路開關(guān)寄存器(GPIO MUX)可以將一個引腳最多設(shè)置成4種可選工作模式:3種獨立的外設(shè)模式和1種通用的I/O模式,提高了引腳的利用率,使硬件設(shè)計時的布線更加簡便合理。GPIO0-GPIO63引腳可以連接到8路外部中斷,使DSC能夠?qū)ν獠吭O(shè)備進行有效的中斷控制。
TMS320F28335內(nèi)部首次引入了6路直接存儲器存取(DMA)模塊,為數(shù)據(jù)在CPU不參與運算的情況下在外設(shè)和存儲器之間進行傳輸提供了一種硬件方法,為其他系統(tǒng)函數(shù)的執(zhí)行釋放了帶寬。另外,DMA可以重新布置內(nèi)存中的數(shù)據(jù),優(yōu)化CPU處理。DMA模塊是基于事件工作機制的,它需要外設(shè)中斷觸發(fā)開始數(shù)據(jù)傳輸,6個DMA通道可以分別設(shè)置中斷觸發(fā)源,并且每個通道包含自己的獨立PIE級中斷,以便CPU能夠控制DMA傳輸?shù)钠鹗蓟蛲瓿伞?br />
同時,TMS320F28335中包含了多種串行通信外設(shè),其中最多可以包括2個CAN通信模塊,3個SCI(UART)模塊,1個SPI模塊和2個McBSP模塊,并加入了1個I2C模塊。這些外設(shè)加強了DSC的通信功能,為多控制器聯(lián)接提供了豐富的資源。此外,TMS320F28335支持IDLE,STANDBY和HALT這3種低功耗工作方式,并可通過關(guān)閉各個獨立片上模塊的時鐘,降低整體功耗,適合于電池供電等低耗電量硬件系統(tǒng)。
2 硬件系統(tǒng)設(shè)計
2.1 方案概述
該系統(tǒng)主要功能是DSC通過ADC采樣芯片對12路模擬信號進行同時采樣。在DSC中進行數(shù)據(jù)處理后通過異步串行收發(fā)器上傳到上位機。同時,上位機也可以通過異步收發(fā)器向DSC發(fā)送預(yù)先制定的命令,來控制信號處理板的工作模式和狀態(tài)。
按照功能要求,整個硬件電路可分為3部分:電源模塊、數(shù)字部分和模擬部分。其功能結(jié)構(gòu)框圖如圖1所示。
[!--empirenews.page--]
2.2 電源模塊設(shè)計
整個處理板的外部輸入電壓為5 V和±12 V,分別通過對應(yīng)的電壓轉(zhuǎn)換芯片為模擬和數(shù)字部分提供不同的電壓幅值。對于數(shù)字部分,電源模塊需要為DSC提供1.9 V的核電壓,同時為DSC的外圍和其他芯片提供3.3 V的外圍電壓。本系統(tǒng)選用LT1963AES8集成芯片提供1.9 V,LT1963AEST-3.3集成芯片提供3.3 V。對于模擬部分,系統(tǒng)要求輸入ADC的信號幅值范圍在±12V內(nèi),所以系統(tǒng)分別選用LT1086IT-12和LT11 75IT把輸入的±15V電壓轉(zhuǎn)換成±12V。
2.3 數(shù)字電路設(shè)計
數(shù)字部分電路主要是以DSC為中心的應(yīng)用電路。該部分主要是對ADC傳送的數(shù)據(jù)進行處理、存儲,同時完成DSC同上位機的通信和數(shù)據(jù)傳輸。由圖1可以看到,它包含以下幾個部分。外圍SRAM擴展,EEPROM擴展電路,SCI上位機通信接口電路。
2.3.1 外圍SRAM擴展
考慮到TMS320F28335片內(nèi)的RAM資源有限,加上程序空間和數(shù)據(jù)空間RAM僅為34 kB,16位數(shù)據(jù)寬度,從而需要對片內(nèi)的RAM進行擴展,來滿足較大量程序的運行。本系統(tǒng)選用Cypress公司的CY7C1011CV33-12ZSXE集成芯片,利用TMS320F28335提供的XINTF接口完成片外RAM的擴展。
XINTF是TMS320F28335所提供的一個非復(fù)用異步總線,用來完成外部異步器件的擴展。XINTF可以映射外設(shè)到3個固定的內(nèi)存映射區(qū)域,當外部資源掛接到某個區(qū)域時,則需要通過XINTF的一個片選信號來進行外部資源的選定。
CY7C1011CV33-12ZSXE是一個CMOS的靜態(tài)RAM存儲器,其容量大小為64 kB,16位數(shù)據(jù)寬度。圖2是外圍SRAM擴展電路連接圖。
如圖2所示,本系統(tǒng)選用ZONE7區(qū)域作為RAM的外圍擴展。DSC通過其XZCS7管腳向片外SRAM發(fā)送片選信號。WE信號用來控制DSC對片外SRAM的讀寫,當DSC的XWEo管腳為低電平,則DSC對片外RAM進行讀寫操作;XWEo為高電平,同時DSC的XRD管腳為低電平,則為讀操作。[!--empirenews.page--]
2.3.2 EEPROM擴展
考慮到系統(tǒng)在加電后,需要對一些設(shè)備的狀態(tài)進行一些初始化,而這些初始化的數(shù)據(jù)在設(shè)備運轉(zhuǎn)時又需要不斷改變。因此,在設(shè)備運轉(zhuǎn)過程中,實時將數(shù)據(jù)加以保存,以至于設(shè)備斷電后數(shù)據(jù)依舊存在。本系統(tǒng)利用TMS320F28335的SPI接口外擴了一個EEPROM保存設(shè)備運轉(zhuǎn)時實時獲取的初始化數(shù)據(jù)。本系統(tǒng)選用Atmel公司的AT25160集成芯片。該芯片的容量為2 kB,其寬度為8位數(shù)據(jù)寬度。模塊電路如圖3所示。
如圖3所示,DSC通過SPISTEA管腳發(fā)送片選信號選中EEPROM,通過SPICLKA管腳發(fā)送SPI傳輸時鐘,而數(shù)據(jù)的寫入和讀出則分別通過SPIS-IMOA和SPISOMIA管腳完成。EEPROM中的HOLD管腳用來暫停與主設(shè)備間串行數(shù)據(jù)傳輸,WP管腳則用來進行對EEPROM的寫保護,如果其為低電平,則主機無法向其寫人數(shù)據(jù)。系統(tǒng)對兩管腳輸入高電平,保證EEPROM在讀寫操作過程中一直可以進行而不被中斷。
2.3.3 SCI上位機通信接口
為了實現(xiàn)上位機同DSC異步的通信和數(shù)據(jù)傳輸,本系統(tǒng)利用TMS320F28335所提供的SCI接口來完成所需要求。SCI是一個2線的異步串行端口,即常說的UART。其數(shù)據(jù)的收發(fā)支持全雙工通信,內(nèi)部收發(fā)均有一個16級的FIFO來緩存數(shù)據(jù)。為了保證數(shù)據(jù)可靠,SCI提供奇偶校驗,數(shù)據(jù)溢出檢測等操作。SCI接口輸出信號的電平是LV—TTL電氣標準,通過RS232收發(fā)轉(zhuǎn)換器加以驅(qū)動,獲得RS232電氣標準的信號,以便上位機接收。
2.4 模擬電路設(shè)計
模擬部分電路主要是以ADC為中心的應(yīng)用電路。其主要實現(xiàn)模擬信號的處理,采集等工作。其中核心部分為AD轉(zhuǎn)換。
AD轉(zhuǎn)換部分,主要是通過數(shù)字采樣來完成模擬信號到數(shù)字信號的轉(zhuǎn)變。本系統(tǒng)選用的ADC芯片是美國模擬電氣公司的AD7656。模數(shù)轉(zhuǎn)換芯片AD7656是高集成度、6通道6 bit逐次逼近(SAR)型ADC,內(nèi)含1個2.5 V基準電壓和基準緩沖器。該器件的功耗比最接近的同類雙極性ADC降低了60%。AD7656在每通道250kb·s-1采樣速率下的精度是同類產(chǎn)品的兩倍。可以由引腳和軟件選擇模擬電壓范圍:10 V或5 V;模擬電源電壓范圍為4.75~5.25 V,因而大范圍的工作電壓使其無需電平轉(zhuǎn)換等其他措施便可以直接與DSC相連;提供有并行和串行接口??梢怨ぷ髟?40~85℃。標準模式5 V供電,250 kb·s-1時的功耗為140 mW,待機時僅為100μW?;趇COMS技術(shù)制造的AD7656可以滿足工業(yè)領(lǐng)域?qū)Ψ直媛省⒍嗤ǖ?、轉(zhuǎn)換速率和功耗等方面的較高要求。
AD7656支持和DSC的并口、串口數(shù)據(jù)傳輸,通過SER/PAR SEL管腳的高低電平的選擇,來控制采樣后數(shù)字信號的傳輸方式。當其為高電平,則使用串行傳輸方式,反之則使用并行傳輸方式。本系統(tǒng)選用并行傳輸方式。在具體的轉(zhuǎn)換過程中,每片AD7656內(nèi)部的6條采樣通路可以分為A、B、C共3組,其中每組通路包含2路通路。3組通路可以同時采樣,也可以單獨采樣,而每組內(nèi)的兩條通路同時采樣。管腳CONVSTA,CONVSTB,CONVSTC分別用來對A、B、C采樣通路進行控制。當一個上升沿電平到達任一管腳,則該管腳對應(yīng)模數(shù)轉(zhuǎn)換的2路通路被啟動,開始完成模數(shù)轉(zhuǎn)換。當把三管腳連接,3組采樣通路,即所有的6條采樣通路同時采樣。系統(tǒng)選用3組通路同時采樣。
當DSC連接有多片ADC時,則需要通過CS片選管腳來進行ADC的選擇。當采樣開始,BUSY管腳將從低電平變?yōu)楦唠娖?,在整個采樣的過程中,BUSY一直保持高電平,當采樣結(jié)束,BUSY則從高電平變?yōu)榈碗娖?,此時DSC就可以開始讀取數(shù)據(jù)。本系統(tǒng)則利用該管腳作為DSC外部中斷源的輸入管腳。當BUSY上電平由高變低,則通知DSC產(chǎn)生中斷,來進行數(shù)據(jù)的讀取。
本系統(tǒng)選用2片AD7656完成12路數(shù)據(jù)采樣,通過DSC的XINTF ZONE6把ADC設(shè)備映射到DSC上,進行數(shù)據(jù)傳輸。通過地址譯碼和邏輯控制實現(xiàn)2片ADC同DSC的連接。具體結(jié)構(gòu)如圖4所示。
圖4中左下角為邏輯部分,通過DSC的地址線BA17和BA18完成對ADC的選擇。可以得到ADC0和ADC1在DSC中的地址映射為0x180000和0x1400 00。而外部輸入40 kHz的時鐘,作為ADC的采樣頻率。兩個ADC對應(yīng)DSC的同一個中斷,當任意一片ADC采樣完畢,都會引起DSC的中斷,從而進行采樣數(shù)據(jù)的讀取。[!--empirenews.page--]
3 系統(tǒng)軟件設(shè)計
如前所述,整個信號處理板一共有12路模擬信號通路,通過傳感器接收到12路模擬信號。2片AD7656把12路模擬信號轉(zhuǎn)換為數(shù)字信號傳送給TMS320F28335,在TMS320F28335中對這些采集到的數(shù)據(jù)做相應(yīng)處理后通過SCI傳送給上位機。同時對有必要保存的數(shù)據(jù)通過SPI接口保存到EEPROM中。整個采集、通信過程由上位機發(fā)送相關(guān)的命令來加以控制。程序的流程如圖5所示。
在主函數(shù)中,程序首先完成相應(yīng)模塊的初始化,設(shè)定好CPU運行的時鐘,選定好各個模塊的工作模式,然后讀取EEPROM中的設(shè)備初始化數(shù)據(jù),后進行入等待狀態(tài)。此時CPU等待ADC采樣的數(shù)據(jù),當ADC采樣過程結(jié)束,則進入ADC中斷響應(yīng)函數(shù),在此函數(shù)中,主要完成數(shù)據(jù)的讀取,對于小信號,通過程控放大器放大其幅值,然后存儲到自定義的緩存區(qū)中。兩個串口工作方式均由上位機發(fā)送命令,從而觸發(fā)SCI的串口收中斷服務(wù)函數(shù)。然后在中斷服務(wù)函數(shù)中完成對應(yīng)命令要求。系統(tǒng)選用串口1完成采集數(shù)據(jù)向上位機的傳輸,串口0完成向EEPROM發(fā)送需保存的數(shù)據(jù)和一些相關(guān)操作。而SCI0和SCI1分別對應(yīng)DSC外設(shè)中斷的INT9.1和INT9.3,外部中斷XINT1對應(yīng)INT1.4。程序設(shè)置兩個串口的傳輸速率均為38.4 kb·s-1。
在設(shè)備工作時,由于SCI1的中斷源是上位機的命令發(fā)送,系統(tǒng)規(guī)定上位機每20ms發(fā)送一個數(shù)據(jù)接受命令,因此SCI1的中斷響應(yīng)周期為td= 20 ms。而由于采樣率為40 kHz,因此ADC的中斷服務(wù)函數(shù)響應(yīng)周期為0.025 ms。系統(tǒng)規(guī)定采集一組數(shù)據(jù)的個數(shù)為50,那么采集一組數(shù)據(jù)的時間即為tc=1.25 ms,所以在一次SCI1中斷過程中,ADC會采集16組數(shù)據(jù)??紤]到串口傳輸?shù)牟ㄌ芈蕿?8.4kb·s-1,因此傳送一個16位的數(shù)據(jù)時間為tt=0.417 ms。而一組數(shù)據(jù)采集時間加上串口數(shù)據(jù)傳輸?shù)臅r間為tc+tt=1.667 ms<<td,因此在上位機的發(fā)送命令到達時,串口發(fā)送寄存器的數(shù)據(jù)總是準備完畢的,而不會發(fā)送隨機數(shù)據(jù)。
4 結(jié)束語
所設(shè)計的信號處理板以TMS320F28335為核心處理器,利用AD7656完成模擬信號采樣的功能硬件平臺。TMS320F28335片內(nèi)集成了豐富的外圍資源,通過驅(qū)動軟件的配置和硬件系統(tǒng)的設(shè)計,可以方便、高效地完成大量數(shù)字信號的處理和運算。AD7656的6路模擬信號采集和16位高精度的模擬信號采樣,較好地完成了模擬信號的數(shù)字化轉(zhuǎn)換,減少了模擬信號采樣的失真。實驗證明,信號處理板所采集到的數(shù)字信號的誤差值約為1.37 mV,可達14位的采樣精度。