當(dāng)前位置:首頁(yè) > 電源 > 數(shù)字電源
[導(dǎo)讀]ADI公司的DSP器件(ADSP-TS101)具有浮點(diǎn)實(shí)時(shí)處理能力強(qiáng)、并行性好等優(yōu)點(diǎn),從而廣泛被彈載信號(hào)處理系統(tǒng)選用。其作為彈載主處理器,在導(dǎo)彈的系統(tǒng)試驗(yàn)中,需要利用上位機(jī)對(duì)其中的大數(shù)據(jù)量的軟件變量進(jìn)行實(shí)時(shí)監(jiān)控和記錄,

ADI公司的DSP器件(ADSP-TS101)具有浮點(diǎn)實(shí)時(shí)處理能力強(qiáng)、并行性好等優(yōu)點(diǎn),從而廣泛被彈載信號(hào)處理系統(tǒng)選用。其作為彈載主處理器,在導(dǎo)彈的系統(tǒng)試驗(yàn)中,需要利用上位機(jī)對(duì)其中的大數(shù)據(jù)量的軟件變量進(jìn)行實(shí)時(shí)監(jiān)控和記錄,這就需要一個(gè)上行傳輸給上位機(jī)的高速通信接口,數(shù)據(jù)上行的數(shù)據(jù)率需要大于6 MB/s。同時(shí)這個(gè)通信接口還需具有雙向特性,通過數(shù)據(jù)下行可實(shí)現(xiàn)在線程序加載與燒寫。這樣的通信接口,還需具備設(shè)備連接簡(jiǎn)單、通用性強(qiáng)等特性,并能實(shí)現(xiàn)遠(yuǎn)程(大于3m)數(shù)據(jù)傳輸。

  ADSP-TS101自身的外總線接口和鏈路口(Linkport接口),雖速度很快,但連接復(fù)雜,難以長(zhǎng)線傳輸,并不具備上述需求特征??梢酝ㄟ^在DSP的Linkport總線接口上增加FPGA實(shí)現(xiàn)的適配電路,擴(kuò)展USB 2.0接口,實(shí)現(xiàn)上述應(yīng)用需求。下文將介紹具體的實(shí)現(xiàn)方案。

  1 系統(tǒng)總體方案

  系統(tǒng)實(shí)現(xiàn)的總體方案如圖1所示。

  

 

  在本方案中,USB接口芯片選用Cypress公司的CY7C68013A。該芯片是Cypress公司FX2系列USB 2.0集成微控制器之一。集成了USB 2.0收發(fā)器、SIE、增強(qiáng)8051微控制器和GPIF,是一種優(yōu)秀的高速USB外設(shè)控制器。內(nèi)置的8051微控制器獨(dú)立于USB數(shù)據(jù)通道,由SIE實(shí)現(xiàn)大部分USB 1.1和USB 2.0協(xié)議;USB FIFO和外部從FIFO映射到相同的8個(gè)512 B RAM模塊,實(shí)現(xiàn)內(nèi)部傳輸和外部傳輸?shù)臒o縫連接,可以較低的代價(jià)獲得較高的帶寬;8.5 KB內(nèi)部RAM空間,可運(yùn)行較為復(fù)雜的固件,實(shí)現(xiàn)軟件對(duì)硬件的配置。GPIF是由用戶可編程有限狀態(tài)機(jī)驅(qū)動(dòng)的柔性8/16位并行口,可編程GPIF向量組成一個(gè)GPIF波形,匹配受控接口的時(shí)序。

  ADSP-TS101作為彈載主DSP芯片,含4個(gè)鏈路口,每個(gè)鏈路口可在時(shí)鐘雙沿以8位進(jìn)行雙向數(shù)據(jù)傳輸,速率高達(dá)250 MB/s。通過該接口,DSP每個(gè)處理幀將預(yù)觀測(cè)的變量結(jié)果以DMA的方式打包向上位機(jī)發(fā)送。

  FPGA實(shí)現(xiàn)ADSP-TS101的Linkport接口與CY7C68013A之間的雙向數(shù)據(jù)緩沖和接口協(xié)議轉(zhuǎn)換。考慮到CY7C68013A中的FIFO容量較DSP的一個(gè)處理幀預(yù)發(fā)送或接收的數(shù)據(jù)量較小,故在FPGA中設(shè)置上行和下行各一個(gè)大容量FIFO,用于數(shù)據(jù)緩沖,以減少對(duì)DSP中并行流水運(yùn)行的程序的打擾。這里,由于DSP鏈路口的瞬時(shí)數(shù)據(jù)率遠(yuǎn)高于USB芯片的傳輸速率(理論上限為60 MB/s),故FIFO的DSP端口的數(shù)據(jù)傳輸為:一個(gè)處理幀只操作一次,而USB芯片端則分成多次操作。

  限于篇幅,下文將重點(diǎn)對(duì)傳輸數(shù)據(jù)率要求高、設(shè)計(jì)難度大的上行通道的設(shè)計(jì)進(jìn)行詳細(xì)描述。

  2 FPGA的模擬Linkport口設(shè)計(jì)

 

  FPGA需要模擬Linkport口的接口時(shí)序,其與DSP的硬件連接關(guān)系圖如圖2所示。

  

 

  Link協(xié)議通過8位并行數(shù)據(jù)總線完成雙向數(shù)據(jù)傳輸,與數(shù)據(jù)總線配合的還有相應(yīng)的時(shí)鐘信號(hào)線LxCLKIN,LxCLKOUT。

  2.1 Linkport口的傳輸協(xié)議

  Linkport口傳輸數(shù)據(jù)時(shí),每8個(gè)周期傳送一個(gè)4字組(16 B),在時(shí)鐘的上升沿和下降沿均傳送一個(gè)字節(jié)。在傳送過程中,發(fā)送端將檢測(cè)接收端的LxCLKOUT信號(hào),僅當(dāng)接收端將它的LxCLKOUT置為高時(shí),即接收端處于接收方式,且有空閑的緩沖時(shí),發(fā)送端才可以啟動(dòng)下一個(gè)傳送過程。

  傳送啟動(dòng)過程如圖3所示,發(fā)送端驅(qū)動(dòng)信號(hào)LxCLKOUT為低電平,以此向接收端發(fā)出令牌請(qǐng)求,發(fā)出令牌請(qǐng)求后,發(fā)送端等待6個(gè)周期,并驗(yàn)證LxCLKIN是否依舊為高,若是則啟動(dòng)傳送過程。傳送過程啟動(dòng)一個(gè)周期以后,接收端將發(fā)送端的LxCLKIN驅(qū)動(dòng)為低,以此作為連接測(cè)試。若接收完當(dāng)前4字組后接收端無法再接收另外的4字組,則接收端保持LxCLKIN為低。這種情況下,緩沖空閑后LxCLKIN信號(hào)被禁止。若緩沖為空,則接收端將置LxCLKIN為高電平。

  

 

  作為同步信號(hào),LxCLKOUT信號(hào)由發(fā)送端驅(qū)動(dòng)。數(shù)據(jù)在LxCLKOUT的上升沿和下降沿處鎖存到接收緩沖中,發(fā)送和接收緩沖都是128b寬。 LxCLKIN信號(hào)由接收端驅(qū)動(dòng),發(fā)往發(fā)送端,它通常用作“等待”指示信號(hào),但LxCLKIN信號(hào)也可以用作連接測(cè)試信號(hào),保證接收端能正確地接收當(dāng)前傳送數(shù)據(jù)。

  當(dāng)LxCLKIN信號(hào)用于等待指示信號(hào)時(shí),接收端驅(qū)動(dòng)LxCLKIN信號(hào)為低電平。若LxCLKIN信號(hào)保持低電平狀態(tài),則發(fā)送端可以[完成當(dāng)前的4字組傳送,但無法啟動(dòng)下一個(gè)垂字組傳送。若還有其余的數(shù)據(jù)需要傳送,發(fā)送端需將LxCLKOUT置低,并等待接收端將LxCLKIN驅(qū)動(dòng)為高電平。如果在第12個(gè)時(shí)鐘沿到來之前LxCLKIN變?yōu)楦唠娖剑瑒t緊跟著傳送的將是新的4字組。

  2.2 FPGA內(nèi)的Linkport口邏輯設(shè)計(jì)

  由于Link協(xié)議采用雙時(shí)鐘沿傳輸數(shù)據(jù),而同步FPGA系統(tǒng)中,一般只采用單一時(shí)鐘的上升沿完成操作,因此需要將FPGA系統(tǒng)工作頻率SCLK設(shè)定為L(zhǎng)ink時(shí)鐘的2倍。然后將該時(shí)鐘的兩分頻輸出作為L(zhǎng)xCLKOUT信號(hào),有效數(shù)據(jù)則在SCLK的上升沿更新。

  FPGA中的Linkport口接口模塊電路與ADSP-TS101的Linkport口完全兼容,且采用了雙向雙倍數(shù)據(jù)傳輸DDR技術(shù),能實(shí)現(xiàn)雙向雙倍的數(shù)據(jù)傳輸。FPGA中的Link口接口模塊電路如圖4所示。

  

 

  圖5是FPGA內(nèi)實(shí)現(xiàn)DSP數(shù)據(jù)上行的Linkport口接收時(shí)序仿真圖(基于Modelsim仿真軟件)。

  

[!--empirenews.page--]

 

  Link口協(xié)議的一大特點(diǎn)就是在收發(fā)數(shù)據(jù)時(shí)可以選擇是否需要校驗(yàn)位VERE比特,VERE的啟用或關(guān)閉可以通過ADSP-TS101中的寄存器來設(shè)置,也可以通過FPGA模塊中的Verein信號(hào)置高或置低來設(shè)置。該設(shè)計(jì)在FPGA中設(shè)置VERE信號(hào)的啟用或關(guān)閉。當(dāng)VERE啟用后,F(xiàn)PGA模塊中的輸出信號(hào)Rx_Vere_Bad用于表征最后接收的128 b數(shù)據(jù)是否正確。由于使用VERE有兩個(gè)好處,一是能保證數(shù)據(jù)的完整性;二是能減小在兩個(gè)時(shí)鐘不嚴(yán)格一致的系統(tǒng)中傳輸數(shù)據(jù)時(shí)產(chǎn)生數(shù)據(jù)重疊的可能性。因而在設(shè)計(jì)中采用了帶數(shù)據(jù)校驗(yàn)的傳輸方式。3 USB傳輸設(shè)計(jì)

 

  3.1 傳輸方式的確定

  CY7C68013A芯片具有GPIF模式和從屬FIFO(Slave FIFO)模式兩種接口工作模式。在本設(shè)計(jì)中,USB數(shù)據(jù)傳輸存儲(chǔ)模塊負(fù)責(zé)完成存儲(chǔ)算法產(chǎn)生的大量數(shù)據(jù)的高速傳輸,由于不涉及到對(duì)外部電路的控制,所以不選用GPIF模式,而選擇Slave FIFO模式進(jìn)行連接。在數(shù)據(jù)傳輸時(shí),用Slave FIFO接口模式,批量傳輸,自動(dòng)輸入(AUTOIN)方式,使用EP6端口作為上行輸入緩沖區(qū)。CY7C68013A的,Slave FIFO接口模式如圖6所示。

  

 

  3.2 EZ-USB FX2時(shí)序設(shè)計(jì)

  在本設(shè)計(jì)的FPGA中,設(shè)計(jì)了如圖6的外部主控制器的功能邏輯。由于DSP端Linkport口數(shù)據(jù)傳輸速率很高,而在USB端的速率可能無法跟Linkport口的數(shù)據(jù)率相匹配,故在FPGA中開辟一個(gè)2KB的FIFO,經(jīng)由Linkport上傳的數(shù)據(jù)首先傳送到FIFO中,之后再經(jīng)由USB口上傳至主機(jī)。為了保證數(shù)據(jù)傳輸?shù)耐暾?,設(shè)計(jì)USB的數(shù)據(jù)傳輸速率為DSP Link口的1/8。在此,對(duì)FPGA邏輯應(yīng)用Modelsim軟件進(jìn)行了仿真,仿真結(jié)果如圖7所示。

  

 

  圖7中,在LxCLKIN時(shí)鐘的上升沿和下降沿將DSP_Data中的數(shù)據(jù)寫入到FPGA的FIFO中,然后再把FIFO中的數(shù)據(jù)從數(shù)據(jù)線USB_Data中輸出給EZ-USB FX2的FD數(shù)據(jù)線,最后經(jīng)由USB傳送給主機(jī)。圖中USB_Data的數(shù)據(jù)率明顯只有DSP_Data數(shù)據(jù)率的1/8,是符合設(shè)計(jì)要求的。

  

 

  在上傳傳輸時(shí),采用異步自動(dòng)輸入方式。EZ-USB FX2芯片F(xiàn)IFO異步寫時(shí)序如圖8所示。根據(jù)此時(shí)序,在本設(shè)計(jì)中,F(xiàn)PGA輸出的USB_Data信號(hào)提供給USB的FD數(shù)據(jù)線,FPGA輸出的USB_SLWR提供給USB的SLWR,USB端便能在SLWR的下降沿把數(shù)據(jù)線FD中的數(shù)據(jù)寫入到FX2芯片F(xiàn)IFO中,并由USB傳送給主機(jī)。

  4 結(jié)語(yǔ)

  本文重點(diǎn)對(duì)DSP擴(kuò)展USB接口的數(shù)據(jù)上行通道的硬件設(shè)計(jì)進(jìn)行了詳細(xì)論述。本系統(tǒng)經(jīng)測(cè)試驗(yàn)證,通過該擴(kuò)展USB接口,配合定制的上位機(jī)軟件,DSP數(shù)據(jù)上傳PC機(jī)的速率平均達(dá)到8 MB/s以上,連接可靠穩(wěn)定,滿足對(duì)DSP變量實(shí)時(shí)監(jiān)測(cè)的數(shù)據(jù)率需求,同時(shí)可通過此接口完成程序的加載與燒寫功能。僅需一臺(tái)帶USB接口的PC機(jī),就能完成彈載DSP系統(tǒng)的實(shí)時(shí)測(cè)試與在線程序加載,簡(jiǎn)捷、通用、方便,具有顯著的工程實(shí)用價(jià)值。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或?qū)⒋呱龈蟮莫?dú)角獸公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關(guān)鍵字: 阿維塔 塞力斯 華為

倫敦2024年8月29日 /美通社/ -- 英國(guó)汽車技術(shù)公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認(rèn)證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時(shí)1.5...

關(guān)鍵字: 汽車 人工智能 智能驅(qū)動(dòng) BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務(wù)能7×24不間斷運(yùn)行,同時(shí)企業(yè)卻面臨越來越多業(yè)務(wù)中斷的風(fēng)險(xiǎn),如企業(yè)系統(tǒng)復(fù)雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務(wù)連續(xù)性,提升韌性,成...

關(guān)鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報(bào)道,騰訊和網(wǎng)易近期正在縮減他們對(duì)日本游戲市場(chǎng)的投資。

關(guān)鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國(guó)國(guó)際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)開幕式在貴陽(yáng)舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關(guān)鍵字: 華為 12nm EDA 半導(dǎo)體

8月28日消息,在2024中國(guó)國(guó)際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)上,華為常務(wù)董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語(yǔ)權(quán)最終是由生態(tài)的繁榮決定的。

關(guān)鍵字: 華為 12nm 手機(jī) 衛(wèi)星通信

要點(diǎn): 有效應(yīng)對(duì)環(huán)境變化,經(jīng)營(yíng)業(yè)績(jī)穩(wěn)中有升 落實(shí)提質(zhì)增效舉措,毛利潤(rùn)率延續(xù)升勢(shì) 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務(wù)引領(lǐng)增長(zhǎng) 以科技創(chuàng)新為引領(lǐng),提升企業(yè)核心競(jìng)爭(zhēng)力 堅(jiān)持高質(zhì)量發(fā)展策略,塑強(qiáng)核心競(jìng)爭(zhēng)優(yōu)勢(shì)...

關(guān)鍵字: 通信 BSP 電信運(yùn)營(yíng)商 數(shù)字經(jīng)濟(jì)

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺(tái)與中國(guó)電影電視技術(shù)學(xué)會(huì)聯(lián)合牽頭組建的NVI技術(shù)創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會(huì)上宣布正式成立。 活動(dòng)現(xiàn)場(chǎng) NVI技術(shù)創(chuàng)新聯(lián)...

關(guān)鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長(zhǎng)三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會(huì)上,軟通動(dòng)力信息技術(shù)(集團(tuán))股份有限公司(以下簡(jiǎn)稱"軟通動(dòng)力")與長(zhǎng)三角投資(上海)有限...

關(guān)鍵字: BSP 信息技術(shù)
關(guān)閉
關(guān)閉