當(dāng)前位置:首頁 > 電源 > 數(shù)字電源
[導(dǎo)讀]在高雜波環(huán)境下工作的雷達系統(tǒng)要求大的瞬時動態(tài)范圍,才能實現(xiàn)對弱目標(biāo)信號的錄取,迫切需要設(shè)計實現(xiàn)高動態(tài)范圍的高速數(shù)據(jù)采集系統(tǒng)。鑒于此,本文在研究了ADC芯片選型、時鐘設(shè)計和前端電路設(shè)計對數(shù)據(jù)采集系統(tǒng)動態(tài)范圍的影響,提出了基于AD9650的高速數(shù)據(jù)采集系統(tǒng)的設(shè)計方案。經(jīng)論證該設(shè)計方案實現(xiàn)了一個16 b,65 MSPS的高速數(shù)據(jù)采集系統(tǒng),用于實現(xiàn)對高雜波環(huán)境下雷達回波信號的采集。

0 引言

隨著數(shù)字信號處理技術(shù)的發(fā)展,越來越多的信號處理環(huán)節(jié)可以通過后端的軟件處理完成,但這反而使得電子設(shè)備對前端數(shù)據(jù)采集系統(tǒng)的要求不斷提高。因為后端軟件的處理效果歸根結(jié)底依賴于數(shù)據(jù)中所包含的信息量,只有提高數(shù)據(jù)采集的動態(tài)性能,才能保障后端處理的效果。長期以來,在數(shù)據(jù)采集領(lǐng)域,高速大動態(tài)范圍ADC系統(tǒng)的設(shè)計與實現(xiàn)始終是研究的熱點。當(dāng)雷達工作在高雜波的電磁環(huán)境中,探測對象的RCS或多普勒信息非常微弱時,就對設(shè)計實現(xiàn)高速大動態(tài)范圍數(shù)據(jù)采集系統(tǒng)提出了迫切的需求。

目前,國內(nèi)對高速大動態(tài)范圍ADC數(shù)據(jù)采集系統(tǒng)設(shè)計主要依賴于芯片的指標(biāo)而缺乏系統(tǒng)的研究和總結(jié)。本設(shè)計旨在通過優(yōu)化系統(tǒng)設(shè)計,結(jié)合動態(tài)性能優(yōu)越的模數(shù)轉(zhuǎn)換芯片,實現(xiàn)一個高速大動態(tài)范圍數(shù)據(jù)采集系統(tǒng)。

1 系統(tǒng)性能指標(biāo)要求

本系統(tǒng)需完成的主要功能為:雷達同步控制;中頻數(shù)據(jù)采集,數(shù)字正交解調(diào);信號預(yù)處理。同時為了降低便攜設(shè)備的功耗,預(yù)處理器擬采用低功耗處理器。由于要求動態(tài)范圍大,中頻采集需采用高精度的數(shù)據(jù)采集芯片,設(shè)計為2個通道,要求單通道量化位數(shù)不小于14 b,有效位數(shù)不小于12 b,輸入信號范圍2 Vp-p,且滿足低功耗要求。

2 關(guān)鍵技術(shù)

如何保證大動態(tài)范圍是設(shè)計中的關(guān)鍵點,同時也是難點所在,設(shè)計中從如下幾方面進行考慮。

2.1 ADC芯片的選型

為了獲得高速度、大動態(tài)范圍,數(shù)據(jù)采集系統(tǒng)對ADC 的速度和量化精度的要求越來越高,而ADC 的速度和量化精度與其結(jié)構(gòu)緊密相關(guān)。

目前常用的高速ADC類型主要有快閃型和流水線型??扉W型ADC 由于采用了全并行結(jié)構(gòu),具有超高速、寬輸入帶寬的優(yōu)點,但其硬件規(guī)模隨分辨率的增加呈指數(shù)增長,分辨率一般為4~8位,且存在高功耗、高成本、“閃爍碼”等問題,將它應(yīng)用于數(shù)據(jù)采集系統(tǒng)將會造成分辨率低、成本高、能耗大等弊端。而流水線型ADC具有較高的分辨率,量化位數(shù)一般為12~16位,較高的采樣速率,一般為1~250 MSPS.流水線型ADC 將ADC與DAC結(jié)合,采用多級流水結(jié)構(gòu),解決了快閃式ADC無法達到較高分辨率的缺點,同時兼顧了快閃式ADC 的轉(zhuǎn)換速度。因此,本文選擇流水線型結(jié)構(gòu)的ADC 芯片來實現(xiàn)高速大動態(tài)范圍數(shù)據(jù)采集系統(tǒng)設(shè)計。

本文選擇了AD公司的AD9650系列芯片。AD9650是一款雙通道、16位流水線結(jié)構(gòu)模數(shù)轉(zhuǎn)換器,為解決高頻(最大300 MHz)、大動態(tài)范圍信號的數(shù)字化而設(shè)計。

它具有集成ADC 采樣保持輸入、可選擇片上Dither 模式、集成輸入時鐘1~8 分頻等諸多特點。AD9650 輸出信號模式可選擇,默認(rèn)輸出為1.8 V CMOS,通過3線SPI接口,可配置工作模式,實現(xiàn)輸出1.8 V電平的LVDS數(shù)字信號。它具有靈活的掉電選項、采用1.8 V單電壓供電,提供了重要的節(jié)能特性。片上Dither選項能夠提高低電平模擬輸入的無雜散動態(tài)范圍(Spurious Free Dy-namic Range,SFDR)。AD9650的主要性能指標(biāo)見表1.

 

 

2.2 系統(tǒng)采樣時鐘性能

ADC 芯片受時鐘控制進行采樣,時鐘質(zhì)量對采樣精度影響大,制約著系統(tǒng)所能達到的有效位。系統(tǒng)時鐘主要性能指標(biāo)包括時鐘抖動和相位噪聲。下面分別討論兩個指標(biāo)對采樣系統(tǒng)的影響。

時鐘抖動表征了模擬輸入實際采樣時采樣時間的不確定性。由于抖動會降低寬帶ADC 的噪聲性能,因此,ADC噪聲性能的下降將反映出時鐘抖動情況。與系統(tǒng)信噪比(Signal-to-Noise Rate,SNR)邊界值(單位:

dB)之間存在的關(guān)系如式(1)所示:

 

 

式中:fanalog表示模擬輸入頻率;tjitter表示時鐘抖動,整理公式(1)得:

 

 

ADC有效位數(shù)(Effect Number of Bit,ENOB)與SNR的關(guān)系:

 

 

由式(1)和式(3)可得系統(tǒng)有效位數(shù)與模擬輸入頻率及系統(tǒng)時鐘抖動的關(guān)系圖,如圖1所示。

 

 

忽略其他因素,僅考慮時鐘抖動對ADC性能的影響,由式(1)可知,若要對20 MHz的中頻信號進行采樣,同時保證74 dB以上的SNR,則要求時鐘抖動最大為1.588 ps RMS.且ADC電路的時鐘抖動(tjitter)與采樣時鐘抖動(tjitter_clk)和ADC器件自身孔徑抖動(tjitter_adc)之間存在如下關(guān)系:

 

 

另外,采樣時鐘的相位噪聲對ADC 性能有著重要影響。若采樣過程用單位圓來表示,則每通過一次零相位,ADC 進行一次采樣。采樣時鐘上的噪聲將對相應(yīng)矢量的頂點位置進行調(diào)制,從而改變發(fā)生過零的位置,造成采樣過程提前或編碼過程延遲。而采樣時鐘上的噪聲矢量可能是相位噪聲所導(dǎo)致的。如圖2所示。

 

 

圖2 中,理想情況下時鐘信號應(yīng)為單譜線。然而,受電源噪聲、時鐘抖動等因素影響,頻域中存在大量能量分布在理想頻率附近,代表相位噪聲的能量。由于相位噪聲往往可能擴展至極高頻率,所以,它會使ADC的性能下降[6].采樣過程實質(zhì)是一個采樣時鐘與模擬輸入信號的頻域卷積過程,這個卷積過程在整個頻譜域有效,同時在微觀上也同樣有效。因而,圖2所示的時鐘頻率周圍集中的相位噪聲也將與模擬輸入進行卷積,造成輸出的數(shù)字信號頻譜失真。

采樣時鐘相位噪聲通常以單邊帶相位噪聲來衡量,即:

 

 

由此可以計算出采樣時鐘相位噪聲,作為系統(tǒng)設(shè)計的依據(jù)。[!--empirenews.page--]

在本系統(tǒng)中,為保證時鐘特性,時鐘源由高精度晶振提供,時鐘抖動控制在1.2 ps RMS以內(nèi),相位基底噪聲為-165 dBc/Hz.板上時鐘轉(zhuǎn)換選用AD 公司的AD9513,其附加的時鐘抖動為300 fs,輸出的時鐘信號性能滿足要求。它實現(xiàn)對單路時鐘轉(zhuǎn)兩路LVDS信號,給AD9650 提供采樣時鐘,同時給FPGA 提供同步控制時鐘。圖3給出了時鐘電路設(shè)計原理圖。

 

 

2.3 前端電路設(shè)計

ADC前端電路主要完成對模擬輸入幅度、信號形式的調(diào)整。它采用交流耦合方式,通過差分放大器,實現(xiàn)對信號幅度調(diào)整,同時實現(xiàn)單端輸入信號轉(zhuǎn)差分信號。并且,通過后續(xù)的濾波器實現(xiàn)信號的濾波。其結(jié)構(gòu)如圖4所示。

 

 

雖然差分運放是有源器件,使用中會消耗功率,且產(chǎn)生噪聲,但它的性能限制比變壓器少,可以在必須保留直流電平時應(yīng)用,而且放大器增益設(shè)置簡單靈活,且通帶范圍內(nèi)提供平坦的響應(yīng),而沒有由于變壓器寄生交互作用引起的紋波。

ADC的 S (N + D) (信號噪聲失真比)是決定驅(qū)動放大器的關(guān)鍵因素。如果在目標(biāo)頻率范圍內(nèi),驅(qū)動放大器的THD ( 總諧波失真加性噪聲) 總是優(yōu)于ADC 的S (N + D) 值 6~10 dB,那 么 所 有 由 放 大 器 造 成 的S (N + D)降低將相應(yīng)限制在接近0.5~1 dB.

利用ADI 公司提供的ADI DiffAmp Calculator 軟件可得到前端電路仿真圖,如圖5所示。由文獻[3]可知在輸入信號為15 MHz時,AD9650的 S (N + D) 為82 dB,而圖5 中AD8139 的THD 為88 dB,滿足上述要求。綜合考慮增益及通帶內(nèi)響應(yīng)及輸入阻抗等因素,前端電路采用ADI公司的差分運放AD8139.

 

 

3 方案設(shè)計系統(tǒng)結(jié)構(gòu)及實物

根據(jù)系統(tǒng)要求,設(shè)計的高速大動態(tài)范圍ADC 數(shù)據(jù)采集系統(tǒng),結(jié)構(gòu)如圖6所示,主要包括模數(shù)轉(zhuǎn)換模塊、數(shù)字信號預(yù)處理模塊、數(shù)據(jù)傳輸模塊和嵌入式單板機等。

 

 

模數(shù)轉(zhuǎn)換模塊是信號采集系統(tǒng)最重要的組成部分。它主要包括ADC、前端電路和時鐘電路等。主要完成的功能是實現(xiàn)對模擬中頻輸入信號的數(shù)字化,以用于后續(xù)的數(shù)字信號處理。

數(shù)字信號預(yù)處理模塊采用較為成熟的FPGA+DSP結(jié)構(gòu),主要實現(xiàn)對數(shù)字信號的FFT、數(shù)字正交解調(diào)等,同時實現(xiàn)對原始數(shù)據(jù)傳輸。信號預(yù)處理主要在DSP中完成,而FPGA內(nèi)部搭建兩個FIFO來實現(xiàn)數(shù)據(jù)傳輸,同時完成對收發(fā)單元等的控制功能。FPGA采用Xilinx的低功耗高性能產(chǎn)品Spartan6,DSP 采用Analog Device公司的低功耗DSP產(chǎn)品ADSP21479.

數(shù)據(jù)傳輸模塊采用Cypress 公司的CY7C68014,通過USB 接口完成由FPGA 向嵌入式單板機的數(shù)據(jù)傳輸。嵌入式單板機具備各種符合計算機協(xié)議的數(shù)據(jù)接口,包括與電子硬盤的存儲接口,與上位機的網(wǎng)絡(luò)通信接口,以及與預(yù)處理卡的USB通信接口。

數(shù)據(jù)采集系統(tǒng)硬件電路實物,如圖7所示。系統(tǒng)分成兩塊電路板,即模擬ADC板和FPGA+DSP數(shù)字板,兩者通過PMC插件連接。

 

 

4 結(jié)語

本文研究了影響數(shù)據(jù)采集系統(tǒng)動態(tài)范圍的關(guān)鍵因素,給出了在采集系統(tǒng)設(shè)計時選擇芯片、設(shè)計時鐘和前端電路的依據(jù),以此為基礎(chǔ)提出了一種高速數(shù)據(jù)采集系統(tǒng)的設(shè)計方案。論證分析表明,該設(shè)計方案能夠滿足雷達數(shù)據(jù)采集系統(tǒng)高速大動態(tài)范圍的要求。

本站聲明: 本文章由作者或相關(guān)機構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或?qū)⒋呱龈蟮莫毥谦F公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關(guān)鍵字: 阿維塔 塞力斯 華為

加利福尼亞州圣克拉拉縣2024年8月30日 /美通社/ -- 數(shù)字化轉(zhuǎn)型技術(shù)解決方案公司Trianz今天宣布,該公司與Amazon Web Services (AWS)簽訂了...

關(guān)鍵字: AWS AN BSP 數(shù)字化

倫敦2024年8月29日 /美通社/ -- 英國汽車技術(shù)公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認(rèn)證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時1.5...

關(guān)鍵字: 汽車 人工智能 智能驅(qū)動 BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務(wù)能7×24不間斷運行,同時企業(yè)卻面臨越來越多業(yè)務(wù)中斷的風(fēng)險,如企業(yè)系統(tǒng)復(fù)雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務(wù)連續(xù)性,提升韌性,成...

關(guān)鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報道,騰訊和網(wǎng)易近期正在縮減他們對日本游戲市場的投資。

關(guān)鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會開幕式在貴陽舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關(guān)鍵字: 華為 12nm EDA 半導(dǎo)體

8月28日消息,在2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會上,華為常務(wù)董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語權(quán)最終是由生態(tài)的繁榮決定的。

關(guān)鍵字: 華為 12nm 手機 衛(wèi)星通信

要點: 有效應(yīng)對環(huán)境變化,經(jīng)營業(yè)績穩(wěn)中有升 落實提質(zhì)增效舉措,毛利潤率延續(xù)升勢 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務(wù)引領(lǐng)增長 以科技創(chuàng)新為引領(lǐng),提升企業(yè)核心競爭力 堅持高質(zhì)量發(fā)展策略,塑強核心競爭優(yōu)勢...

關(guān)鍵字: 通信 BSP 電信運營商 數(shù)字經(jīng)濟

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺與中國電影電視技術(shù)學(xué)會聯(lián)合牽頭組建的NVI技術(shù)創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會上宣布正式成立。 活動現(xiàn)場 NVI技術(shù)創(chuàng)新聯(lián)...

關(guān)鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會上,軟通動力信息技術(shù)(集團)股份有限公司(以下簡稱"軟通動力")與長三角投資(上海)有限...

關(guān)鍵字: BSP 信息技術(shù)
關(guān)閉
關(guān)閉