當前位置:首頁 > 電源 > 數(shù)字電源
[導讀]摘要:作為32 位RISC 微處理器主流芯片,ARM 芯片得到長足發(fā)展和廣泛應用.因而,ARM 芯片的測試需求更加強勁的同時,測試工作量在加大,測試復雜度也在增加.本文給出了基于

摘要:作為32 位RISC 微處理器主流芯片,ARM 芯片得到長足發(fā)展和廣泛應用.因而,ARM 芯片的測試需求更加強勁的同時,測試工作量在加大,測試復雜度也在增加.本文給出了基于ARM Cortex-M3 的微處理器測試方法,該方法也可用于類似結構的微處理器測試.

0 引言

隨著半導體技術的發(fā)展,集成電路制程工藝從深亞微米發(fā)展到納米級,晶體管集成度的大幅提高使得芯片復雜度增加,單個芯片的功能越來越強.二十世紀90 年代ARM 公司成立于英國劍橋,主要出售芯片設計技術的授權.采用ARM 技術知識產(chǎn)權( IP 核)的微處理器,即ARM 微處理器,已遍及工業(yè)控制.消費類電子產(chǎn)品.通信系統(tǒng).網(wǎng)絡系統(tǒng).無線系統(tǒng)等各類產(chǎn)品市場,基于ARM 技術的微處理器應用約占據(jù)了32 位RISC 微處理器七成以上的市場份額.ARM 芯片的廣泛應用和發(fā)展也給測試帶來了挑戰(zhàn),集成電路測試一般采用實際速度下的功能測試,但半導體技術的發(fā)展使得測試開發(fā)工程資源按幾何規(guī)律增長,自動測試設備(ATE)的性能趕不上日益增加的器件I/O 速度的發(fā)展,同時也越來難以滿足ARM 等微處理器測試所用的時序信號高分辨率要求,因而必須不斷提高自動測試設備的性能,導致測試成本不斷攀升.此外,因為ARM 芯片的復雜度越來越高,為對其進行功能測試,人工編寫測試向量的工作量是極其巨大的,實際上一個ARM 芯片測試向量的手工編寫工作量可能達到數(shù)十人年甚至更多.本文針對ARM Cortex 內(nèi)核的工作原理,提出了一種高效的測試向量產(chǎn)生方法,并在BC3192 測試系統(tǒng)上實現(xiàn)了對ARMCortex-M3 內(nèi)核微處理器的測試.

1 微處理器測試方法

集成電路測試主要包括功能測試和直流參數(shù)的測試,微處理器的測試也包括功能和直流參數(shù)測試兩項內(nèi)容.微處理器包含豐富的指令集,而且微處理器種類繁多,不同微處理器之間很難有統(tǒng)一的測試規(guī)范.為了使測試具有通用性,我們有必要對微處理器的測試建立一個統(tǒng)一的模型,如圖1 所示.芯片測試系統(tǒng)為被測微處理器提供電源和時鐘,并能夠模擬微處理器的仿真通信接口來控制微處理器工作,同時配合仿真時序施加激勵向量,從而達到測試目的.

 

 

按微處理器仿真通信接口大致分兩類,一類是具有仿真接口(如JTAG)的微處理器,一類是沒有仿真接口的微處理器,對于配備類似JTAG 接口的微處理器,測試儀通過仿真一個JTAG 接口對被測芯片進行功能或參數(shù)測試.沒有配備仿真調試接口的芯片,可以根據(jù)芯片的外部接口和引導方式選擇測試模型.

1.1 跟蹤調試模式

大多數(shù)的微處理器都提供了跟蹤調試接口,例如最常用的JTAG 接口,Cortex-M3 內(nèi)核除了支持JTAG 調試外,還提供了專門的指令追蹤單元(ITM).JTAG(Joint Test Action Group,聯(lián)合測試行動小組)是一種國際標準測試協(xié)議(IEEE 1149.1 兼容),主要用于芯片內(nèi)部測試.現(xiàn)在多數(shù)的高級器件都支持JTAG協(xié)議,如ARM.DSP.FPGA 器件等.標準的JTAG 接口是4 線:

TMS.TCK.TDI.TDO,分別為模式選擇.時鐘.數(shù)據(jù)輸入和數(shù)據(jù)輸出線.JTAG 最初是用來對芯片進行測試的,因此使用JTAG 接口測試微處理器具有很多優(yōu)點.

用JTAG 接口對微處理器進行仿真測試,是通過測試系統(tǒng)用測試矢量模擬一個JTAG 接口實現(xiàn)對微處理器的仿真控制,其核心是狀態(tài)機的模擬,圖2 所示為測試系統(tǒng)使用的JTAG TAP 控制器的狀態(tài)轉換圖.

 

通過測試儀來模擬狀態(tài)轉換就可以實現(xiàn)JTAG 通信控制.

JTAG 在物理層和數(shù)據(jù)鏈路層具有統(tǒng)一的規(guī)范,但針對不同的芯片仿真測試協(xié)議可能略有差異.為了使測試模型具有通用性,我們對測試模型的JTAG 接口做了一個抽象層,如圖3 所示.圖中抽象層將類型多樣的控制函數(shù)轉化成芯片能識別的數(shù)據(jù)流來控制被測芯片的工作狀態(tài).

 

 

1.2 引導模式/FLASH 編程模式

針對沒有配備仿真調試接口的微處理器,可以利用引導功能實現(xiàn)對微處理器的測試.因沒有配備仿真調試功能,不能實現(xiàn)仿真測試.因此針對這一類的微處理器測試中,需要在芯片中加載測試代碼.大多數(shù)的微處理器芯片都具有上電引導功能,可以利用引導功能將測試代碼加載到微處理器中,進而實現(xiàn)功能和直流參數(shù)測試.而對于內(nèi)部配備FLASH 的微處理器可以先將測試代碼下載到片內(nèi)FLASH 中,以實現(xiàn)對微處理器的功能和參數(shù)測試.

為了實現(xiàn)對微處理器的測試控制,通常,測試系統(tǒng)利用微處理器的片上通信接口與片上測試程序通信,互相配合完成功能和參數(shù)測試.

2 ARM Cortex-M3 的測試

2.1 ARM Cortex-M3 內(nèi)核簡介

ARM Cortex-M 系列微處理器主要用于低成本和低功耗領域,如智能測量.人機接口設備.汽車和工業(yè)控制系統(tǒng).大型家用電器.消費性產(chǎn)品和醫(yī)療器械等領域.圖4 為Cortex-M 系列微處理器的簡要框圖.

 

 

ARM Cortex-M3 內(nèi)核搭載了若干種調試相關的特性.

最主要的就是程序執(zhí)行控制,包括停機(halting).單步執(zhí)行(stepping).指令斷點.數(shù)據(jù)觀察點.寄存器和存儲器訪問.性能速寫(profiling)以及各種跟蹤機制.Cortex-M3 的調試系統(tǒng)基于ARM 最新的CoreSight 架構,雖然內(nèi)核本身不再含有JTAG 接口,但是提供了調試訪問接口(DAP)的總線接口.通過DAP 可以訪問芯片的寄存器,也可以訪問系統(tǒng)存儲器,并且可以在內(nèi)核運行的時候訪問,這就對芯片的測試提供了接口支持.集成Cortex-M3 內(nèi)核的微處理器一般提供一個調試端口(DP)與DAP 相連,目前可用的調試端口包括SWJ〥P,既支持傳統(tǒng)的JTAG 調試,也支持新的串行線調試協(xié)議.Cortex-M3 內(nèi)核還能掛載一個嵌入式跟蹤宏單元(ETM).ETM 可以不斷地發(fā)出跟蹤信息,這些信息通過跟蹤端口接口單元(TPIU)送到內(nèi)核的外部,對于外部集成再跟蹤信息分析儀的ARM 芯片,可把TIPU 輸出的已執(zhí)行指令信息捕捉到,并且送給芯片測試系統(tǒng).

2.2 測試向量生成

用自動測試設備(ATE)測試ARM 芯片是一種傳統(tǒng)的測試技術,其優(yōu)點是可以靈活編制測試向量,專注于應用相關的功能模塊和參數(shù).但是由于ARM 芯片的功能與應用有相當?shù)膹碗s性,因此對測試系統(tǒng)所具有的能力也要求較高.這就要求測試設備本身必須要具備測試各種不同功能模塊的能力,包含對邏輯.模擬.內(nèi)存.高速或高頻電路的測試能力等等.同時測試系統(tǒng)最好是每個測試通道都有自己的獨立測試能力,避免采用資源共享的方式,以便能夠靈活運用在各種不同的測試功能上.所以常規(guī)的ARM 芯片測試設備往往要求相當高的配置才能應對測試需求.

測試的含義非常廣泛,就ARM 芯片測試而言,可以定義多種類型的測試,不同類型的測試需要產(chǎn)生不同類型的測試向量.而測試向量生成的方法,雖然可以人工編制,但多數(shù)情況需要由測試向量生成工具(ATPG)生成,才能產(chǎn)生比較完備的測試集.本文介紹的ARM 芯片測試方法,借助對應的ARM 芯片開發(fā)工具產(chǎn)生測試代碼,再由專用的測試向量生成工具生成測試向量.這種方法的優(yōu)點是能針對ARM 芯片應用開發(fā)人員關心的測試集合產(chǎn)生測試向量,因而比較高效,測試成本也能控制在比較低的水平上.此外,可以借助大量的ARM 芯片應用軟件來轉碼,能大幅減少工作量.缺點是不容易用算法來實現(xiàn)自動生成完備的測試代碼.

 

 

圖5 為ARM 芯片測試向量生成器.測試代碼一般可以從ARM 芯片開發(fā)例程中獲得,測試向量通過編譯器編譯成ARM 芯片可執(zhí)行代碼,然后與激勵向量和期望向量混合生成完整的ARM 芯片測試向量.ARM 芯片測試向量生成工具通過時間參數(shù)來確定測試代碼.激勵向量與期望向量之間的時序關系,ARM 芯片時間參數(shù)可從芯片手冊中獲得.測試向量生成后,通過BC3192 集成開發(fā)環(huán)境下載到測試系統(tǒng)圖形卡中,啟動測試程序,激勵向量依序施加到被測ARM 芯片的輸入端口,同時對輸出端進行監(jiān)測比較獲得測試結果.綜上,測試向量的產(chǎn)生是ARM 芯片測試的核心,本文所述測試向量生成器通過輸入ARM 芯片可執(zhí)行代碼和芯片時間參數(shù)來產(chǎn)生測試邏輯,具有易用.高效的特點,現(xiàn)已用于多個ARMCortex 內(nèi)核微處理器的測試中.

3 結論

本文通過分析ARM Cortex-M3 內(nèi)核的工作原理和跟蹤調試方法,利用通用的ARM 集成開發(fā)環(huán)境,結合BC3192V50 測試系統(tǒng)的測試向量生成器,能夠快速高效產(chǎn)生基于ARM Cortex-M3 內(nèi)核的微處理器測試向量,進而完成功能和直流參數(shù)測試.本案所述方法同樣適于其他微處理器的測試.

本站聲明: 本文章由作者或相關機構授權發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或將催生出更大的獨角獸公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關鍵字: 阿維塔 塞力斯 華為

加利福尼亞州圣克拉拉縣2024年8月30日 /美通社/ -- 數(shù)字化轉型技術解決方案公司Trianz今天宣布,該公司與Amazon Web Services (AWS)簽訂了...

關鍵字: AWS AN BSP 數(shù)字化

倫敦2024年8月29日 /美通社/ -- 英國汽車技術公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時1.5...

關鍵字: 汽車 人工智能 智能驅動 BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務能7×24不間斷運行,同時企業(yè)卻面臨越來越多業(yè)務中斷的風險,如企業(yè)系統(tǒng)復雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務連續(xù)性,提升韌性,成...

關鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報道,騰訊和網(wǎng)易近期正在縮減他們對日本游戲市場的投資。

關鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會開幕式在貴陽舉行,華為董事、質量流程IT總裁陶景文發(fā)表了演講。

關鍵字: 華為 12nm EDA 半導體

8月28日消息,在2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會上,華為常務董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語權最終是由生態(tài)的繁榮決定的。

關鍵字: 華為 12nm 手機 衛(wèi)星通信

要點: 有效應對環(huán)境變化,經(jīng)營業(yè)績穩(wěn)中有升 落實提質增效舉措,毛利潤率延續(xù)升勢 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務引領增長 以科技創(chuàng)新為引領,提升企業(yè)核心競爭力 堅持高質量發(fā)展策略,塑強核心競爭優(yōu)勢...

關鍵字: 通信 BSP 電信運營商 數(shù)字經(jīng)濟

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺與中國電影電視技術學會聯(lián)合牽頭組建的NVI技術創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會上宣布正式成立。 活動現(xiàn)場 NVI技術創(chuàng)新聯(lián)...

關鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會上,軟通動力信息技術(集團)股份有限公司(以下簡稱"軟通動力")與長三角投資(上海)有限...

關鍵字: BSP 信息技術
關閉
關閉