基于DSP_FPGA的高速數(shù)字信號(hào)處理平臺(tái)的電源設(shè)計(jì)
摘要
研究了DSP+FPGA高速數(shù)字信號(hào)處理器系統(tǒng)電源的供電需求, 采用了開(kāi)關(guān)電源和線性穩(wěn)壓電源的混合電源系統(tǒng),解決了高速數(shù)字信號(hào)處理器系統(tǒng)電源的供電問(wèn)題.經(jīng)實(shí)際的測(cè)試驗(yàn)證表明設(shè)計(jì)的該系統(tǒng)電源滿足各個(gè)高速處理模塊 的供電需求,也表明該系統(tǒng)電源的突出優(yōu)點(diǎn)是供電電源的高穩(wěn)定性.