當(dāng)前位置:首頁 > 電源 > 數(shù)字電源
[導(dǎo)讀]電路功能與優(yōu)勢 圖1所示電路是14位、125 MSPS四通道ADC系統(tǒng)的簡化圖,該電路使用后端數(shù)字求和將信噪比(SNR)從單通道ADC的74 dBFS提升到四通道ADC的78.5 dBFS.這項(xiàng)技術(shù)

電路功能與優(yōu)勢

圖1所示電路是14位、125 MSPS四通道ADC系統(tǒng)的簡化圖,該電路使用后端數(shù)字求和將信噪比(SNR)從單通道ADC的74 dBFS提升到四通道ADC的78.5 dBFS.這項(xiàng)技術(shù)特別適合要求高SNR(如超聲和雷達(dá))的應(yīng)用,并且利用了現(xiàn)代高性能、低功耗、四通道流水線式ADC。

該電路使用了非相關(guān)噪聲源在方和根(rss)基礎(chǔ)上相加,而信號電壓在線性基礎(chǔ)上相加的基本原理。



圖1.四個并聯(lián)ADC求和得到更高SNR的基本框圖

電路描述

每個ADC的輸入由信號項(xiàng)(VS)和噪聲項(xiàng)(VN)組成。將四個噪聲電壓源求和可得到總電壓VT,它是四個信號電壓加上四個噪聲電壓方和根的線性和,例如:



由于VS1 = VS2 = VS3 = VS4,信號可有效地乘以4,而轉(zhuǎn)換器噪聲——具有等效rms值——僅乘以2,因此信噪比以系數(shù)2增加,即6.02 dB.所以,6.02 dB的SNR增量是將四個類似信號求和所引起的一個額外的有效分辨率位的結(jié)果。由于SNR(dB) = 6.02N + 1.76 dB,其中N為位數(shù),從而



表1顯示將多個ADC輸出求和得到的SNR理論值。為方便起見,顯然應(yīng)選擇將四個ADC求和。某些關(guān)鍵情況下可能需要更多的ADC求和,但具體取決于其他的系統(tǒng)規(guī)格(包括成本)和可用的電路板空間。



14位ADC的理想SNR是(6.02×14) + 1.76 = 86.04 dB AD9253數(shù)據(jù)手冊指定的典型SNR為74 dB,但其產(chǎn)生的ENOB為12位。



圖1所示電路集成無源接收器前端,由四個模擬輸入通道組成,采用器件為14位、125 MSPS四通道模數(shù)轉(zhuǎn)換器AD9253.

該電路接受單端輸入,并通過雙平衡配置中兩個阻抗比為1:1的寬帶寬(3GHz) M/A-COM ETC1-1-13巴倫將輸入轉(zhuǎn)換為差分信號,如圖2所示。



所有四個ADC輸入均在巴倫配置的次級側(cè)相連。電路中無增益,每個模擬輸入對都有簡單濾波功能,減少可能反饋至鄰近ADC通道的殘余反沖信號。

通過ADC的全差分架構(gòu)提供良好的高頻共模抑制性能,因此求和時非相關(guān)噪聲源最小,產(chǎn)生78.5 dBFS SNR和85dBc SFDR性能(第一奈奎斯特頻帶內(nèi),以125MSPS采樣時0MHz至62.5MHz)。整體電路帶寬為65 MHz,通帶平坦度為1dB.

為了獲得最佳性能,采用雙平衡巴倫法在頻率范圍內(nèi)達(dá)到最佳的偶階雜散性能。由于四個ADC的輸入相連,維持平衡可能有一定難度,哪怕頻率低于100 MHz.

使用66Ω差分端接電阻端接巴倫配置的次級側(cè)。選擇66Ω有助于減少四個轉(zhuǎn)換器輸入阻抗并聯(lián)組合的損耗,同時最大程度降低變壓器次級側(cè)對初級側(cè)的損耗,獲得從初級側(cè)看來大約50Ω的總阻抗。

此設(shè)計中采用了鐵氧體磁珠,有助于降低電路板布局以及四個未緩沖并聯(lián)ADC通道引起的寄生容性負(fù)載的影響。磁珠可減少來自每個ADC輸入通道的反沖,從而保持了整體帶寬。

10Ω串聯(lián)電阻具有雙重作用。首先,它們驅(qū)動ADC輸入濾波器(2pF共模和5pF差分);其次,它們起到減少來自每個ADC反沖的作用。有關(guān)反沖充電和未緩沖ADC架構(gòu)的更多信息,請參見應(yīng)用筆記AN-742。

表2總結(jié)了系統(tǒng)的測量性能,其中3 dB帶寬為67 MHz.網(wǎng)絡(luò)的總插入損耗約為3dB,因此需要+13dBm的輸入驅(qū)動能力,以便為ADC的輸入提供滿量程2Vp-p差分信號。



系統(tǒng)性能

14位、125 MSPS、四通道ADC AD9253與16位、125 MSPS ADC AD9653引腳兼容。圖3顯示AD9253和AD9653四通道求和配置的帶寬測量對比。



針對單通道和四通道版本的AD9253和AD9653測量SNR,結(jié)果顯示在圖4中。



請注意,使用四通道求和技術(shù),可增加14位ADC AD9253在10 MHz時的SNR,增加量約為5dB.16位ADC AD9653的SNR增加量大致相同。

另一方面,單個14位ADC AD9253和單個16位ADC AD9653相差大約3 dB.

SFDR數(shù)據(jù)用于AD9253和AD9653,的四通道求和配置,如圖5所示。


圖1和圖2中所示電路的輸入阻抗使用一個在1 GHz頻段內(nèi)校準(zhǔn)至50Ω的網(wǎng)絡(luò)分析儀測量,如圖6所示。可以看出最終網(wǎng)絡(luò)在所需頻段內(nèi)(第一奈奎斯特區(qū),直流至62.5 MHz)的VSWR為1.2或更低。



前端接口設(shè)計程序

。知道并理解設(shè)計前端時的關(guān)鍵參數(shù),包括:

o輸入阻抗/VSWR(電壓駐波比)是一個無量綱參數(shù),反映目標(biāo)帶寬內(nèi)有多少功率被反射到負(fù)載中。網(wǎng)絡(luò)的輸入阻抗是特定的負(fù)載值,通常為50Ω。

o通帶平坦度通常指額定帶寬內(nèi)容許的波動紋波量。

o帶寬僅僅是系統(tǒng)要使用的頻率范圍。

o最小信噪比(SNR)和無雜散動態(tài)范圍(SFDR)

o輸入驅(qū)動電平與帶寬、輸入阻抗和VSWR特性有關(guān),可設(shè)置轉(zhuǎn)換器滿量程輸入信號所需的增益和幅度。它高度依賴所選的前端元件,如變壓器、放大器或抗混疊濾波器,并且可能是最難以達(dá)到的參數(shù)之一。

。ADC與濾波器的負(fù)載間必須確定正確數(shù)量的串聯(lián)電阻。這是為了防止通帶內(nèi)的不良信號尖峰,并盡量減少單個ADC輸入的反沖。在大部分情況下,必須憑經(jīng)驗(yàn)確定正確值。

。ADC的輸入阻抗可能需要經(jīng)過外部并聯(lián)電阻分流,才會降低數(shù)值。

。應(yīng)使用正確串聯(lián)電阻將ADC與濾波器隔離開。此串聯(lián)電阻也會減少尖峰信號,且通常憑經(jīng)驗(yàn)確定。

電路優(yōu)化技術(shù)和權(quán)衡

本接口電路內(nèi)的參數(shù)具有高互動性;因此優(yōu)化電路的所有關(guān)鍵規(guī)格(帶寬、帶寬平坦度、SNR、SFDR和增益)幾乎不可能。

在圖2中,通帶峰化可以隨著串聯(lián)電阻RA的值提高而降低。但是,此電阻的值越高,信號衰減就越大,輸入網(wǎng)絡(luò)必須以更大的信號驅(qū)動,以填充所有ADC并聯(lián)組合的滿量程輸入范圍。

上述因素的權(quán)衡可能有些困難。本設(shè)計中,每個參數(shù)權(quán)重相等;因此所選值代表了所有設(shè)計特征的接口性能。某些設(shè)計中,根據(jù)系統(tǒng)要求,可能會選擇不同的值,以便優(yōu)化SFDR、SNR或輸入驅(qū)動電平。

本設(shè)計的SNR性能取決于以下幾個因素:ADC架構(gòu)的本質(zhì)、通過內(nèi)部采樣和保持機(jī)制設(shè)置的AD9253 3內(nèi)部前端緩沖器偏置電流,以及設(shè)計的帶寬要求。本例中使用了整個第一奈奎斯特區(qū)。

該特定設(shè)計中可以權(quán)衡的另一因素是ADC滿量程設(shè)置。對于采用本設(shè)計獲得的數(shù)據(jù),滿量程ADC差分輸入電壓設(shè)置為2 V p-p,它可以優(yōu)化SFDR.將滿量程輸入范圍改為低于2.0 V p-p的最大滿量程范圍會降低SNR性能。

無源組件和PCB寄生效應(yīng)考慮

該電路或任何高速電路的性能都高度依賴于適當(dāng)?shù)腜CB布局,包括但不限于電源旁路、受控阻抗線路(如需要)、元件布局、信號布線以及電源層和接地層。高速ADC和放大器PCB布局的詳情請參見指南MT-031和MT-101.

對于濾波器內(nèi)的無源元件,使用低寄生表面貼裝電容、電感和電阻。所選電感來自Coilcra0603CS系列。濾波器使用的表貼電容為5%、C0G、0402型,以確保穩(wěn)定性和精度。

系統(tǒng)的完整文檔請參見CN-0249設(shè)計支持包。

常見變化

對于需要相同帶寬、更低功耗和性能的應(yīng)用,可使用12位、125 MSPS四通道ADC AD9633.對于需要相同帶寬、略高功耗和更高性能的應(yīng)用,可使用16位、125 MSPS四通道ADC AD9653.這些器件與之前列舉的其他器件引腳兼容。

電路評估與測試

本電路使用修改的AD9253-125EBZ電路板和基于HSC-ADC-EVALCZFPGA的數(shù)據(jù)采集板。這兩片板具有對接高速連接器,可以快速完成設(shè)置并評估電路性能。修改的AD9253-125EBZ板包括本筆記所述的評估電路,與Visual Analog評估軟件一起使用的HSC-ADC-EVALCZ數(shù)據(jù)采集板,以及用于適當(dāng)控制ADC并采集數(shù)據(jù)的SPI控制器軟件。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或?qū)⒋呱龈蟮莫?dú)角獸公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關(guān)鍵字: 阿維塔 塞力斯 華為

加利福尼亞州圣克拉拉縣2024年8月30日 /美通社/ -- 數(shù)字化轉(zhuǎn)型技術(shù)解決方案公司Trianz今天宣布,該公司與Amazon Web Services (AWS)簽訂了...

關(guān)鍵字: AWS AN BSP 數(shù)字化

倫敦2024年8月29日 /美通社/ -- 英國汽車技術(shù)公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認(rèn)證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時1.5...

關(guān)鍵字: 汽車 人工智能 智能驅(qū)動 BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務(wù)能7×24不間斷運(yùn)行,同時企業(yè)卻面臨越來越多業(yè)務(wù)中斷的風(fēng)險,如企業(yè)系統(tǒng)復(fù)雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務(wù)連續(xù)性,提升韌性,成...

關(guān)鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報道,騰訊和網(wǎng)易近期正在縮減他們對日本游戲市場的投資。

關(guān)鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會開幕式在貴陽舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關(guān)鍵字: 華為 12nm EDA 半導(dǎo)體

8月28日消息,在2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會上,華為常務(wù)董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語權(quán)最終是由生態(tài)的繁榮決定的。

關(guān)鍵字: 華為 12nm 手機(jī) 衛(wèi)星通信

要點(diǎn): 有效應(yīng)對環(huán)境變化,經(jīng)營業(yè)績穩(wěn)中有升 落實(shí)提質(zhì)增效舉措,毛利潤率延續(xù)升勢 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務(wù)引領(lǐng)增長 以科技創(chuàng)新為引領(lǐng),提升企業(yè)核心競爭力 堅持高質(zhì)量發(fā)展策略,塑強(qiáng)核心競爭優(yōu)勢...

關(guān)鍵字: 通信 BSP 電信運(yùn)營商 數(shù)字經(jīng)濟(jì)

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺與中國電影電視技術(shù)學(xué)會聯(lián)合牽頭組建的NVI技術(shù)創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會上宣布正式成立。 活動現(xiàn)場 NVI技術(shù)創(chuàng)新聯(lián)...

關(guān)鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會上,軟通動力信息技術(shù)(集團(tuán))股份有限公司(以下簡稱"軟通動力")與長三角投資(上海)有限...

關(guān)鍵字: BSP 信息技術(shù)
關(guān)閉
關(guān)閉