泰思立達(Tensilica)公司日前發(fā)布了其Xtensa處理器家族的新成員——用于系統(tǒng)級芯片(SoC)設計的可配置且可擴展的處理器內核XtensaVI。
該處理器使用Tensilica認證的XPRES編譯器,設計者將用標準C/C++寫的需要優(yōu)化的原始算法輸入到XPRES編譯器,結合Tensilica自動化的處理器生成技術,自動的生成一個寄存器傳輸級(RTL)硬件描述和相關聯的軟件工具鏈。XPRES編譯器自動決定那些函數應該被硬件加速并生成一個全面的針對那些函數的軟硬件的。
XPRES編譯器自動生成所需的RTL代碼,這些代碼經過架構事先驗證為正確的。生成的硬件模塊可以在一個小時以內以一個事先驗證的,專為特定應用優(yōu)化了的XtensaVI處理器內核的方式電子交付。由XtensaVI處理器內核架構生成RTL的正確性消除了由手工生成的不可編程模塊所帶來的驗證難題。XPRES編譯器使設計者能夠快速的對不同的配置進行評估,在尺寸、速度和功耗間做出取舍。它同時保留了C代碼的可移植性,生成的XtensaVI處理器可用于一系列相似應用的軟件代碼。
由于自動生成的C/C++編譯器與那種特殊的配置相關,所以相似的代碼無需修改也能夠得到加速。另外,XPRES編譯器也可以用于Tensilica公司的旗艦產品XtensaLX處理器,也就是說XPRES編譯器的用戶可以迅速的在廣泛的硬件選擇中進行探求,自動尋找最佳的方案。
新的處理器與XtensaV相比,功耗降低了25-30%。由于Tensilica在XtensaVI處理器中同時采用了細粒時鐘選通和粗粒時鐘選通兩種技術,因此XtensaVI處理器功耗很低,可以滿足手持設備對低功耗的要求。前者在沒有需求的條件下關閉掉處理器的小部分的電源,后者則關閉大部分芯片的電源。例如,當一個處理器活動,如一個緩存行的填充發(fā)生時,考慮到有用功耗,處理器生成器自動采用粗粒時鐘選通。
在這個Xtensa處理器家族最新的成員中,Tensilica公司在XtensaMMU配置選項中采用了高級安全機制,這一機制與AMD和提供給個人電腦的相類似,除了AMD公司將其稱為EnhancedVirusProte
-ction(EVP),公司將其稱為eXecuteDisable(XD),業(yè)內一般稱之為NX即NoeXecute。
NX能夠為部分存儲器提供保護,以使得處理器指令無法在這些區(qū)域執(zhí)行。XtensaVI的架構使用了XtensaMMU的全部虛擬存儲器能力。在此架構中,XtensaVI設計中新的安全特性將存儲器的一些區(qū)域設成邊界外,從而幫助抵制執(zhí)行函數中的蠕蟲病毒和其它類型的惡意代碼。