當(dāng)前位置:首頁 > 嵌入式 > 嵌入式教程
[導(dǎo)讀]verilog中阻塞賦值和非阻塞賦值

阻塞和非阻塞語句作為verilog HDL語言的最大難點之一,一直困擾著FPGA設(shè)計者,即使是一個頗富經(jīng)驗的設(shè)計工程師,也很容易在這個點上犯下一些不必要的錯誤。阻塞和非阻塞可以說是血脈相連,但是又有著本質(zhì)的差別。理解不清或運用不當(dāng),都往往會導(dǎo)致設(shè)計工程達(dá)不到預(yù)期的效果,而其中的錯誤又很隱晦。下面我給大家談?wù)勛枞头亲枞Z句的本質(zhì)區(qū)別和在FPGA設(shè)計中的不同運用。

  阻塞語句

  顧名思義,即本條語句具有影響下一條語句的作用,在同一個進程always中,一條阻塞賦值語句的執(zhí)行是立刻影響著下條語句的執(zhí)行情況和結(jié)果。如果該條語句沒有執(zhí)行完,那么下條語句不可能進入執(zhí)行狀態(tài)的,因此,從字面層上理解,該條語句阻塞了下面語句的執(zhí)行。阻塞語句最能體現(xiàn)verilog HDL和C語言之間的血緣關(guān)系,比如,在時鐘沿觸發(fā)的always進程里,若先執(zhí)行b=c,再執(zhí)行a=b,那么本質(zhì)上,在一個時鐘沿觸發(fā)里面,a=c成立,即是說,不要b變量,直接在進程里賦值a=c,結(jié)果是一樣的。這和c語言中b=c,a=b性質(zhì)相同。

  非阻塞語句

  非阻塞語句應(yīng)該來說,更能體現(xiàn)硬件電路的特點。這正是非阻塞語句廣泛應(yīng)用于時序邏輯電路的原因。接上面的例子,如果在一個時鐘沿觸發(fā)的always進程里面,b<=c,a<=b那么就不可能直接在進程里面賦值a<=c.因為c的值要經(jīng)過兩個時鐘延遲才傳到a里面,即c若從0變?yōu)?,那么要經(jīng)過兩個clk上升沿才傳到a,a的值才從0變?yōu)?。兩次賦值正是體現(xiàn)了兩個時鐘延遲的特點。這種特點即是非阻塞語句非阻塞的的原因?qū)е碌?,就是說,a<=b,不會因為b<=c沒有執(zhí)行完畢而不執(zhí)行,只要時鐘觸發(fā)進程,那么a<=b,b<=c同時執(zhí)行。所以,如果c為 1,b為0,a為1的話,那么在在非阻塞語句的進程里面,一個時鐘沿到來,由于他們之間是同時執(zhí)行的,所以把c的1賦給了b,把b的0賦給了a,但是在阻塞語句里面,c的1先給了b,然后b把新賦值的1又給了a,那么a在一個時鐘之后即變成了1。(在一次觸發(fā)進程里,無論是阻塞和非阻塞語句,每條語句只能執(zhí)行一次)

  所以從上面的介紹里面,可以看出,阻塞語句是順序執(zhí)行的,而非阻塞語句是同時執(zhí)行的,那么,如何在設(shè)計里面運用好阻塞語句和非阻塞語句呢,總體上來講,遵循大體原則:阻塞語句運用在組合邏輯電路設(shè)計里面,非阻塞語句運用在時序邏輯電路設(shè)計里面。但是一般來講,一個設(shè)計往往包含著組合邏輯和時序邏輯。可以再細(xì)分為以下幾個情況,并可以用阻塞語句和非阻塞語句不同的設(shè)計來區(qū)別討論它們之間的優(yōu)缺點,進一步理解清楚。。。。。。(最直觀的說法就是如下仿真一下:觀察out1~out4的變化,就明白了!

  `timescale 1ns/100ps

  module test1();

  reg clk;

  reg sigin;

  reg out1;

  reg out2;

  reg out3;

  reg out4;

  //assign #10 out3 = sigin;

  always #10 clk=~clk;

  always #70 sigin = ~sigin;

  initial

  begin

  sigin = 1'b0;

  clk= 1'b0;

  out1 =1'b0;

  out2 =1'b0;

  end

  always @(sigin)

  begin

  $display('%d',$time);

  out1<=sigin;

  out2<= out1;

  out3 = sigin;

  out4 = out3;

  $display('%d',$time);

  end

  endmodule

  #1: 當(dāng)為時序邏輯建模,使用“非阻塞賦值”。

  #2: 當(dāng)為鎖存器(latch)建模,使用“非阻塞賦值”。

  #3: 當(dāng)用always塊為組合邏輯建模,使用“阻塞賦值”

  #4: 當(dāng)在同一個always塊里面既為組合邏輯又為時序邏輯建模,使用“非阻塞賦值”。

  #5: 不要在同一個always塊里面混合使用“阻塞賦值”和“非阻塞賦值”。

  #6: 不要在兩個或兩個以上always塊里面對同一個變量進行賦值。

  #7: 使用$strobe以顯示已被“非阻塞賦值”的值。

  #8: 不要使用#0延遲的賦值。

本站聲明: 本文章由作者或相關(guān)機構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或?qū)⒋呱龈蟮莫毥谦F公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關(guān)鍵字: 阿維塔 塞力斯 華為

加利福尼亞州圣克拉拉縣2024年8月30日 /美通社/ -- 數(shù)字化轉(zhuǎn)型技術(shù)解決方案公司Trianz今天宣布,該公司與Amazon Web Services (AWS)簽訂了...

關(guān)鍵字: AWS AN BSP 數(shù)字化

倫敦2024年8月29日 /美通社/ -- 英國汽車技術(shù)公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認(rèn)證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時1.5...

關(guān)鍵字: 汽車 人工智能 智能驅(qū)動 BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務(wù)能7×24不間斷運行,同時企業(yè)卻面臨越來越多業(yè)務(wù)中斷的風(fēng)險,如企業(yè)系統(tǒng)復(fù)雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務(wù)連續(xù)性,提升韌性,成...

關(guān)鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報道,騰訊和網(wǎng)易近期正在縮減他們對日本游戲市場的投資。

關(guān)鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會開幕式在貴陽舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關(guān)鍵字: 華為 12nm EDA 半導(dǎo)體

8月28日消息,在2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會上,華為常務(wù)董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語權(quán)最終是由生態(tài)的繁榮決定的。

關(guān)鍵字: 華為 12nm 手機 衛(wèi)星通信

要點: 有效應(yīng)對環(huán)境變化,經(jīng)營業(yè)績穩(wěn)中有升 落實提質(zhì)增效舉措,毛利潤率延續(xù)升勢 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務(wù)引領(lǐng)增長 以科技創(chuàng)新為引領(lǐng),提升企業(yè)核心競爭力 堅持高質(zhì)量發(fā)展策略,塑強核心競爭優(yōu)勢...

關(guān)鍵字: 通信 BSP 電信運營商 數(shù)字經(jīng)濟

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺與中國電影電視技術(shù)學(xué)會聯(lián)合牽頭組建的NVI技術(shù)創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會上宣布正式成立。 活動現(xiàn)場 NVI技術(shù)創(chuàng)新聯(lián)...

關(guān)鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會上,軟通動力信息技術(shù)(集團)股份有限公司(以下簡稱"軟通動力")與長三角投資(上海)有限...

關(guān)鍵字: BSP 信息技術(shù)
關(guān)閉
關(guān)閉