當前位置:首頁 > 嵌入式 > 嵌入式教程
[導讀]基于DSP TMS 3 2 0F2 8 1 2的智能接口板設計

0 引言
    隨著電子技術的發(fā)展,數(shù)字電路的集成度和性能有了非常大的提高,因此可以在單板上實現(xiàn)復雜的電路功能,本設計就是在TI公司高集成度的TMS320F2812處理器上設計外圍接口電路,實現(xiàn)多路高速ARINC429接口、高速RS422接口、高速RS232接口,由于該款DSP的卓越性能,其接口板具有強大的多路接口通訊實時處理能力,同時由于該接口板的通訊接口都是標準接口,物理結構為PMC底板結構,所以具有一定的通用性。

1 系統(tǒng)設計
   
接口板采用TMS320F2812處理器,對串行數(shù)據(jù)的接收和發(fā)送采用智能控制方式,它通過一個512k(32k×16)雙端口存儲器(DPRAM)實現(xiàn)與主處理機的數(shù)據(jù)交互,雙端口存儲器與主處理機之間為PCI總線接口,物理連接方式為PMC標準插座。模塊功能框圖見圖1。限于篇幅,本文主要介紹局部總線端電路設計,與主機接口端的PCI設計另有文章介紹。


    接口板主要有如下的功能部分組成:
    ·處理器電路,數(shù)據(jù)處理器TMS320F2812,主頻150MHz,集成128k字容量程序FLASH,18k字容量SARAM;
    ·雙口RAM IDT70V27,容量為32k×16bit;
    ·時鐘和復位電路,MAX791;
    ·10路全雙工RS422串行接口電路,TL16C554;
    ·2路全雙工RS232串行接口電路;
    ·4收2發(fā)ARINC429接口,DEI10l6A,BD429A;
    ·PCI總線接口電路PCI9054;
    ·邏輯控制電路XC95288XL;
    ·提供+5V轉(zhuǎn)+15V,-15V電路,DCP020515DP,負載80mA。
1.1 處理器及存儲電路
1.1.1 處理器
   
處理器選用TI公司的16位TMS320F2812芯片,主頻可達到150MHz。主要特點如下:
    ·150MIPS運行速度;
    ·集成128k字容量程序FLASH,18k字容量SARAM;
    ·56路獨立的可編程多路復用I/O引腳;
    ·鎖相環(huán)(PLL)模塊;
    ·3個32位定時器
    ·2個串行通信接口SCI;
    ·1個串行外設接口SPI;
    ·16路ADC(12bit);
    ·2路eCAN接口;
    ·3個可屏蔽中斷;
    ·JTAG接口;
    ·哈佛結構。
    本接口板在設計中用到TMS320F2812處理器的數(shù)據(jù)處理功能、存儲器功能、通用IO功能、串行通信功能和JTAG接口。16位地址線A15~A0,16位數(shù)據(jù)線D15~D0。
    TMS320F2812處理器地址空間映像如圖2所示。


    該接口板地址分配如表1所示。


1.1.2 存儲電路
   
在實時系統(tǒng)中,串行數(shù)據(jù)的采集及交換是影響系統(tǒng)開銷的瓶頸之一,在這類系統(tǒng)中,數(shù)據(jù)交換要求的通訊速率往往很高。傳統(tǒng)的并行接口和串行接口設計無論在通信速率,還是在可靠性方面都不易滿足要求。而雙端口RAM則是一個較好的實現(xiàn)方案。雙端口RAM的優(yōu)點是通訊速度快,實時性強,接口比較簡單,兩邊CPU都可主動進行數(shù)據(jù)傳輸,因而可在這類設計中廣泛應用;其缺點是成本高,需要克服競爭現(xiàn)象。[!--empirenews.page--]
    雙端口RAM芯片有兩套完全獨立的數(shù)據(jù)線、地址線和讀寫控制線,因而可使兩個處理器分時獨立訪問其內(nèi)部RAM資源。由于兩個CPU同時訪問時的仲裁邏輯電路全部集成在雙端口RAM內(nèi)部,因而需要實際設計的電路比較簡單。雙端口RAM內(nèi)一般都有一個總線搶占優(yōu)先級比較器,只要雙CPU不同時訪問同一存儲單元,那么較先送出地址的CPU將擁有該單元的本次訪問優(yōu)先權,而另一個CPU的地址與讀寫信號將被屏蔽掉,同時通過"busy"引腳告知該CPU以使之根據(jù)需要對該單元重新訪問或撤銷訪問。
    共享存儲器選用雙口內(nèi)存IDT7027,存儲容量為32k×16bit。共享存儲器具有兩組獨立的地址、控制、I/O引腳,允許從任一組引腳發(fā)出的信號對內(nèi)存中的任何位置進行讀或?qū)懙漠惒皆L問。雙口內(nèi)存IDT7027具有防止雙口競爭的功能,該功能可以免去為避免雙口競爭增加的硬件邏輯,通過使用芯片上的信號量可以獲得芯片的控制權,只有獲權的一組引腳上的信號才能訪問內(nèi)存,另外通過信號量的使用還可以將雙口內(nèi)存劃分為大小不同的區(qū)。
    在此模塊設計中,雙口存儲器一邊由DSP處理器控制,另一邊由PCI總線進行控制,而芯片本身自帶的BUSY通過邏輯設計接READY來實現(xiàn)雙口存儲器產(chǎn)生競爭時的應答。
    ·雙口存儲器讀操作訪問
     雙口存儲器的讀操作時序如圖3所示,/CE為讀寫數(shù)據(jù)操作的片選信號,低電平有效;/OE為輸出控制信號,由系統(tǒng)讀信號控制,低電平有效;/UB、/LB是高/低字節(jié)有效控制信號,低電平有效,設計中將這兩信號下拉;R/*W信號在讀操作中保持高電平。


    ·雙口存儲器寫操作訪問
    雙口存儲器的寫操作時序如圖4所示,/CE為寫數(shù)據(jù)操作的片選信號,低電平有效;/UB、/LB是高/低字節(jié)有效控制信號,低電平有效,設計中將這兩信號下拉;R/*W為輸入控制信號,由系統(tǒng)寫信號控制,低電平有效。


    ·雙口存儲器BUSY,信號使用及時序
    A/B通道對雙口存儲器的某一個單元同時進行訪問時會出現(xiàn)競爭風險,要避免這種情況的出現(xiàn)必須對訪問信號判斷優(yōu)先級,IDT7025雙口存儲器通過自身硬件的BUSY信號引腳告知該CPU以使之根據(jù)需要對該單元重新訪問或撤消訪問,其操作時序如圖5所示,BUSY信號低電平有效,R/W為讀寫信號。


1.2 時鐘和復位電路
1.2.1 時鐘電路
   
F2812處理器上有基于PLL的時鐘模塊,為器件及各種外設提供時鐘信號。鎖相環(huán)有4位倍頻設置位,可以為處理器提供各種頻率的時鐘。時鐘模塊提供兩種操作模式,如圖6所示。


    內(nèi)部振蕩器:如果使用內(nèi)部振蕩器,則必須在x1/XCLKIN和X2引腳之間連接一個石英晶體;
    外部時鐘:如果使用外部時鐘,可以把時鐘信號直接接到X1/XCLKIN引腳上,X2懸空。
    外部XPLLDIS引腳用來選擇系統(tǒng)時鐘源。當XPLLDIS為低電平時,系統(tǒng)直接采用外部時鐘作為系統(tǒng)時鐘;當XPLLDIS為高電平時,外部時鐘經(jīng)過PLL倍頻后,為系統(tǒng)提供時鐘。系統(tǒng)通過鎖相環(huán)控制寄存器來選擇鎖相環(huán)的工作模式和倍頻系數(shù),如表2所示。[!--empirenews.page--]


    該接口板采用30M石英晶體提供時鐘,XPLLDIS引腳上拉使能PII模塊,倍頻選擇最大的XCLKIN×5=150MHz。
1.2.2 復位電路
   
復位電路會中斷F2812的執(zhí)行,復位板上資源,同時使處理器從0x3FF000地址開始執(zhí)行指令序列。F2812的復位可由外部復位管腳引起。
F2812外部復位源采用MAX706芯片進行復位,MAX706復位的產(chǎn)生條件有以下3種情況:
    (1)上電復位,當Vcc>4.40V(典型值)時產(chǎn)生復位,并保持200ms復位有效;
    (2)掉電復位,當Vcc<4.40V(典型值)時產(chǎn)生復位,此時可防止對存儲器進行錯誤寫入;
    (3)手動復位,當手動復位信號有效,產(chǎn)生復位,用于調(diào)試。
    MAX706的復位信號形成F2812的上電復位輸入,使系統(tǒng)所有資源復位。復位電路如圖7所示。


1.3 串行總線處理電路
   
本模塊串行數(shù)據(jù)的接收和發(fā)送都采用TL16C554協(xié)議芯片來完成,RS422和RS232總線傳輸通過不同的接口芯片完成電平轉(zhuǎn)換,其功能框圖如圖8所示。


    16C554通過對各個寄存器的編程完成串行數(shù)據(jù)的初始化及傳輸,在上電初始化時,本模塊將串行數(shù)據(jù)初始化為數(shù)據(jù)位8位,停止位1位,無奇偶校驗位,波特率為115.2kB/s,在完成上電BIT后,主機可通過改變雙口存儲器的初始化參數(shù)來滿足自身對串行數(shù)據(jù)格式的約定,16C554各寄存器地址分配如表3所示,各個寄存器對應的訪問地址為該串行通道分配的基地址加上偏移地址,即:各寄存器訪問地址=BASE+[A2A1A0]16。


    串行協(xié)議芯片通過有效的初始化才能實現(xiàn)串行數(shù)據(jù)的正確接收和發(fā)送,在進行初始化的時候確保串行通道沒有接收和發(fā)送數(shù)據(jù)。其初始化流程如表4所示。


1.4 控制邏輯電路
   
控制邏輯電路負責整個DSP數(shù)據(jù)處理模塊上控制和狀態(tài)信號的產(chǎn)生,負責PCI總線時序控制和邏輯譯碼。該邏輯功能由CPLD可編程邏輯器件實現(xiàn),邏輯描述由VHDL語言完成??刂七壿嬰娐分饕瓿梢韵鹿δ埽?br />     (1)TMS320F2812總線時序支持電路;
    (2)系統(tǒng)總線接口時序支持電路;
    (3)地址譯碼;
    (4)地址轉(zhuǎn)換及地址三態(tài)控制;
    (5)實現(xiàn)對數(shù)據(jù)總線管理邏輯的控制;
    (6)系統(tǒng)總線復位。

2 結束語
   
根據(jù)以上原理,我們研制了本智能接口板,其通用性強,接口簡單,可以滿足大多數(shù)應用條件,經(jīng)使用證明設計合理,穩(wěn)定可靠。

本站聲明: 本文章由作者或相關機構授權發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或?qū)⒋呱龈蟮莫毥谦F公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關鍵字: 阿維塔 塞力斯 華為

加利福尼亞州圣克拉拉縣2024年8月30日 /美通社/ -- 數(shù)字化轉(zhuǎn)型技術解決方案公司Trianz今天宣布,該公司與Amazon Web Services (AWS)簽訂了...

關鍵字: AWS AN BSP 數(shù)字化

倫敦2024年8月29日 /美通社/ -- 英國汽車技術公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時1.5...

關鍵字: 汽車 人工智能 智能驅(qū)動 BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務能7×24不間斷運行,同時企業(yè)卻面臨越來越多業(yè)務中斷的風險,如企業(yè)系統(tǒng)復雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務連續(xù)性,提升韌性,成...

關鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報道,騰訊和網(wǎng)易近期正在縮減他們對日本游戲市場的投資。

關鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會開幕式在貴陽舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關鍵字: 華為 12nm EDA 半導體

8月28日消息,在2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會上,華為常務董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語權最終是由生態(tài)的繁榮決定的。

關鍵字: 華為 12nm 手機 衛(wèi)星通信

要點: 有效應對環(huán)境變化,經(jīng)營業(yè)績穩(wěn)中有升 落實提質(zhì)增效舉措,毛利潤率延續(xù)升勢 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務引領增長 以科技創(chuàng)新為引領,提升企業(yè)核心競爭力 堅持高質(zhì)量發(fā)展策略,塑強核心競爭優(yōu)勢...

關鍵字: 通信 BSP 電信運營商 數(shù)字經(jīng)濟

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺與中國電影電視技術學會聯(lián)合牽頭組建的NVI技術創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會上宣布正式成立。 活動現(xiàn)場 NVI技術創(chuàng)新聯(lián)...

關鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會上,軟通動力信息技術(集團)股份有限公司(以下簡稱"軟通動力")與長三角投資(上海)有限...

關鍵字: BSP 信息技術
關閉
關閉