當(dāng)前位置:首頁 > 嵌入式 > 嵌入式教程
[導(dǎo)讀]基于DSP/FPGA的超高速跳頻系統(tǒng)基帶設(shè)計(jì)與實(shí)現(xiàn)

跳頻通信系統(tǒng)作為擴(kuò)頻通信體制中的一種重要類型,以其出色的抗遠(yuǎn)近效應(yīng)、抗干擾能力,在軍用、民用通信領(lǐng)域得到了廣泛應(yīng)用。跳頻通信方式是指載波受一偽隨機(jī)碼的控制, 不斷地、隨機(jī)地跳變,可看成載波按照一定規(guī)律變化的多頻頻移鍵控(MFSK)。跳頻通信的頻率受偽隨機(jī)碼控制不斷跳變,跳頻圖案可以設(shè)置幾千乃至上萬個(gè),收發(fā)兩端只要跳頻圖案一致,跳頻時(shí)間同步,就可在信息傳輸過程中不斷跳變空間頻率信道,實(shí)現(xiàn)跳頻通信。

  近年來隨著半導(dǎo)體工藝和計(jì)算機(jī)技術(shù)的發(fā)展,DSP(Digital Signal Processor)、FPGA(Field Programmable Gates Array)等現(xiàn)代信號(hào)處理芯片越來越成熟和普遍使用,以前只能理論研究的跳頻技術(shù)有了實(shí)現(xiàn)的可能。

  1 基于FPGA/DSP的跳頻系統(tǒng)硬件架構(gòu)

  本跳頻通信系統(tǒng)的發(fā)射系統(tǒng)如圖1。信源信息進(jìn)入DSP進(jìn)行信道編碼;隨后DSP根據(jù)編碼結(jié)果使能FPGA控制DDS在中頻段產(chǎn)生跳頻信號(hào);最后混頻器把信號(hào)頻率搬移到射頻上,經(jīng)過高頻放大器放大后發(fā)射。

  

  接收系統(tǒng)如圖2。天線將接收到的信號(hào)經(jīng)過高頻放大器放大后,與第一本振混頻,產(chǎn)生第一中頻信號(hào);DDS受DSP控制,作為第二本振,與接收到的跳頻信號(hào)按相同規(guī)律跳頻(但頻率相差一個(gè)中頻),至此得到了固定中頻,完成解跳;隨后,對(duì)信號(hào)進(jìn)行中頻采樣,在數(shù)字域中利用正交NCO(NCO位于FPGA中,受DSP控制)實(shí)現(xiàn)數(shù)字解調(diào);得到的結(jié)果在DSP中進(jìn)行信道解碼,恢復(fù)原始信息,送到信宿。

  可以看到本跳頻系統(tǒng)中,F(xiàn)PGA是硬件邏輯的載體,完成基帶信號(hào)采樣后的混頻、濾波等操作及對(duì)DDS、ADC等外部邏輯的控制;DSP控制FPGA內(nèi)部邏輯以及DDS、ADC等邏輯單元完成跳頻通信系統(tǒng)基帶部分的發(fā)射與接收及其一系列計(jì)算任務(wù);高精度時(shí)鐘源為整個(gè)系統(tǒng)提供時(shí)間基準(zhǔn),經(jīng)過DSP、FPGA、DDS等器件內(nèi)部鎖相環(huán)倍頻,為各器件提供主時(shí)鐘。

  2 DSP與FPGA之間的數(shù)據(jù)通信設(shè)計(jì)

  DSP與FPGA之間的接口如圖3所示。

  

  FPGA上的邏輯設(shè)計(jì)采用了OnChipBus+UserLogic的SOPC設(shè)計(jì)思想。其中OnChipBus采用Avalon總線。Avalon交換結(jié)構(gòu)是Altera公司提出的一種在可編程片上系統(tǒng)中連接片上處理器和各種外設(shè)的互聯(lián)機(jī)構(gòu),是一種同步總線,包含完善的總線仲裁邏輯,并針對(duì)自身產(chǎn)品進(jìn)行邏輯優(yōu)化,特別適合用在Altera FPGA上。但是,Avalon總線與C54x系列DSP的外部存儲(chǔ)器異步接口時(shí)序不兼容,為此,設(shè)計(jì)了Bus Bridge模塊,一邊是DSP EMIF的Slave Interface,連接到DSP的EMIF,映射到DSP IO空間;另一邊是Avalon總線的Master Interface,連接到Avalon總線,從而實(shí)現(xiàn)兩種總線間數(shù)據(jù)的透明傳輸。

  FPGA的內(nèi)部邏輯采用了模塊化的設(shè)計(jì)思想,每個(gè)Logic都包括AvalonSlaveInterface、RegisterFile和UserLogic三部分。其中, AvalonSlaveInterface是AvalonBus的從接口邏輯;RegisterFile是寄存器組邏輯,通過Avalone總線映射到DSP相應(yīng)的IO地址空間;UserLogic用于實(shí)現(xiàn)用戶邏輯,其功能完全由RegisterFile的內(nèi)容決定。各個(gè)模塊獨(dú)立工作,模塊之間的通信通過片上總線進(jìn)行,增加了設(shè)計(jì)的靈活性,便于維護(hù)和擴(kuò)展,并可以利用SOPC Builder工具完成系統(tǒng)的集成。

  3 基于DSP/FPGA的跳頻系統(tǒng)基帶部分關(guān)鍵模塊設(shè)計(jì)

  3.1 跳頻器設(shè)計(jì)

  本設(shè)計(jì)選用DDS作為跳頻器。DDS可以視為由NCO和高速DAC構(gòu)成。NCO決定了DDS輸出信號(hào)的頻率范圍、分辨率和相位分辨率等參數(shù),它主要由相位累加器、相位偏移加法器和余弦表構(gòu)成。其具體實(shí)現(xiàn)如圖4。

  

  

  為了適應(yīng)復(fù)雜的數(shù)字接口,在FPGA中設(shè)計(jì)了DDS Controller邏輯,完成了對(duì)所有時(shí)序和數(shù)據(jù)格式的轉(zhuǎn)換。DSP僅通過讀寫DDS Controller中的幾個(gè)寄存器就可以實(shí)現(xiàn)對(duì)DDS的所有操作。DDS的輸出端采用了互補(bǔ)電流輸出,經(jīng)過變壓器耦合并通過低通濾波器后得到基頻信號(hào)。
[!--empirenews.page--]3.2 調(diào)制解調(diào)FPGA邏輯設(shè)計(jì)

  本系統(tǒng)采用了2FSK調(diào)制方式。2FSK調(diào)制實(shí)際上就是根據(jù)二進(jìn)制碼流的極性輸出頻率f0(頻點(diǎn)0)或頻率f1(頻點(diǎn)1),跳頻通信系統(tǒng)根據(jù)跳頻圖案決定載波頻率,但歸根結(jié)底就是改變DDS的輸出信號(hào)頻率。

  本設(shè)計(jì)采用了相干解調(diào)方式,圖5給出FPGA的正交NCO相干解調(diào)邏輯圖。

  圖5中ACC為32bit相位累加器,Sub32提供π/2的相位平移得到Q支路的波表地址,Lanch32的作用是使相位累加器的輸出結(jié)果延時(shí)一個(gè)時(shí)鐘周期,保持I、Q支路嚴(yán)格同步,因?yàn)镾ub32的運(yùn)算會(huì)使Q支路延時(shí)一個(gè)時(shí)鐘周期。雙口ROM存儲(chǔ)余弦表,同時(shí)產(chǎn)生I支路和Q支路的波形。

  正交NCO、數(shù)字混頻器、低通濾波和采樣調(diào)整模塊共同構(gòu)成了解調(diào)單元DeModulationLogic。DeModulationLogic在FPGA系統(tǒng)中的位置如圖6所示。

  

  

  3.3 跳頻序列的DSP控制設(shè)計(jì)

  跳頻序列是決定跳頻通信系統(tǒng)跳頻圖案的偽隨機(jī)序列。對(duì)跳頻序列的要求是循環(huán)周期長、最小碼距大、隨機(jī)性強(qiáng)等。本設(shè)計(jì)采用了理論研究最完備、易于產(chǎn)生的m序列作為跳頻序列,在DSP中通過軟件實(shí)現(xiàn)對(duì)偶頻帶法對(duì)最小跳頻間隔的控制,DSP判斷相鄰兩次生成的m序列的碼距是否符合要求。若不符合最小碼距的要求,則跳到此次生成碼的對(duì)偶頻道上去。如圖7所示。

  3.4 同步設(shè)計(jì)

  同步是跳頻通信系統(tǒng)的核心技術(shù)。跳頻通信系統(tǒng)的同步包括載波同步、位同步和幀同步(跳頻圖案同步)。

  由于本設(shè)計(jì)采用2FSK調(diào)制解調(diào)方式,所以僅需要接收端提供一個(gè)與所接收到的載波信號(hào)同頻的本地載波信號(hào)即可,因而可以不進(jìn)行載波跟蹤,直接通過設(shè)置頻率合成器的頻率控制字實(shí)現(xiàn)收發(fā)同頻即可實(shí)現(xiàn)載波同步。

  位同步是以解調(diào)電路為基礎(chǔ)的。由于碼速率較高,位同步運(yùn)算大都在FPGA中通過硬件完成。

  

  圖8(a)是沒有同步時(shí)的示波器波形圖,圖8(b)是同步后的示波器波形圖。通道一(上方)是發(fā)送端的發(fā)送脈沖,通道二(下方)是接收端的位同步脈沖。位同步以后,接收端的位同步脈沖和發(fā)射端的發(fā)射脈沖完全對(duì)齊,波動(dòng)范圍不超過1μs, 最大偏移不超過碼元寬度的4%。圖中,時(shí)間:5μs/格;電壓2V/格(上);電壓2V/格(下)。

  跳頻圖案同步是跳頻通信系統(tǒng)中特有的同步概念,它是指接收方的跳頻圖案與發(fā)射方跳頻圖案保持一致的過程或狀態(tài)。在跳頻通信系統(tǒng)中,幀同步和跳頻圖案同步概念相似,有時(shí)候不加區(qū)分, 本設(shè)計(jì)選用13位巴克碼{1,1,1,1,1,-1,-1,1,1,-1,1,-1,1}作為幀同步信號(hào)。圖9是FPGA中信號(hào)跳頻圖案同步示意圖。

  

  最上方信號(hào)是發(fā)射端跳頻序列的波形;中間信號(hào)是接收端跳頻序列的波形;最下方是幀同步信號(hào)。當(dāng)識(shí)別到巴克碼時(shí),幀同步信號(hào)出現(xiàn)一負(fù)脈沖,完成接收端調(diào)頻序列發(fā)生器反饋系數(shù)和初始相位的加載。從圖9中可知:(1)接收端跳頻序列與發(fā)射端跳頻序列變化規(guī)律一致,跳頻圖案同步成功;(2)最小碼距滿足要求,通過對(duì)偶頻帶法得到寬間隔跳頻序列成功。

  本文對(duì)跳頻通信技術(shù)及基帶各關(guān)鍵模塊進(jìn)行了深入探討和分析,給出了高速跳頻通信系統(tǒng)的系統(tǒng)設(shè)計(jì),并通過軟件無線電技術(shù)對(duì)其進(jìn)行實(shí)現(xiàn)。

  系統(tǒng)以TI公司DSP為中心控制單元,Altera公司的FPGA為硬件邏輯平臺(tái),AD公司的DDS為頻率合成器,采用2FSK調(diào)制解調(diào)方式,超前滯后支路的位同步方式,TOD跳頻圖案同步方式,以m序列作為跳頻序列,輔助對(duì)偶跳頻間隔控制手段,實(shí)現(xiàn)了高速、寬間隔跳頻通信系統(tǒng)。系統(tǒng)達(dá)到40kbps的跳頻速度,1 024個(gè)跳頻頻道,108M~189.84MHz的跳頻帶寬,400kHz的最小跳頻間隔,小于0.5s的入網(wǎng)時(shí)間以及小于30s的同步最大時(shí)差。

  本高速跳頻通信系統(tǒng)與同類系統(tǒng)相比最大的優(yōu)勢(shì)體現(xiàn)在它40kbps的超高速跳頻速率和近百兆的跳頻帶寬上。通過與國內(nèi)外類似系統(tǒng)進(jìn)行比較,40kbps的跳頻速率處于技術(shù)領(lǐng)先位置。各關(guān)鍵模塊性能優(yōu)良,接口一致且工作穩(wěn)定,可以靈活組合成多種數(shù)字通信系統(tǒng)的基帶部分。相信本文對(duì)今后數(shù)字通信系統(tǒng)基帶部分的研究和實(shí)現(xiàn)具有很強(qiáng)的借鑒意義。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或?qū)⒋呱龈蟮莫?dú)角獸公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關(guān)鍵字: 阿維塔 塞力斯 華為

倫敦2024年8月29日 /美通社/ -- 英國汽車技術(shù)公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認(rèn)證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時(shí)1.5...

關(guān)鍵字: 汽車 人工智能 智能驅(qū)動(dòng) BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務(wù)能7×24不間斷運(yùn)行,同時(shí)企業(yè)卻面臨越來越多業(yè)務(wù)中斷的風(fēng)險(xiǎn),如企業(yè)系統(tǒng)復(fù)雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務(wù)連續(xù)性,提升韌性,成...

關(guān)鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報(bào)道,騰訊和網(wǎng)易近期正在縮減他們對(duì)日本游戲市場的投資。

關(guān)鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)開幕式在貴陽舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關(guān)鍵字: 華為 12nm EDA 半導(dǎo)體

8月28日消息,在2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)上,華為常務(wù)董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語權(quán)最終是由生態(tài)的繁榮決定的。

關(guān)鍵字: 華為 12nm 手機(jī) 衛(wèi)星通信

要點(diǎn): 有效應(yīng)對(duì)環(huán)境變化,經(jīng)營業(yè)績穩(wěn)中有升 落實(shí)提質(zhì)增效舉措,毛利潤率延續(xù)升勢(shì) 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務(wù)引領(lǐng)增長 以科技創(chuàng)新為引領(lǐng),提升企業(yè)核心競爭力 堅(jiān)持高質(zhì)量發(fā)展策略,塑強(qiáng)核心競爭優(yōu)勢(shì)...

關(guān)鍵字: 通信 BSP 電信運(yùn)營商 數(shù)字經(jīng)濟(jì)

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺(tái)與中國電影電視技術(shù)學(xué)會(huì)聯(lián)合牽頭組建的NVI技術(shù)創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會(huì)上宣布正式成立。 活動(dòng)現(xiàn)場 NVI技術(shù)創(chuàng)新聯(lián)...

關(guān)鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會(huì)上,軟通動(dòng)力信息技術(shù)(集團(tuán))股份有限公司(以下簡稱"軟通動(dòng)力")與長三角投資(上海)有限...

關(guān)鍵字: BSP 信息技術(shù)
關(guān)閉
關(guān)閉