Lauterbach為Altera Nios II提供多處理器支持
Lauterbach公司今天宣布實(shí)現(xiàn)對(duì)Altera Nios® II軟核嵌入式處理器多處理器調(diào)試的直接支持。軟件工程師現(xiàn)在可以在Altera® FPGA或者HardCopy®系列結(jié)構(gòu)化ASIC上,充分利用強(qiáng)大的專用軟件環(huán)境對(duì)多個(gè)Nios II處理器進(jìn)行調(diào)試。通過在單個(gè)FPGA上嵌入多個(gè)軟核處理器,在多種設(shè)計(jì)環(huán)境下,系統(tǒng)設(shè)計(jì)人員均能實(shí)現(xiàn)靈活的高級(jí)性能表現(xiàn)。
Lauterbach多處理器調(diào)試方案實(shí)現(xiàn)了FPGA上多個(gè)Nios II處理器的顯示和控制功能。每個(gè)Nios II處理器可通過邏輯分組和同步,同時(shí)對(duì)開始、步進(jìn)和中斷命令作出響應(yīng)。此外,交叉斷點(diǎn)感知技術(shù)使用戶在多個(gè)處理器全部到達(dá)指定斷點(diǎn)后,能夠暫停系統(tǒng)。
該方案采用Lauterbach的TRACE32-PowerView調(diào)試器軟件,為一個(gè)或多個(gè)Nios II處理器調(diào)試提供統(tǒng)一的圖形環(huán)境。同時(shí),Lauterbach的TRACE32-PowerDebug硬件調(diào)試模塊通過與Altera器件簡單的JTAG連接,為設(shè)計(jì)人員提供直接的系統(tǒng)硬件連接。該方案還通過與Nios II系統(tǒng)的高速M(fèi)ictor連接,實(shí)現(xiàn)外部時(shí)間戳蹤跡采集功能,在300 MHz上為用戶提供512 Mbytes的采集深度。
Lauterbach現(xiàn)在即可對(duì)Lauterbach TRACE32-PowerView和TRACE32-PowerDebug進(jìn)行供貨。Nios II處理器作為Altera Cyclone™和Stratix®系列FPGA開發(fā)包的一部分,可免版稅供貨,并帶有永久發(fā)售許可。