當(dāng)前位置:首頁 > 模擬 > 模擬
[導(dǎo)讀]CMOS問世比TTL較晚,但發(fā)展較快,大有后來者居上、趕超并取代之勢。1、組成結(jié)構(gòu)CMOS電路是互補型金屬氧化物半導(dǎo)體電路(Complementary Metal-Oxide-Semiconductor)的英文字頭縮寫,它由絕緣場效應(yīng)晶體管組成,由于只有

CMOS問世比TTL較晚,但發(fā)展較快,大有后來者居上、趕超并取代之勢。

1、組成結(jié)構(gòu)

CMOS電路是互補型金屬氧化物半導(dǎo)體電路(Complementary Metal-Oxide-Semiconductor)的英文字頭縮寫,它由絕緣場效應(yīng)晶體管組成,由于只有一種載流子,因而是一種單極型晶體管集成電路,其基本結(jié)構(gòu)是一個N溝道MOS管和一個P溝道MOS管,如圖1所示。

由于兩管柵極工作電壓極性相反,故將兩管柵極相連作為輸入端,兩個漏極相連作為輸出端,如圖1(a)所示,則兩管正好互為負載,處于互補工作狀態(tài)。

·

當(dāng)輸入低電平(Vi=Vss)時,PMOS管導(dǎo)通,NMOS管截止,輸出高電平,如圖1(b)所示。   ·

當(dāng)輸入高電平(Vi=VDD)時,PMOS管截止,NMOS管導(dǎo)通,輸出為低電平,如圖1(c)所示。

兩管如單刀雙擲開關(guān)一樣交替工作,構(gòu)成反相器。

2、制造工藝

CMOS電路中的主要組成是金屬、氧化物、半導(dǎo)體管,做在同一基片上,其間自然是隔離的,無需專門的隔離措施。

圖2為CMOS反相器的芯片結(jié)構(gòu)示意圖。

在制造時,首先在N型硅襯底上擴散P型區(qū),這個P型區(qū)通常叫做P阱,也就是N-MOS管的襯底;在P阱內(nèi)再用擴散法制作兩個N型區(qū),以形成N-MOS管(N溝道MOS管)。而P-MOS管則可直接做在N型硅襯底上。

由上述可見,CMOS電路比雙極型電路制造工藝簡單、工序少,由于節(jié)省了隔離槽占用的面積,還可大大提高電路集成度。當(dāng)然,若與單溝道MOS電路相比,工藝上要稍復(fù)雜些,例如它要多用兩塊光刻板,還需要P阱保護環(huán),因而芯片利用率也要低些。

3、電路特點

1) 功耗

表1列出了各種MOS電路的四個主要參數(shù)。

CMOS電路采用互補結(jié)構(gòu),工作時總是一個MOS管處于導(dǎo)通、另一個MOS管處于截止?fàn)顟B(tài),因而電路功耗理論上為零。

實際上,由于存在硅表面和PN結(jié)的泄露電流,量值約數(shù)百毫微安,因而尚有微瓦量級的靜態(tài)功耗,但相比于TTL電路則低多了。

功耗低,這是CMOS電路的一個突出優(yōu)點。

圖3為兩種電路的動態(tài)功耗電流曲線。

由圖3曲線可見,TTL比CMOS電路功耗大,但隨頻率提高其功耗所增無幾,而CMOS電路的功耗卻隨頻率提高急劇增大,因而CMOS電路宜用于較低頻率。

2) 抗干擾能力

抗干擾能力又稱噪聲容限,它表示電路保持穩(wěn)定工作所能抗拒外來干擾和本身噪聲的能力,可用圖4電壓傳輸特性來說明。

在圖4曲線中,ViL為本級門最大輸入低電平,Vg為關(guān)門電平,Vk為開門電平,ViH為最低輸入高電平。顯然,要保持輸出高電平,干擾電壓不應(yīng)超過:

圖4是在電源電壓為5V時的典型曲線,由圖可知,CMOS曲線比TTL變化陡,其Vgc與Vkc值接近約為2V,且輸入、輸出電壓范圍也比TTL大,因而其抗干擾能力較強。

3) 工作速度

電路的工作速度一般用平均傳輸延遲時間tpd表示。它說明輸出信號比輸入信號在時間上落后了多少,也就是信號通過一級門所花費的時間。當(dāng)然,希望tpd值越小越好。

表1中所列tpd值是在環(huán)境溫度25ºC,供電電壓5V同一條件下,對與非門電路的測試值。由表可見,CMOS電路的工作速度比PMOS和NMOS電路要高得多,但比TTL電路要低約一個數(shù)量級。

前已述及,工作速度的提高在功耗上是要付出代價的,這也就是CMOS電路不宜用于高速控制系統(tǒng)的主要原因。

4) 扇出系數(shù)

在實際應(yīng)用中,要完成復(fù)雜的邏輯運算,一個門電路總是要驅(qū)動若干個其他門電路的,因而后級門就成前級門的負載。一個門能驅(qū)動的門的個數(shù)是有限制的,通常用能驅(qū)動同類門的最大個數(shù)來表示一個門的負載能力,這個數(shù)值叫做扇出系數(shù)No。

影響No的因素主要有二:

1) 電路輸出管允許的倒灌電流;

2) 門電路本身的短路輸入電流。

由電路結(jié)構(gòu)可知,CMOS電路的輸入端是柵氧化膜,其阻值高達數(shù)百兆歐。實際上由于在輸入端設(shè)置的保護電阻和保護二極管PN結(jié)的漏電,使輸入阻抗下降至數(shù)十兆歐,盡管如此,它比TTL電路要高得多。

由于CMOS電路的輸入阻抗極高,在級聯(lián)時幾乎不取負載電流,因而其扇出系數(shù)要比TTL電路約高出一倍。

本站聲明: 本文章由作者或相關(guān)機構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或?qū)⒋呱龈蟮莫毥谦F公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關(guān)鍵字: 阿維塔 塞力斯 華為

加利福尼亞州圣克拉拉縣2024年8月30日 /美通社/ -- 數(shù)字化轉(zhuǎn)型技術(shù)解決方案公司Trianz今天宣布,該公司與Amazon Web Services (AWS)簽訂了...

關(guān)鍵字: AWS AN BSP 數(shù)字化

倫敦2024年8月29日 /美通社/ -- 英國汽車技術(shù)公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時1.5...

關(guān)鍵字: 汽車 人工智能 智能驅(qū)動 BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務(wù)能7×24不間斷運行,同時企業(yè)卻面臨越來越多業(yè)務(wù)中斷的風(fēng)險,如企業(yè)系統(tǒng)復(fù)雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務(wù)連續(xù)性,提升韌性,成...

關(guān)鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報道,騰訊和網(wǎng)易近期正在縮減他們對日本游戲市場的投資。

關(guān)鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會開幕式在貴陽舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關(guān)鍵字: 華為 12nm EDA 半導(dǎo)體

8月28日消息,在2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會上,華為常務(wù)董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語權(quán)最終是由生態(tài)的繁榮決定的。

關(guān)鍵字: 華為 12nm 手機 衛(wèi)星通信

要點: 有效應(yīng)對環(huán)境變化,經(jīng)營業(yè)績穩(wěn)中有升 落實提質(zhì)增效舉措,毛利潤率延續(xù)升勢 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務(wù)引領(lǐng)增長 以科技創(chuàng)新為引領(lǐng),提升企業(yè)核心競爭力 堅持高質(zhì)量發(fā)展策略,塑強核心競爭優(yōu)勢...

關(guān)鍵字: 通信 BSP 電信運營商 數(shù)字經(jīng)濟

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺與中國電影電視技術(shù)學(xué)會聯(lián)合牽頭組建的NVI技術(shù)創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會上宣布正式成立。 活動現(xiàn)場 NVI技術(shù)創(chuàng)新聯(lián)...

關(guān)鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會上,軟通動力信息技術(shù)(集團)股份有限公司(以下簡稱"軟通動力")與長三角投資(上海)有限...

關(guān)鍵字: BSP 信息技術(shù)
關(guān)閉
關(guān)閉