TTL電平,CMOS電平,232/485電平,OC門,OD門基礎(chǔ)知識(shí)
掃描二維碼
隨時(shí)隨地手機(jī)看文章
1.RS232電平
或者說串口電平,有的甚至說計(jì)算機(jī)電平,所有的這些說法,指得都是計(jì)算機(jī)9針串口 (RS232)的電平,采用負(fù)邏輯,
-15v ~ -3v 代表1
+3v ~ +15v 代表0
2.RS485電平 和 RS422電平
由于兩者均采用差分傳輸(平衡傳輸)的方式,所以它們的電平方式,一般有兩個(gè)引腳 A,B
發(fā)送端 AB間的電壓差
+2 ~ +6v:1
-2 ~ -6v:0
接收端 AB間的電壓差
大于 +200mv 1
小于 -200mv 0
定義邏輯1為B>A的狀態(tài);
定義邏輯0為A>B的狀態(tài)。
AB之間的電壓差不小于200mv。
3.USB
電源線是5V,為USB設(shè)備提供最大500mA的電流,它與數(shù)據(jù)線上的電平無關(guān),數(shù)據(jù)線是差分信號(hào),通常D+和D-在+400mV~-400mV間變化。
在傳統(tǒng)的單端(Single-ended)通信中,一條線路來傳輸一個(gè)比特位。高電平為1,低電平為0.倘若在數(shù)據(jù)傳輸過程中受到干擾,高低電平信號(hào)完全可能因此產(chǎn)生突破臨界值的大幅度擾動(dòng),一旦高電平或低電平信號(hào)超出臨界值,信號(hào)就會(huì)出錯(cuò)。在差分傳輸電路中,輸出電平為正電壓時(shí)表示邏輯1,輸出負(fù)電壓時(shí)表示邏輯0,而輸出0電壓是沒有意義的,它既不代表1,也不代表0.而差分通信中,干擾信號(hào)會(huì)同時(shí)進(jìn)入相鄰的兩條信號(hào)線中,在信號(hào)接收端,兩個(gè)相同的干擾信號(hào)分別進(jìn)入差分放大器的兩個(gè)反相輸入端后,輸出電壓為0.所以說,差分信號(hào)技術(shù)對(duì)干擾信號(hào)具有很強(qiáng)的免疫力。對(duì)于串行傳輸來說,LVDS能夠抵御外來干擾;而對(duì)于并行傳輸來說,LVDS不僅可以能夠抵御外來干擾,還能抵御數(shù)據(jù)傳輸線之間的串?dāng)_。因?yàn)樯鲜鲈?,?shí)際電路中只要使用低壓差分信號(hào)(Low Voltage Differential Signal, LVDS),350mV左右的振幅便能滿足近距離傳輸?shù)囊蟆<俣ㄘ?fù)載電阻為100歐,采用LVDS方式傳輸數(shù)據(jù)時(shí),如果雙絞線長(zhǎng)度為10m,傳輸速率可達(dá)400Mbps;當(dāng)電纜長(zhǎng)度增加到20m時(shí),速率將為100Mbps;而當(dāng)電纜長(zhǎng)度為100m時(shí),速率只能達(dá)到10Mbps左右
4.傳輸速率
一對(duì)一的接頭的情況下
RS232 可做到雙向傳輸,全雙工通訊 最高傳輸速率 20kbps;
RS422 只能做到單向傳輸,半雙工通訊,最高傳輸速率10Mbps;
RS485 雙向傳輸,半雙工通訊, 最高傳輸速率10Mbps;
USB可以自動(dòng)選擇HS(High-speed,高速,480Mbps)、FS(Full-speed,全速,12Mbps)和LS(Low-speed,低速,1.5Mbps)三種模式中的一種。
RS-422/485和RS-232是串口的接口標(biāo)準(zhǔn),RS-422/485是差分輸入輸出,RS-232是單端輸入輸出。
**********************************************************************
常用的邏輯電平
邏輯電平:有TTL、CMOS、LVTTL、ECL、PECL、GTL;RS232、RS422、LVDS等。
其中TTL和CMOS的邏輯電平按典型電壓可分為四類:5V系列(5V TTL和5V CMOS)、3.3V系列,2.5V系列和1.8V系列。
5V TTL和5V CMOS邏輯電平是通用的邏輯電平。
3.3V及以下的邏輯電平被稱為低電壓邏輯電平,常用的為L(zhǎng)VTTL電平。
低電壓的邏輯電平還有2.5V和1.8V兩種。
TTL:Transistor-Transistor Logic 三極管邏輯。
Vcc:5V;
VOH>=2.4V;VOL<=0.5V;
VIH>=2V;VIL<=0.8V。
因?yàn)?.4V與5V之間還有很大空閑,對(duì)改善噪聲容限并沒什么好處,又會(huì)白白增大系統(tǒng)功耗,還會(huì)影響速度。所以后來就把一部分“砍”掉了。也就是后面的LVTTL。
LVTTL又分3.3V、2.5V以及更低電壓的LVTTL(Low Voltage TTL)。
3.3V LVTTL:
Vcc:3.3V;
VOH>=2.4V;VOL<=0.4V;
VIH>=2V;VIL<=0.8V。
2.5V LVTTL:
Vcc:2.5V;
VOH>=2.0V;VOL<=0.2V;
VIH>=1.7V;VIL<=0.7V。
更低的LVTTL不常用就先不講了。多用在處理器等高速芯片,使用時(shí)查看芯片手冊(cè)就OK了。
TTL使用注意:TTL電平一般過沖都會(huì)比較嚴(yán)重,可能在始端串22歐或33歐電阻;TTL電平輸入腳懸空時(shí)是內(nèi)部認(rèn)為是高電平。要下拉的話應(yīng)用1k以下電阻下拉。TTL輸出不能驅(qū)動(dòng)CMOS輸入(要加上拉)。
CMOS:Complementary l Oxide Semiconductor PMOS+NMOS。
Vcc:5V;
VOH>=4.45V;VOL<=0.5V;
VIH>=3.5V;VIL<=1.5V。
相對(duì)TTL有了更大的噪聲容限,輸入阻抗遠(yuǎn)大于TTL輸入阻抗。對(duì)應(yīng)3.3V LVTTL,出現(xiàn)了LVCMOS,可以與3.3V的LVTTL直接相互驅(qū)動(dòng)。
3.3V LVCMOS:
Vcc:3.3V;
VOH>=3.2V;VOL<=0.1V;
VIH>=2.0V;VIL<=0.7V。
2.5V LVCMOS:
Vcc:2.5V;
VOH>=2V;VOL<=0.1V;
VIH>=1.7V;VIL<=0.7V。
CMOS使用注意:CMOS結(jié)構(gòu)內(nèi)部寄生有可控硅結(jié)構(gòu),當(dāng)輸入或輸入管腳高于VCC一定值(比如一些芯片是0.7V)時(shí),電流足夠大的話,可能引起閂鎖效應(yīng),導(dǎo)致芯片的燒毀。
ECL:Emitter Coupled Logic 發(fā)射極耦合邏輯電路(差分結(jié)構(gòu))
Vcc=0V;Vee:-5.2V;
VOH=-0.88V;VOL=-1.72V;
VIH=-1.24V;VIL=-1.36V。
速度快,驅(qū)動(dòng)能力強(qiáng),噪聲小,很容易達(dá)到幾百M(fèi)的應(yīng)用。但是功耗大,需要負(fù)電源。為簡(jiǎn)化電源,出現(xiàn)了PECL(ECL結(jié)構(gòu),改用正電壓供電)和LVPECL。
PECL:Pseudo/Positive ECL
Vcc=5V;
VOH=4.12V;VOL=3.28V;
VIH=3.78V;VIL=3.64V
LVPELC:Low Voltage PECL
Vcc=3.3V;
VOH=2.42V;VOL=1.58V;
VIH=2.06V;VIL=1.94V
ECL、PECL、LVPECL使用注意:不同電平不能直接驅(qū)動(dòng)。中間可用交流耦合、電阻網(wǎng)絡(luò)或?qū)S眯酒M(jìn)行轉(zhuǎn)換。以上三種均為射隨輸出結(jié)構(gòu),必須有電阻拉到一個(gè)直流偏置電壓。(如多用于時(shí)鐘的LVPECL:直流匹配時(shí)用130歐上拉,同時(shí)用82歐下拉;交流匹配時(shí)用82歐上拉,同時(shí)用130歐下拉。但兩種方式工作后直流電平都在1.95V左右。)
前面的電平標(biāo)準(zhǔn)擺幅都比較大,為降低電磁輻射,同時(shí)提高開關(guān)速度又推出LVDS電平標(biāo)準(zhǔn)。
LVDS:Low Voltage Differential Signaling
差分對(duì)輸入輸出,內(nèi)部有一個(gè)恒流源3.5-4mA,在差分線上改變方向來表示0和1。通過外部的100歐匹配電阻(并在差分線上靠近接收端)轉(zhuǎn)換為±350mV的差分電平。[!--empirenews.page--]
LVDS使用注意:可以達(dá)到600M以上,PCB要求較高,差分線要求嚴(yán)格等長(zhǎng),差最好不超過10mil(0.25mm)。100歐電阻離接收端距離不能超過500mil,最好控制在300mil以內(nèi)。
TTL與CMOS區(qū)別
CMOS集成電路電源電壓可以在較大范圍內(nèi)變化,因而對(duì)電源的要求不像TTL集成電路那樣嚴(yán)格。用TTL電平他們就可以兼容
TTL集成電路是電流控制器件。TTL大部分都采用5V電源。
1.輸出高電平Uoh和輸出低電平Uol
Uoh≥2.4V,Uol≤0.4V
2.輸入高電平和輸入低電平
Uih≥2.0V,Uil≤0.8V
CMOS
CMOS電路是電壓控制器件,輸入電阻極大,對(duì)于干擾信號(hào)十分敏感,因此不用的輸入端不應(yīng)開路,接到地或者電源上。CMOS電路的優(yōu)點(diǎn)是噪聲容限較寬,靜態(tài)功耗很小。
1.輸出高電平Uoh和輸出低電平Uol
Uoh≈VCC,Uol≈GND
2.輸入高電平Uoh和輸入低電平Uol
Uih≥0.7VCC,Uil≤0.2VCC (VCC為電源電壓,GND為地)
從上面可以看出:
在同樣5V電源電壓情況下,COMS電路可以直接驅(qū)動(dòng)TTL,因?yàn)镃MOS的輸出高電平大于2.0V,輸出低電平小于0.8V;而TTL電路則不能直接 驅(qū)動(dòng)CMOS電路,TTL的輸出高電平為大于2.4V,如果落在2.4V~3.5V之間,則CMOS電路就不能檢測(cè)到高電平,低電平小于0.4V滿足要 求,所以在TTL電路驅(qū)動(dòng)COMS電路時(shí)需要加上拉電阻。如果出現(xiàn)不同電壓電源的情況,也可以通過上面的方法進(jìn)行判斷(VOL要小于VIL,VOH要大于VIH,是指一個(gè)連接當(dāng)中的)。
如果電路中出現(xiàn)3.3V的COMS電路去驅(qū)動(dòng)5V CMOS電路的情況,如3.3V單片機(jī)去驅(qū)動(dòng)74HC,這種情況有以下幾種方法解決,最簡(jiǎn)單的就是直接將74HC換成74HCT(74系列的輸入輸出在下 面有介紹)的芯片,因?yàn)?.3V CMOS 可以直接驅(qū)動(dòng)5V的TTL電路;或者加電壓轉(zhuǎn)換芯片;還有就是把單片機(jī)的I/O口設(shè)為開漏,然后加上拉電阻到5V,這種情況下得根據(jù)實(shí)際情況調(diào)整電阻的大小,以保證信號(hào)的上升沿時(shí)間。
電平的上限和下限定義不一樣,CMOS具有更大的抗噪?yún)^(qū)域。
電流驅(qū)動(dòng)能力不一樣,ttl一般提供25毫安的驅(qū)動(dòng)能力,而CMOS一般在10毫安左右。
需要的電流輸入大小也不一樣,一般ttl需要2.5毫安左右,CMOS幾乎不需要電流輸入。
很多器件都是兼容ttl和CMOS的,datasheet會(huì)有說明。如果不考慮速度和性能,一般器件可以互換。但是需要注意有時(shí)候負(fù)載效應(yīng)可能引起電路工作不正常,因?yàn)橛行﹖tl電路需要下一級(jí)的輸入阻抗作為負(fù)載才能正常工作。
TTL和CMOS電平
1、TTL電平(什么是TTL電平):
輸出高電平>2.4V,輸出低電平<0.4V。在室溫下,一般輸出高電平是3.5V,輸出低電平是0.2V。最小輸入高電平和低電平:輸入高電平>=2.0V,輸入低電平<=0.8V,噪聲容限是0.4V。
2、CMOS電平:
1邏輯電平電壓接近于電源電壓,0邏輯電平接近于0V。而且具有很寬的噪聲容限。
3、電平轉(zhuǎn)換電路:
因?yàn)門TL和COMS的高低電平的值不一樣(ttl 5v<==>cmos 3.3v),所以互相連接時(shí)需要電平的轉(zhuǎn)換:就是用兩個(gè)電阻對(duì)電平分壓,沒有什么高深的東西。
4、OC門 ,即集電極開路門電路,OD門,即漏極開路門電路,必須外界上拉電阻和電源才能將開關(guān)電平作為高低電平用。否則它一般只作為開關(guān)大電壓和大電流負(fù)載,所以又叫做驅(qū)動(dòng)門電路。
5、TTL和COMS電路比較:
1)TTL電路是電流控制器件,而CMOS電路是電壓控制器件。
2)TTL電路的速度快,傳輸延遲時(shí)間短(5-10ns),但是功耗大。COMS電路的速度慢,傳輸延遲時(shí)間長(zhǎng)(25-50ns),但功耗低。COMS電路本身的功耗與輸入信號(hào)的脈沖頻率有關(guān),頻率越高,芯片集越熱,這是正?,F(xiàn)象。
3)COMS電路的鎖定效應(yīng):
COMS電路由于輸入太大的電流,內(nèi)部的電流急劇增大,除非切斷電源,電流一直在增大。這種效應(yīng)就是鎖定效應(yīng)。當(dāng)產(chǎn)生鎖定效應(yīng)時(shí),COMS的內(nèi)部電流能達(dá)到40mA以上,很容易燒毀芯片。
防御措施: 1)在輸入端和輸出端加鉗位電路,使輸入和輸出不超過不超過規(guī)定電壓。
2)芯片的電源輸入端加去耦電路,防止VDD端出現(xiàn)瞬間的高壓。
3)在VDD和外電源之間加限流電阻,即使有大的電流也不讓它進(jìn)去。
4)當(dāng)系統(tǒng)由幾個(gè)電源分別供電時(shí),開關(guān)要按下列順序:開啟時(shí),先開啟COMS路得電 源,再開啟輸入信號(hào)和負(fù)載的電源;關(guān)閉時(shí),先關(guān)閉輸入信號(hào)和負(fù)載的電源,再關(guān)閉COMS電路的電源。
6、COMS電路的使用注意事項(xiàng)
1)COMS電路時(shí)電壓控制器件,它的輸入總抗很大,對(duì)干擾信號(hào)的捕捉能力很強(qiáng)。所以,不用的管腳不要懸空,要接上拉電阻或者下拉電阻,給它一個(gè)恒定的電平。
2)輸入端接低內(nèi)阻的信號(hào)源時(shí),要在輸入端和信號(hào)源之間要串聯(lián)限流電阻,使輸入的電流限制在1mA之內(nèi)。
3)當(dāng)接長(zhǎng)信號(hào)傳輸線時(shí),在COMS電路端接匹配電阻。
4)當(dāng)輸入端接大電容時(shí),應(yīng)該在輸入端和電容間接保護(hù)電阻。電阻值為R=V0/1mA.V0是外界電容上的電壓。
5)COMS的輸入電流超過1mA,就有可能燒壞COMS。
7、TTL門電路中輸入端負(fù)載特性(輸入端帶電阻特殊情況的處理):
1)懸空時(shí)相當(dāng)于輸入端接高電平。因?yàn)檫@時(shí)可以看作是輸入端接一個(gè)無窮大的電阻。
2)在門電路輸入端串聯(lián)10K電阻后再輸入低電平,輸入端出呈現(xiàn)的是高電平而不是低電平。因?yàn)橛蒚TL門電路的輸入端負(fù)載特性可知,只有在輸入端接的串 聯(lián)電阻小于910歐 時(shí),它輸入來的低電平信號(hào)才能被門電路識(shí)別出來,串聯(lián)電阻再大的話輸入端就一直呈現(xiàn)高電平。這個(gè)一定要注意。COMS門電路就不用考慮這些了。
8、TTL電路有集電極開路OC門 ,MOS管也有和集電極對(duì)應(yīng)的漏極開路的OD門,它的輸 出就叫做開漏輸出。OC門在截止時(shí)有漏電流輸出,那就是漏電流,為什么有漏電流呢?那是因?yàn)楫?dāng)三極管截止的時(shí)候,它的基極電流約等于0,但是并不是真正的 為0,經(jīng)過三極管的集電極的電流也就不是真正的 0,而是約0。而這個(gè)就是漏電流。[!--empirenews.page--]
開漏輸出:OC門的輸出就是開漏輸出;OD門的輸出也是開漏輸出。它可以吸收很大的電流,但是不能向外輸出的電流。所以,為了能輸入和輸出電流,它使用的時(shí)候要跟電源和上拉電阻一齊用。OD門一般作為輸出緩沖/驅(qū)動(dòng)器、電平轉(zhuǎn)換器以及滿足吸收大負(fù)載電流的需要。
9、什么叫做圖騰柱,它與開漏電路有什么區(qū)別?
TTL集成電路中,輸出有接上拉三極管的輸出叫做圖騰柱輸出,沒有的叫做OC門。因?yàn)門TL就是一個(gè)三級(jí)關(guān),圖騰柱也就是兩個(gè)三級(jí)管推挽相連。所以推挽就是圖騰。一般圖騰式輸出,高電平400UA,低電平8MA
+++++++++++++++++++++++++++++++++++++++++++
CMOS 器件不用的輸入端必須連到高電平或低電平, 這是因?yàn)?CMOS 是高輸入阻抗器件, 理想狀態(tài)是沒有輸入電流的. 如果不用的輸入引腳懸空, 很容易感應(yīng)到干擾信號(hào), 影響芯片的邏輯運(yùn)行, 甚至靜電積累永久性的擊穿這個(gè)輸入端, 造成芯片失效.
另外, 只有 4000 系列的 CMOS 器件可以工作在15伏電源下, 74HC, 74HCT 等都只能工作在 5伏電源下, 現(xiàn)在已經(jīng)有工作在 3伏和 2.5伏電源下的 CMOS 邏輯電路芯片了.
CMOS電平和TTL電平:
CMOS邏輯電平范圍比較大,范圍在3~15V,比如4000系列當(dāng)5V供電時(shí),輸出在4.6以上為高電平,輸出在0.05V以下為低電平。輸入在3.5V以上為高電平,輸入在1.5V以下為低電平。
而對(duì)于TTL芯片,供電范圍在0~5V,常見都是5V,如74系列5V供電,輸出在2.7V以上為高電平,輸出在 0.5V以下為低電平,輸入在2V以上為高電平,在0.8V以下為低電平。因此,CMOS電路與 TTL電路就有一個(gè)電平轉(zhuǎn)換的問題,使兩者電平域值能匹配。
有關(guān)邏輯電平的一些概念 :
要了解邏輯電平的內(nèi)容,首先要知道以下幾個(gè)概念的含義:
輸入高電平(Vih):保證邏輯門的輸入為高電平時(shí)所允許的最小輸入高電平,當(dāng)輸入電平高于Vih時(shí),則認(rèn)為輸入電平為高電平。
輸入低電平(Vil):保證邏輯門的輸入為低電平時(shí)所允許的最大輸入低電平,當(dāng)輸入電平低于Vil時(shí),則認(rèn)為輸入電平為低電平。
輸出高電平(Voh):保證邏輯門的輸出為高電平時(shí)的輸出電平的最小值,邏輯門的輸出為高電平時(shí)的電平值都必須大于此Voh。
輸出低電平(Vol):保證邏輯門的輸出為低電平時(shí)的輸出電平的最大值,邏輯門的輸出為低電平時(shí)的電平值都必須小于此Vol。
閥值電平(Vt):數(shù)字電路芯片都存在一個(gè)閾值電平,就是電路剛剛勉強(qiáng)能翻轉(zhuǎn)動(dòng)作時(shí)的電平。它是一個(gè)界于Vil、Vih之間的電壓值,對(duì)于CMOS電路 的閾值電平,基本上是二分之一的電源電壓值,但要保證穩(wěn)定的輸 出,則必須要求輸入高電平> Vih,輸入低電平
對(duì)于一般的邏輯電平,以上參數(shù)的關(guān)系如下:
Voh > Vih > Vt > Vil > Vol
Ioh:邏輯門輸出為高電平時(shí)的負(fù)載電流(為拉電流)。
Iol:邏輯門輸出為低電平時(shí)的負(fù)載電流(為灌電流)。
Iih:邏輯門輸入為高電平時(shí)的電流(為灌電流)。
Iil:邏輯門輸入為低電平時(shí)的電流(為拉電流)。
門電路輸出極在集成單元內(nèi)不接負(fù)載電阻而直接引出作為輸出端,這種形式的門稱為開路門。開路的TTL、CMOS、ECL門分別稱為集電極開路(OC)、 漏極開路(OD)、發(fā)射極開路(OE),使用時(shí)應(yīng)審查是否接上拉電阻(OC、OD門)或下拉電阻(OE門),以及電阻阻值是否合適。對(duì)于集電極開路 (OC)門,其上拉電阻阻值RL應(yīng)滿足下面條件:
(1):RL < (VCC-Voh)/(n*Ioh+m*Iih)
(2):RL > (VCC-Vol)/(Iol+m*Iil)
其中n:線與的開路門數(shù);m:被驅(qū)動(dòng)的輸入端數(shù)。
OC門,又稱集電極開路(漏極開路)與非門門電路,Open Collector(Open Drain)。
為什么引入OC門?
實(shí)際使用中,有時(shí)需要兩個(gè)或兩個(gè)以上與非門的輸出端連接在同一條導(dǎo)線上,將這些與非門上的數(shù)據(jù)(狀態(tài)電平)用同一條導(dǎo)線輸送出去。因此,需要一種新的與非門電路--OC門來實(shí)現(xiàn)“線與邏輯”。
OC門主要用于3個(gè)方面:
實(shí)現(xiàn)與或非邏輯,用做電平轉(zhuǎn)換,用做驅(qū)動(dòng)器。由于OC門電路的輸出管的集電極懸空,使用時(shí)需外接一個(gè)上拉電阻Rp到電源VCC。OC門使用上拉電阻以輸 出高電平,此外為了加大輸出引腳的驅(qū)動(dòng)能力,上拉電阻阻值的選擇原則,從降低功耗及芯片的灌電流能力考慮應(yīng)當(dāng)足夠大;從確保足夠的驅(qū)動(dòng)電流考慮應(yīng)當(dāng)足夠 小。
線與邏輯,即兩個(gè)輸出端(包括兩個(gè)以上)直接互連就可以實(shí)現(xiàn)“AND”的邏輯功能。在總線傳輸?shù)葘?shí)際應(yīng)用中需要多個(gè)門的輸出端并聯(lián)連接使用,而一般 TTL門輸出端并不能直接并接使用,否則這些門的輸出管之間由于低阻抗形成很大的短路電流(灌電流),而燒壞器件。在硬件上,可用OC門或三態(tài)門(ST 門)來實(shí)現(xiàn)。 用OC門實(shí)現(xiàn)線與,應(yīng)同時(shí)在輸出端口應(yīng)加一個(gè)上拉電阻。
三態(tài)門(ST門)主要用在應(yīng)用于多個(gè)門輸出共享數(shù)據(jù)總線,為避免多個(gè)門輸出同時(shí)占用數(shù)據(jù)總線,這些門的使能信號(hào)(EN)中只允許有一個(gè)為有效電平(如高 電平),由于三態(tài)門的輸出是推拉式的低阻輸出,且不需接上拉(負(fù)載)電阻,所以開關(guān)速度比OC門快,常用三態(tài)門作為輸出緩沖器。
什么是OC、OD?
集電極開路門(集電極開路 OC 或漏極開路 OD)
Open-Drain是漏極開路輸出的意思,相當(dāng)于集電極開路(Open-Collector)輸出,即TTL中的集電極開路(OC)輸出。一般用于線或、線與,也有的用于電流驅(qū)動(dòng)。
Open-Drain是對(duì)MOS管而言,Open-Collector是對(duì)雙極型管而言,在用法上沒啥區(qū)別。
開漏形式的電路有以下幾個(gè)特點(diǎn):
a. 利用外部電路的驅(qū)動(dòng)能力,減少IC內(nèi)部的驅(qū)動(dòng)。 或驅(qū)動(dòng)比芯片電源電壓高的負(fù)載.
b.可以將多個(gè)開漏輸出的Pin,連接到一條線上。通過一只上拉電阻,在不增加任何器件的情況下,形成“與邏輯”關(guān)系。這也是I2C,SMBus等總線 判斷總線占用狀態(tài)的原理。如果作為圖騰輸出必須接上拉電阻。接容性負(fù)載時(shí),下降延是芯片內(nèi)的晶體管,是有源驅(qū)動(dòng),速度較快;上升延是無源的外接電阻,速度 慢。如果要求速度高電阻選擇要小,功耗會(huì)大。所以負(fù)載電阻的選擇要兼顧功耗和速度。[!--empirenews.page--]
c. 可以利用改變上拉電源的電壓,改變傳輸電平。例如加上上拉電阻就可以提供TTL/CMOS電平輸出等。
d. 開漏Pin不連接外部的上拉電阻,則只能輸出低電平。一般來說,開漏是用來連接不同電平的器件,匹配電平用的。
正常的CMOS輸出級(jí)是上、下兩個(gè)管子,把上面的管子去掉就是OPEN-DRAIN了。這種輸出的主要目的有兩個(gè):電平轉(zhuǎn)換和線與。
由于漏級(jí)開路,所以后級(jí)電路必須接一上拉電阻,上拉電阻的電源電壓就可以決定輸出電平。這樣你就可以進(jìn)行任意電平的轉(zhuǎn)換了。
線與功能主要用于有多個(gè)電路對(duì)同一信號(hào)進(jìn)行拉低操作的場(chǎng)合,如果本電路不想拉低,就輸出高電平,因?yàn)镺PEN-DRAIN上面的管子被拿掉,高電平是靠外接的上拉電阻實(shí)現(xiàn)的。(而正常的CMOS輸出級(jí),如果出現(xiàn)一個(gè)輸出為高另外一個(gè)為低時(shí),等于電源短路。)
OPEN-DRAIN提供了靈活的輸出方式,但是也有其弱點(diǎn),就是帶來上升沿的延時(shí)。因?yàn)樯仙厥峭ㄟ^外接上拉無源電阻對(duì)負(fù)載充電,所以當(dāng)電阻選擇小時(shí)延時(shí)就小,但功耗大;反之延時(shí)大功耗小。所以如果對(duì)延時(shí)有要求,則建議用下降沿輸出。
擴(kuò)展閱讀:TTL與COMS電平,特性,比較及注意事項(xiàng)