當(dāng)前位置:首頁 > 模擬 > 模擬
[導(dǎo)讀] 隨著高級工藝的演進,電路設(shè)計團隊在最先進的晶片上系統(tǒng)內(nèi)加載更多功能和性能的能力日益增強。與此同時,他們同樣面臨許多新的設(shè)計挑戰(zhàn)。多重圖案拆分給設(shè)計實施過程帶來了許多重大布局限制,另外為降低功耗和提高性能而引入 FinFET 晶體管使之更加復(fù)雜,因為它對擺設(shè)和布線流程帶來了更多的限制。

 隨著高級工藝的演進,電路設(shè)計團隊在最先進的晶片上系統(tǒng)內(nèi)加載更多功能和性能的能力日益增強。與此同時,他們同樣面臨許多新的設(shè)計挑戰(zhàn)。多重圖案拆分給設(shè)計實施過程帶來了許多重大布局限制,另外為降低功耗和提高性能而引入 FinFET 晶體管使之更加復(fù)雜,因為它對擺設(shè)和布線流程帶來了更多的限制。適用于高級工藝設(shè)計的物理實現(xiàn)工具必須針對引入多重圖案拆分和 FinFET 后的擺設(shè)、布線、DFM、提取和時序進行增強。

對布線的挑戰(zhàn)

包括多重圖案拆分規(guī)則在內(nèi)的設(shè)計規(guī)則的復(fù)雜性和數(shù)量已經(jīng)顯著提升,這對布線程序提出了巨大的挑戰(zhàn)。

FinFET 同樣帶來了更多限制,例如電壓閾值感知間隔、植入層規(guī)則等。這些因素將影響擺設(shè)、布局規(guī)劃和優(yōu)化引擎,還會直接影響設(shè)計的利用率和面積。多重圖案拆分收斂和時序收斂相互依存,可以增加設(shè)計收斂時間。

布線程序必須能夠自動理解顏色,檢測并修復(fù)多重圖案拆分違規(guī),還能夠?qū)ζ溥M行驗證。傳統(tǒng)的 DRC 違規(guī)往往是局部的,多重圖案拆分違規(guī)與之不同,如圖1所示,它們在本質(zhì)上可能是全局性的,不僅會影響多個形狀,還會在奇回路修復(fù)過程中使計算變得極其密集和困難。對布局的任何干擾都有可能產(chǎn)生新的多重圖案拆分違規(guī),使信號完整性收斂和多重圖案拆分收斂變得極具挑戰(zhàn)性。

由于預(yù)先存在的形狀、電源和接地軌道可能導(dǎo)致較長的利用密集內(nèi)存進行驗證的運行時間,因此需要特別考慮金屬1層的布線選擇。像非優(yōu)選慢移這樣的傳統(tǒng)技術(shù)不能用于解決可布線性問題,因為多重圖案拆分中禁止使用這些技術(shù)。多重圖案拆分利用軟規(guī)則來預(yù)防問題,這的確減少了出現(xiàn)多重圖案拆分奇回路的可能性,但是僅僅依賴預(yù)防會使設(shè)計變得非常被動。高效的多重圖案拆分收斂需要對布線程序架構(gòu)進行更新,新架構(gòu)要有自己的本地色調(diào)、驗證和沖突解決引擎。

對擺放的挑戰(zhàn)

實現(xiàn)工具需要考慮流程的每個階段的雙重圖案拆分限制和 FinFET 布局限制之間的相互作用,包括擺放、布線和優(yōu)化。工具必須遵守大量位置和路徑布局規(guī)則,例如定位時標(biāo)準(zhǔn)單元和宏的鰭網(wǎng)格對齊規(guī)則、最小面積間隔規(guī)則以及源極-漏極對接規(guī)則。在擺放期間,全局布線程序必須考慮這些規(guī)則,同時計算雙圖案結(jié)構(gòu)層上的資源。通常情況下,這意味著這些層上部署的網(wǎng)數(shù)會更少,不像基本負(fù)載/容量計算中的那樣多。準(zhǔn)確對針腳密度建模的能力是非常重要的,因為各個單元需要隔開以便輕松實現(xiàn)線與針腳的連接。在擺放期間,實現(xiàn)工具還必須對擁塞進行建模,提前對擁塞進行估計必須很好地關(guān)聯(lián)詳細(xì)的布線結(jié)果。

對優(yōu)化的挑戰(zhàn)

通常,優(yōu)化高級工藝設(shè)計是為了在不影響面積大小的前提下獲得最佳的性能和功耗。由于存在嚴(yán)格的多重圖案拆分和 FinFET 規(guī)則和限制,設(shè)計利用率和面積日益成為設(shè)計團隊眼中更大的挑戰(zhàn)。盡管 FinFET 大大降低了總功耗,但是由于寄生電阻和電容以及針腳電容均有所提高,動態(tài)功耗成分更高(與漏電相比)。多重圖案拆分和時序收斂解決方案之間存在沖突,信號完整性收斂因而變得更加困難。有時設(shè)計師可以結(jié)束兩者之間的“乒乓效應(yīng)”,但這意味著每個已有違規(guī)上又出現(xiàn)了新的違規(guī)。為了避免這種問題,工具就需要使用新的技術(shù),因為布線擴展和非優(yōu)先慢移等老技術(shù)已經(jīng)不再有效。優(yōu)化引擎必須自動了解多重圖案拆分和 FinFET 規(guī)則,以便同時解決功耗、性能和面積上的要求。

結(jié)論

由于多重圖案拆分的引入、FinFET 設(shè)備、復(fù)雜的 DRC/DFM 要求,更多的設(shè)計尺寸和多個設(shè)計目標(biāo)等等因素,使高級工藝設(shè)計面臨一系列重大設(shè)計挑戰(zhàn)。

本站聲明: 本文章由作者或相關(guān)機構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或?qū)⒋呱龈蟮莫毥谦F公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關(guān)鍵字: 阿維塔 塞力斯 華為

加利福尼亞州圣克拉拉縣2024年8月30日 /美通社/ -- 數(shù)字化轉(zhuǎn)型技術(shù)解決方案公司Trianz今天宣布,該公司與Amazon Web Services (AWS)簽訂了...

關(guān)鍵字: AWS AN BSP 數(shù)字化

倫敦2024年8月29日 /美通社/ -- 英國汽車技術(shù)公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認(rèn)證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時1.5...

關(guān)鍵字: 汽車 人工智能 智能驅(qū)動 BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務(wù)能7×24不間斷運行,同時企業(yè)卻面臨越來越多業(yè)務(wù)中斷的風(fēng)險,如企業(yè)系統(tǒng)復(fù)雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務(wù)連續(xù)性,提升韌性,成...

關(guān)鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報道,騰訊和網(wǎng)易近期正在縮減他們對日本游戲市場的投資。

關(guān)鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會開幕式在貴陽舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關(guān)鍵字: 華為 12nm EDA 半導(dǎo)體

8月28日消息,在2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會上,華為常務(wù)董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語權(quán)最終是由生態(tài)的繁榮決定的。

關(guān)鍵字: 華為 12nm 手機 衛(wèi)星通信

要點: 有效應(yīng)對環(huán)境變化,經(jīng)營業(yè)績穩(wěn)中有升 落實提質(zhì)增效舉措,毛利潤率延續(xù)升勢 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務(wù)引領(lǐng)增長 以科技創(chuàng)新為引領(lǐng),提升企業(yè)核心競爭力 堅持高質(zhì)量發(fā)展策略,塑強核心競爭優(yōu)勢...

關(guān)鍵字: 通信 BSP 電信運營商 數(shù)字經(jīng)濟

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺與中國電影電視技術(shù)學(xué)會聯(lián)合牽頭組建的NVI技術(shù)創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會上宣布正式成立。 活動現(xiàn)場 NVI技術(shù)創(chuàng)新聯(lián)...

關(guān)鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會上,軟通動力信息技術(shù)(集團)股份有限公司(以下簡稱"軟通動力")與長三角投資(上海)有限...

關(guān)鍵字: BSP 信息技術(shù)
關(guān)閉
關(guān)閉