當(dāng)前位置:首頁(yè) > 模擬 > 模擬
[導(dǎo)讀]隨者半導(dǎo)體高度密度集積化發(fā)展以及產(chǎn)品高頻化,I/O腳數(shù)不斷增加,傳統(tǒng)焊線(xiàn)封裝(Wirebond)封裝已不足以應(yīng)付腳數(shù)的增加及產(chǎn)品的工作頻率不斷提升的走勢(shì)。對(duì)于可攜式電子產(chǎn)品市場(chǎng)逐漸擴(kuò)大下,產(chǎn)品短小輕薄的要求使得封


隨者半導(dǎo)體高度密度集積化發(fā)展以及產(chǎn)品高頻化,I/O腳數(shù)不斷增加,傳統(tǒng)焊線(xiàn)封裝(Wirebond)封裝已不足以應(yīng)付腳數(shù)的增加及產(chǎn)品的工作頻率不斷提升的走勢(shì)。對(duì)于可攜式電子產(chǎn)品市場(chǎng)逐漸擴(kuò)大下,產(chǎn)品短小輕薄的要求使得封裝形式的變革成為當(dāng)前半導(dǎo)體重要的議題。利用覆晶封裝(Flip Chip) 可達(dá)到快速整合產(chǎn)品特性和功能優(yōu)化目的,應(yīng)用于高階產(chǎn)品如繪圖芯片、微處理器、芯片組等
Cadence IC / Package整合平臺(tái)能夠連結(jié)IC和Package,使用者可以在設(shè)計(jì)時(shí)間即解決問(wèn)題,有效降低成本、提高效能及上市時(shí)程的總體考慮。

Cadence Package 整合技術(shù)
IC封裝是Silicon-Package-Board設(shè)計(jì)流程中相當(dāng)重要的階段,Cadence Allegro 提供電路板到封裝的完整且可分階的架構(gòu);Cadence First Encounter提供IC到封裝的虛擬原型整合架構(gòu),利用這樣雙階段整合架構(gòu),可在有限的時(shí)間與成本下達(dá)到優(yōu)化全系統(tǒng)整合。Cadence Package整合技術(shù)在IC設(shè)計(jì)初期即可決定采用那種最佳的封裝和載板技術(shù),使載板可做最有效及最經(jīng)濟(jì)應(yīng)用,亦可重復(fù)套用先前設(shè)計(jì)。而在設(shè)計(jì)過(guò)程中能方便及準(zhǔn)確地預(yù)估實(shí)體、電氣、電源傳輸?shù)忍匦?Allegro Package SI),萃取Encounter的IC芯片之 I/O padring/array和封裝載板數(shù)據(jù),整合成同步的流程,使得整體的可布線(xiàn)率、重要訊號(hào)的聯(lián)結(jié)和 I/Opadring/array的排布都能夠做最佳的整合和考慮,并且能夠與Encounter或其它(支持LEF/DEF 和OpenAccess) IC設(shè)計(jì)工具做雙向的ECO溝通。
以3D封裝而言,Cadence Package整合技術(shù)可用選購(gòu)的3D field solver精確建立出整體或局部的3D 封裝模型,Design partitioning可讓多人同時(shí)進(jìn)行同一份設(shè)計(jì)(option product),并且可執(zhí)行Die to die,由芯片經(jīng)過(guò)不同電路板鏈接再到最終芯片上的全系統(tǒng)鏈接分析。
Cadence Package整合技術(shù)不但提供完整IC封裝設(shè)計(jì)流程,著重于IC接點(diǎn)優(yōu)化、最佳打線(xiàn)設(shè)計(jì)、設(shè)計(jì)規(guī)范下的載板設(shè)計(jì)、精確聯(lián)機(jī)萃取及模型建立還有訊號(hào) / 電源仿真的整合,更能簡(jiǎn)化繁復(fù)的流程,提高整體效率。

WIREBOND 和 FLIP-CHIP 的接出樣式

封裝而言,Wirebond可稱(chēng)為焊線(xiàn)封裝或打線(xiàn)接合,依其封裝外觀(guān)型態(tài)可分為DIP、SO、QFP、QFN、BGA等。Wirebond也是最常見(jiàn)的封裝方式,Cadence提供快速?gòu)?qiáng)大且多樣的Bondshell建立和編輯功能,利用它建立出各式各樣的Bondfinger,另外也有推擠及群組等功能,在數(shù)分鐘之內(nèi)即可建立出所要的 BOND架構(gòu),而真實(shí)的Wireprofile可達(dá)到DFM-driven的設(shè)計(jì)架構(gòu)并防范于未然,甚至可直接套用Kulicke & Soffa所驗(yàn)證過(guò)的定義檔,以確定所設(shè)計(jì)出的Wirebond能夠真正被生產(chǎn)實(shí)現(xiàn)。

chip到package的聯(lián)機(jī)優(yōu)化
在 「無(wú)聯(lián)機(jī)模式」中,可在沒(méi)有預(yù)載聯(lián)機(jī)關(guān)系的情況下執(zhí)行 chip 到 package 的聯(lián)機(jī)優(yōu)化動(dòng)作,藉由自動(dòng)的聯(lián)機(jī)設(shè)定功能選擇要以可布線(xiàn)率或時(shí)間做優(yōu)化時(shí)的考慮基礎(chǔ),而手動(dòng)模式可以建新訊號(hào)、指定特定接點(diǎn)、刪去單一接點(diǎn)、刪去訊號(hào),如果需要鍍金棒也會(huì)自動(dòng)連結(jié),當(dāng)然如果有聯(lián)機(jī)關(guān)系檔也不必?fù)?dān)心,有一個(gè)很方便的精靈接口可以調(diào)整指定的字段,自動(dòng)轉(zhuǎn)入各種格式的ASCII聯(lián)機(jī)檔。

HDI 設(shè)計(jì)
HDI 或增層式的設(shè)計(jì)也廣泛地應(yīng)用在封裝設(shè)計(jì)中以求最有效的層面利用及配合細(xì)小間距的flip chip需求,各階的Allegro Package Designer和Allegro Package SI都能搭配其相應(yīng)的HDI規(guī)范以達(dá)到其自動(dòng)輔助設(shè)計(jì)的目的,而微導(dǎo)孔(Microvia,又稱(chēng)微盲孔)也會(huì)自動(dòng)設(shè)定并可做合并及分離,使層面的利用率達(dá)到最高。

制程需求的外加功能
在生產(chǎn)制程的準(zhǔn)備方面,包括了鍍金棒(Plating bar)、蝕斷線(xiàn)(Etchback plating)、透氣孔(Metal pour degassing)和銅箔平均化(Metal layer balancing)都有考慮,而從文件到生產(chǎn)的各種資料都十分完備,可以很快速地建立出打線(xiàn)數(shù)據(jù)、尺寸標(biāo)注、所需圖框和封裝數(shù)據(jù)。所支持的輸出格式包括Gerber 4X00和6X00系列、274X、Barco、DXF、AIF2及GDSII。
段標(biāo):以SIGXPLORER作拓樸的萃取
SigXplorer是1個(gè)圖形的聯(lián)機(jī)拓樸的編輯器,利用它的虛擬聯(lián)機(jī)系統(tǒng)(Virtual System Interconnect,簡(jiǎn)稱(chēng)VSIC)模型的平臺(tái)研究、分析和定義VSIC模型,以作為聯(lián)機(jī)間訊號(hào)分析驗(yàn)證之用,電氣工程師可利用它來(lái)決定出最佳的擺放及布線(xiàn)策略,并定義出最佳的設(shè)計(jì)規(guī)則以做為現(xiàn)在及將來(lái)類(lèi)似的產(chǎn)品直接套用。
如對(duì)各訊息或差動(dòng)對(duì)做布線(xiàn)前的拓樸的萃取及條件分析,可幫助決定出最好的布線(xiàn)規(guī)則,而所定的規(guī)范可做為封裝設(shè)計(jì)時(shí)的電氣稽核條件,內(nèi)含的模擬結(jié)果可以選擇以時(shí)域或頻域的不同來(lái)顯示效果,當(dāng)然也可做為布線(xiàn)后訊號(hào)特性的驗(yàn)證和除錯(cuò)之用。

段標(biāo):SPICE基礎(chǔ)的仿真系統(tǒng) 與內(nèi)嵌3D FIELD SOLVER引擎
內(nèi)嵌的3D field solvers提供使用者能專(zhuān)注在設(shè)計(jì)上而不用擔(dān)心跨不同軟件間的轉(zhuǎn)換和接口問(wèn)題,可把選到的訊號(hào)或整個(gè)設(shè)計(jì)輸出成IBIS、RLGC或Cadence的DML模型。同時(shí)可建立出IC電源的2-port RLC模型可做為VoltageStorm的動(dòng)態(tài)IR drop電源分析;以及Grouped-port的模型以減少模型建立時(shí)間及模型檔案大小和仿真的時(shí)間。并且支持IBIS、Cadence DML、Spectre和 HSPICE各種模型 (HSPICE license required)。此外SigWave提供最全面的仿真結(jié)果顯示,并可有FFT傅利葉轉(zhuǎn)換和eye diagrams眼圖等效果。詳細(xì)介紹請(qǐng)見(jiàn)映陽(yáng)科技網(wǎng)站http://www.graser.com.tw


本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀(guān)點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專(zhuān)欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車(chē)的華為或?qū)⒋呱龈蟮莫?dú)角獸公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關(guān)鍵字: 阿維塔 塞力斯 華為

倫敦2024年8月29日 /美通社/ -- 英國(guó)汽車(chē)技術(shù)公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車(chē)工程師從創(chuàng)意到認(rèn)證的所有需求的工具,可用于創(chuàng)建軟件定義汽車(chē)。 SODA V工具的開(kāi)發(fā)耗時(shí)1.5...

關(guān)鍵字: 汽車(chē) 人工智能 智能驅(qū)動(dòng) BSP

北京2024年8月28日 /美通社/ -- 越來(lái)越多用戶(hù)希望企業(yè)業(yè)務(wù)能7×24不間斷運(yùn)行,同時(shí)企業(yè)卻面臨越來(lái)越多業(yè)務(wù)中斷的風(fēng)險(xiǎn),如企業(yè)系統(tǒng)復(fù)雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務(wù)連續(xù)性,提升韌性,成...

關(guān)鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報(bào)道,騰訊和網(wǎng)易近期正在縮減他們對(duì)日本游戲市場(chǎng)的投資。

關(guān)鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國(guó)國(guó)際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)開(kāi)幕式在貴陽(yáng)舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關(guān)鍵字: 華為 12nm EDA 半導(dǎo)體

8月28日消息,在2024中國(guó)國(guó)際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)上,華為常務(wù)董事、華為云CEO張平安發(fā)表演講稱(chēng),數(shù)字世界的話(huà)語(yǔ)權(quán)最終是由生態(tài)的繁榮決定的。

關(guān)鍵字: 華為 12nm 手機(jī) 衛(wèi)星通信

要點(diǎn): 有效應(yīng)對(duì)環(huán)境變化,經(jīng)營(yíng)業(yè)績(jī)穩(wěn)中有升 落實(shí)提質(zhì)增效舉措,毛利潤(rùn)率延續(xù)升勢(shì) 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務(wù)引領(lǐng)增長(zhǎng) 以科技創(chuàng)新為引領(lǐng),提升企業(yè)核心競(jìng)爭(zhēng)力 堅(jiān)持高質(zhì)量發(fā)展策略,塑強(qiáng)核心競(jìng)爭(zhēng)優(yōu)勢(shì)...

關(guān)鍵字: 通信 BSP 電信運(yùn)營(yíng)商 數(shù)字經(jīng)濟(jì)

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺(tái)與中國(guó)電影電視技術(shù)學(xué)會(huì)聯(lián)合牽頭組建的NVI技術(shù)創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會(huì)上宣布正式成立。 活動(dòng)現(xiàn)場(chǎng) NVI技術(shù)創(chuàng)新聯(lián)...

關(guān)鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長(zhǎng)三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會(huì)上,軟通動(dòng)力信息技術(shù)(集團(tuán))股份有限公司(以下簡(jiǎn)稱(chēng)"軟通動(dòng)力")與長(zhǎng)三角投資(上海)有限...

關(guān)鍵字: BSP 信息技術(shù)
關(guān)閉
關(guān)閉