Xilinx推出針對(duì)OpenCL、 C和 C++的SDAccel開(kāi)發(fā)環(huán)境
完美結(jié)合業(yè)界首款架構(gòu)優(yōu)化編譯器、庫(kù)、開(kāi)發(fā)板,在FPGA上首次實(shí)現(xiàn)完全類似于CPU/GPU的開(kāi)發(fā)和運(yùn)行時(shí)間體驗(yàn)
21ic訊 賽靈思公司(Xilinx, Inc.)今天在2014國(guó)際超算大會(huì)(Super Computing 2014)上宣布推出針對(duì)OpenCL™、C和C++的SDAccelTM開(kāi)發(fā)環(huán)境,將單位功耗性能提高達(dá)25倍,從而利用FPGA實(shí)現(xiàn)數(shù)據(jù)中心應(yīng)用加速。SDAccel是賽靈思SDx™系列的最新成員,將業(yè)界首款支持OpenCL、C和C++內(nèi)核任意組合的架構(gòu)優(yōu)化編譯器、庫(kù)、開(kāi)發(fā)板完美結(jié)合在一起,在FPGA上首次實(shí)現(xiàn)了完全類似CPU/GPU的開(kāi)發(fā)和運(yùn)行時(shí)間體驗(yàn)。
戴爾公司平臺(tái)架構(gòu)與技術(shù)及CTO 辦公室執(zhí)行總監(jiān)Robert Hormuth指出:“基于FPGA的技術(shù)有了新的突破,能支持優(yōu)化的計(jì)算應(yīng)用。在戴爾服務(wù)器部署的過(guò)程中,簡(jiǎn)化編程是決定采用FPGA加速器的關(guān)鍵障礙。。毫無(wú)疑問(wèn),賽靈思開(kāi)辟了一條正確的道路,讓開(kāi)發(fā)人員能夠借助一個(gè)軟件環(huán)境,提高FPGA平臺(tái)用戶的生產(chǎn)力。”
IBM電源開(kāi)發(fā)副總裁兼OpenPOWER基金會(huì)總裁(IBM vice president of Power Development and OpenPOWER president)Brad McCredie表示:“IBM高度贊賞賽靈思致力于實(shí)現(xiàn)其FPGA軟件可編程性這一發(fā)展方向。利用C、C++和OpenCL創(chuàng)建優(yōu)化型FPGA加速器的高度靈活性和可靠的結(jié)果質(zhì)量,能提升IBM為客戶帶來(lái)更大價(jià)值的能力。IBM堅(jiān)信OpenCL對(duì)提高生產(chǎn)力大有裨益,同時(shí)我們正在與賽靈思展開(kāi)緊密合作,將該技術(shù)應(yīng)用到我們的OpenPOWER產(chǎn)品設(shè)計(jì)中。”
首款針對(duì)OpenCL、C和C++的架構(gòu)優(yōu)化編譯器
SDAccel的架構(gòu)優(yōu)化編譯器相對(duì)CPU或GPU,單位功耗性能提高達(dá)25倍,相對(duì)其它FPGA解決方案,性能和資源效率提高3倍。SDAccel采用了已被1,000多名程序員廣泛使用的基礎(chǔ)編譯器技術(shù)。SDAccel充分利用該編譯器的功能,使軟件開(kāi)發(fā)人員能夠利用新的或現(xiàn)有的OpenCL、C和C++ 代碼創(chuàng)建高性能加速器,并針對(duì)計(jì)算搜索、圖像識(shí)別、機(jī)器學(xué)習(xí)、編碼轉(zhuǎn)換、存儲(chǔ)壓縮和加密等各種數(shù)據(jù)中心應(yīng)用中的存儲(chǔ)器、數(shù)據(jù)流和流水線技術(shù)進(jìn)行了精心優(yōu)化。
在FPGA上首次實(shí)現(xiàn)完全類似CPU/GPU的開(kāi)發(fā)體驗(yàn)
借助SDAccel,開(kāi)發(fā)人員能夠使用其熟悉的工作流程優(yōu)化應(yīng)用,而且即便之前沒(méi)有FPGA使用經(jīng)驗(yàn),也能受益于FPGA平臺(tái)的優(yōu)勢(shì)。集成設(shè)計(jì)環(huán)境(IDE)不僅可提供編碼模板和軟件庫(kù),而且還能對(duì)各種開(kāi)發(fā)目標(biāo)進(jìn)行編譯、調(diào)試和特性分析,如在X86平臺(tái)上仿真、使用快速仿真進(jìn)行性能驗(yàn)證以及在FPGA處理器上進(jìn)行本地執(zhí)行等。IDE可在數(shù)據(jù)中心用FPGA平臺(tái)上執(zhí)行應(yīng)用。該平臺(tái)配套提供面向所有支持開(kāi)發(fā)目標(biāo)的自動(dòng)儀器插入功能。此外,SDAccel還經(jīng)過(guò)精心設(shè)計(jì),使CPU/GPU開(kāi)發(fā)人員能夠輕松將其應(yīng)用遷移到FPGA上,同時(shí)還可在他們熟悉的工作流程中維護(hù)和復(fù)用OpenCL、C和C++代碼。
綜合全面的SDAccel環(huán)境包括編程器用IDE、基于C語(yǔ)言的FPGA優(yōu)化庫(kù),以及數(shù)據(jù)中心用現(xiàn)成商用(COTS)平臺(tái)。
SDAccel庫(kù)包括用于高性能低功耗實(shí)現(xiàn)方案的內(nèi)置OpenCL函數(shù)、DSP、視頻以及線性代數(shù)庫(kù)。針對(duì)特定領(lǐng)域加速,賽靈思聯(lián)盟合作成員Auviz Systems提供了精心優(yōu)化的OpenCV和BLAS OpenCL兼容型軟件庫(kù)。原有的COTS成員包括Alpha Data、Convey、Pico Computing,預(yù)計(jì)2015年年初還將增加更多成員。
在FPGA上首次實(shí)現(xiàn)完全與CPU/GPU的運(yùn)行時(shí)間體驗(yàn)
只有SDAccel能夠支持帶有多個(gè)程序和類似CPU / GPU按需可加載計(jì)算單元的應(yīng)用。與CPU/GPU類似,SDAccel對(duì)于FPGA解決方案的獨(dú)特之處,在于能夠保持程序轉(zhuǎn)換過(guò)程中的系統(tǒng)正常工作。SDAccel是業(yè)界唯一能夠創(chuàng)建可在應(yīng)用運(yùn)行過(guò)程中加載新加速器內(nèi)核的FPGA計(jì)算單元的環(huán)境。 在整個(gè)應(yīng)用執(zhí)行過(guò)程中,存儲(chǔ)器、以太網(wǎng)、PCIe®和性能監(jiān)控器等關(guān)鍵系統(tǒng)接口和功能均保持工作狀態(tài)。即時(shí)可重配置的計(jì)算單元可讓多個(gè)應(yīng)用共享FPGA加速器。例如通過(guò)對(duì)運(yùn)行系統(tǒng)編程,可支持圖像搜索、視頻轉(zhuǎn)碼和圖像處理之間的切換。
供貨情況
賽靈思在美國(guó)新奧爾良市舉行的2014國(guó)際超算大會(huì)上實(shí)時(shí)演示了SDAccel產(chǎn)品。