ARM 14nm Cortex-A7測試芯片設(shè)計投入試產(chǎn)
14納米制程投入量產(chǎn),不僅在全球半導(dǎo)體業(yè)界是項創(chuàng)舉,且意味功能更先進(jìn)更低耗能的半導(dǎo)體將出現(xiàn)市場上,將進(jìn)一步提升消費性電子產(chǎn)品的性能。
ARM與益華電腦(Cadence Design Systems)今天宣布,第一個高效能ARM Cortex-A7處理器的14納米測試芯片設(shè)計實現(xiàn)投入試產(chǎn),預(yù)計將生產(chǎn)出高效低功耗的ARM處理器,且藉由Cadence RTL-to-signoff流程精心設(shè)計,這個芯片率先以Samsung14納米FinFET制程為目標(biāo),加速邁向高密度、高效能和超低功耗SoC的永無止境的進(jìn)程,滿足未來智能手機(jī)、平板電腦和其他所有先進(jìn)移動裝置的需求。
附圖 : 14奈米Fin FET結(jié)構(gòu)示意圖。
除ARM Cortex-A7處理器之外,這個芯片還包含ARM ArtisanR標(biāo)準(zhǔn)單元庫(standard-cell libraries)、新一代存儲器和一般用途IO。這個測試芯片是運用Cadence RTL-to-signoff流程設(shè)計,包括Encounter RTL Compiler、Encounter Test、Encounter Digital Implementation System、Cadence QRC Extraction、Encounter Timing System與Encounter Power System。這項成就是在FinFET技術(shù)之上實現(xiàn)以ARM技術(shù)為基礎(chǔ)的SoC之既定計劃中不可或缺的一環(huán)。
ARM實體IP事業(yè)部副總裁兼總經(jīng)理Dipesh Patel博士表示:“透過頂尖技術(shù)與卓越研發(fā)的組合,而且很早就和Samsung與Cadence展開合作,在Samsung先進(jìn)低功耗制程上的ARM最高能效率應(yīng)用處理器終于投入試產(chǎn)。”
“Cadence益華電腦的先進(jìn)節(jié)點設(shè)計流程,搭配我們與ARM和Samsung的組合,對半導(dǎo)體公司邁進(jìn)14納米FinFET制程設(shè)計來說致關(guān)重要。”Cadence益華電腦晶片實現(xiàn)事業(yè)群研發(fā)資深副總裁徐季平博士在共同聲明中表示。
三星電子裝置解決方案事業(yè)部系統(tǒng)LSI基礎(chǔ)架構(gòu)設(shè)計中心資深副總裁Kyu-Myung Choi博士表示:“我們與ARM和Cadence合作,讓我們能夠隨著Samsung開發(fā)這項行動多媒體應(yīng)用的新制程技術(shù)而快速創(chuàng)新。”