Avago率先通過40納米工藝技術(shù)取得28Gbps的SerDes性能表現(xiàn)
Avago Technologies日前宣布已在40納米CMOS工藝技術(shù)上取得28Gbps的串化器/并化器(SerDes)性能表現(xiàn)。這一里程碑標志著集成SerDes知識產(chǎn)權(quán)(IP)的專用集成電路(ASIC)可實現(xiàn)更高的帶寬應(yīng)用,從而提高數(shù)據(jù)在服務(wù)器、路由器和其他網(wǎng)絡(luò)、計算和存儲應(yīng)用程序中的通信速度。
“SerDes IP作為Avago性能突破歷程上的一項重要成就,我們首次即正確實現(xiàn)了無與倫比的復雜硅晶片設(shè)計,”Avago公司ASIC產(chǎn)品事業(yè)部副總裁兼總經(jīng)理Frank Ostojic指出,“本公司已為主要客戶生產(chǎn)這類28Gbps的高性能產(chǎn)品,引領(lǐng)有線通信市場的突破性進展。”
由于采用了模塊化和多重速率結(jié)構(gòu),Avago的SerDes內(nèi)核具有非常高的集成度。Avago能夠?qū)?00多個SerDes通道整合于一個單一型的ASIC中,突破1.9億出貨量,場效應(yīng)管數(shù)超過40億。SerDes內(nèi)核的主要差異在于采用獨特的決策反饋等化(DFE)技術(shù),從而降低整體電源功耗。在同類產(chǎn)品中實現(xiàn)最佳的數(shù)據(jù)延遲、抗噪能力、抖動和串音干擾性能。
SerDes的出貨總通道數(shù)已經(jīng)超過9500萬,Avago在提供可靠性和高性能的ASIC產(chǎn)品上擁有輝煌的紀錄。憑藉三十多年的設(shè)計經(jīng)驗、成熟領(lǐng)先的階層式設(shè)計方法以及涵蓋多重標準的知識產(chǎn)權(quán),本公司奠定了為有線通信市場打造復雜化ASIC產(chǎn)品的成功基礎(chǔ)。Avago豐富廣泛的SerDes產(chǎn)品組合不僅解決了光學、銅電纜以及背板應(yīng)用設(shè)計的靈活性,還支持包括PCI Express、光纖通道、XAUI、CEI-11G、10GBASE-KR和SFI等標準。