Xilinx攜手NXP降低無(wú)線基礎(chǔ)架構(gòu)無(wú)線電的資本和運(yùn)營(yíng)支出
21ic訊 賽靈思公司(Xilinx, Inc. )和恩智浦半導(dǎo)體公司(NXP Semiconductors )聯(lián)手宣布,他們將攜手降低無(wú)線基礎(chǔ)架構(gòu)無(wú)線電的資本支出 (CapEx)和運(yùn)營(yíng)支出成本 (OpEx)。兩家公司一直保持通力合作,致力于讓客戶能夠快速方便地將賽靈思最新峰值因數(shù)抑制(CFR)和數(shù)字預(yù)失真(DPD) SmartCORE™IP 與NXP的Gen9 LDMOS射頻高效功率放大器技術(shù)完美集成。NXP先進(jìn)的功率放大器器件和賽靈思的All Programmable器件及無(wú)線電IP的無(wú)縫組合,使客戶能夠?qū)崿F(xiàn)更小、更輕、可靠性更高的無(wú)線電設(shè)備,非常適用于新一代無(wú)線基礎(chǔ)架構(gòu)設(shè)備。
NXP基站功率放大器營(yíng)銷總監(jiān)Christophe Cugge 表示:“像這樣的產(chǎn)業(yè)合作對(duì)那些致力于減少新一代蜂窩基礎(chǔ)架構(gòu)無(wú)線電資本支出和運(yùn)營(yíng)支出的努力至關(guān)重要。基于我們的共同努力,已經(jīng)推出了一款具有更高單位效率、更低成本和更高可靠性的解決方案。”
高效功率放大器實(shí)現(xiàn)了同樣出色的無(wú)線電輸出功率,而且通過(guò)使用額定功率較低的設(shè)備以及減少冷卻機(jī)械裝置數(shù)量,還能夠節(jié)省資本支出。賽靈思的Zynq®-7000 All Programmable SoC是業(yè)界首款支持最新一代CPRI(線路速率為10.1 Gbps)和JESD204B(線路速率為12.5 Gbps)標(biāo)準(zhǔn)的軟硬件可編程器件。Zynq器件還支持CFR和DPD等高級(jí)信號(hào)處理算法與ARM®處理器控制層軟件的集成, 可滿足遠(yuǎn)程無(wú)線電、分布式天線系統(tǒng)和中繼器產(chǎn)品等的需求。此外,較小的散熱片能夠減少電源的復(fù)雜性和重量,有助于設(shè)計(jì)人員在單個(gè)芯片上實(shí)現(xiàn)完整的數(shù)字無(wú)線電。
除了以單個(gè)RAT配置支持MC-GSM跳頻或以多個(gè)RAT配置支持高達(dá)75 MHz的射頻帶寬外,賽靈思的最新CFR和DPD IP現(xiàn)在還能以單個(gè)RAT配置支持高達(dá)100 MHz的射頻帶寬。賽靈思的無(wú)線電IP結(jié)合NXP面向小型、高效、高性能LTE基站的Gen9系列射頻功率晶體管,使客戶能夠在更短的時(shí)間內(nèi)用更少的資源實(shí)現(xiàn)先進(jìn)的無(wú)線電基礎(chǔ)架構(gòu),同時(shí)在2.6GHz帶寬下將功率放大器效率提高到50%。
賽靈思公司無(wú)線通信總監(jiān)David Hawke 表示:“ 賽靈思和NXP將繼續(xù)在未來(lái)的技術(shù)標(biāo)準(zhǔn)如在LTE-A和5G等方面開展合作,并通過(guò)對(duì)無(wú)線電算法和功率放大器技術(shù)最高效、易于采用的整合以擴(kuò)大系統(tǒng)的影響力。”
關(guān)于 NXP Gen9射頻功率晶體管
NXP的Gen9系列射頻功率晶體管專門用于小型、高效、高性能LTE基站。 建立在前代LDMOS良好的信譽(yù)的基礎(chǔ)上,Gen9能夠以行業(yè)最低成本為射頻功率放大器提供前所未有的效率和出色的線性化功能。這些突破性創(chuàng)新器件表示LDMOS晶體管的性能更上層樓,將Doherty的應(yīng)用性能提升5%。
供貨情況
賽靈思PC-CFR V6.0 SmartCORE IP解決方案現(xiàn)在已經(jīng)開始面向早期試用客戶供貨,有望在2015年1月開始全線供貨。賽靈思DPD V7.0 SmartCORE IP 也開始面向早期試用客戶供貨,并有望在2015年1月開始全線供貨。