業(yè)內(nèi)首款低功耗PCI Express Gen 4緩沖器提升功耗及性能標(biāo)桿
中國,北京-2018年3月15日-Silicon Labs(亦稱“芯科科技”)日前推出了一系列低功耗PCI Express® (PCIe®) Gen 1/2/3/4時鐘緩沖器,設(shè)計旨在為1.5V和1.8V應(yīng)用提供超低抖動時鐘分發(fā)。Silicon Labs的新型Si532xx PCIe時鐘緩沖器具有40fs RMS(典型值)的附加抖動性能,可為嚴(yán)格的PCIe Gen 3和Gen 4抖動規(guī)范提供超過90%的余量,從而簡化時鐘分發(fā)和降低產(chǎn)品開發(fā)風(fēng)險。
越來越多的數(shù)據(jù)中心硬件設(shè)計正在使用低功耗1.5V或1.8V電源,以最大限度地降低整體功耗,這些數(shù)據(jù)中心硬件設(shè)計包括網(wǎng)絡(luò)接口卡(NIC)、PCIe總線擴(kuò)展器和高性能計算(HPC)加速器。Si532xx緩沖器由單個1.5V-1.8V電源供電,具有多達(dá)12路時鐘輸出,非常適合在低功耗設(shè)計中提供低抖動PCIe時鐘分發(fā)。Si532xx時鐘器件支持PCIe通用時鐘、分離參考無展頻(SRNS)和分離參考獨(dú)立展頻(SRIS)架構(gòu),能夠滿足各種應(yīng)用需求。
Si532xx時鐘是基于非PLL的扇出緩沖器,支持展頻時鐘信號的分發(fā)而不影響信號完整性。隨著PCIe端點(diǎn)數(shù)量在服務(wù)器和存儲應(yīng)用中的不斷增長,要求系統(tǒng)設(shè)計人員提供更多的PCIe參考時鐘的緩沖時鐘副本。新型Si532xx系列產(chǎn)品的超低抖動性能使得設(shè)計人員能夠級聯(lián)多個緩沖器,同時仍能達(dá)到0.5ps RMS的最大允許系統(tǒng)PCIe抖動預(yù)算。
Si532xx器件輸出驅(qū)動器利用Silicon Labs的推挽式HCSL技術(shù),該技術(shù)不像使用恒流輸出驅(qū)動器技術(shù)的傳統(tǒng)PCIe緩沖器那樣需要外部終端電阻。內(nèi)部電源濾波可防止電源噪聲降低時鐘抖動性能,從而消除了競爭解決方案所需的離散式低壓差穩(wěn)壓器。Si532xx系列產(chǎn)品支持85歐姆和100歐姆阻抗選項。
Silicon Labs時鐘產(chǎn)品高級營銷總監(jiān)James Wilson表示:“我們利用Silicon Labs在高性能時鐘設(shè)計方面的專業(yè)技術(shù)來降低PCIe時鐘分發(fā)應(yīng)用中的抖動和功耗。我們新推出的Si532xx系列產(chǎn)品顯示Silicon Labs致力于幫助整合并簡化數(shù)據(jù)中心、工業(yè)、通信和消費(fèi)類設(shè)計中的高速時鐘樹設(shè)計。”
由于時鐘抖動是所有PCIe應(yīng)用的關(guān)鍵設(shè)計參數(shù),Silicon Labs提供PCIe Gen 1/2/3/4軟件工具,可簡化PCIe抖動測量。