Avago Technologies于28nm CMOS工藝達(dá)成32Gbps的SerDes性能
摘要: Avago 為有線、無線和工業(yè)應(yīng)用模擬接口零組件領(lǐng)先供應(yīng)商宣布其28nm串行/解串器(SerDes)核心已經(jīng)達(dá)到32Gbps的性能,并且可以承受高達(dá)40dB的通道損耗,這個最新的SerDes核心不僅僅重新定義了芯片到芯片、連接端口和背板等接口可達(dá)到的數(shù)據(jù)率,并且反映了Avago為數(shù)據(jù)中心和企業(yè)應(yīng)用提供領(lǐng)先解決方案的持續(xù)承諾。
關(guān)鍵字: Avago,SerDes技術(shù)
Avago公司ASIC/ASSP產(chǎn)品事業(yè)部副總裁兼總經(jīng)理Frank Ostojic表示:“截至目前為止,Avago于高性能ASIC和ASSP應(yīng)用的嵌入式SerDes通道總出貨數(shù)量已經(jīng)超三億五千萬。藉由我們最新的SerDes技術(shù)里程碑,Avago持續(xù)超前提供可以帶來滿足產(chǎn)業(yè)對更高帶寬持續(xù)需求產(chǎn)品開發(fā)所需的知識產(chǎn)權(quán)。”
The Linly Group資深分析師Jag Bolaria指出:“通過32Gbps性能的達(dá)成,Avago為該公司的SerDes技術(shù)提供了進(jìn)一步的堅固性證明。為了滿足通過更低功耗達(dá)成更高數(shù)據(jù)率的要求,各種標(biāo)準(zhǔn)無不持續(xù)進(jìn)行演進(jìn),今日即可達(dá)到如此性能代表Avago已經(jīng)可以滿足未來的規(guī)格要求。”
Avago的知識產(chǎn)權(quán)(IP) SerDes核心由于采用模塊化和多重速率架構(gòu),可以很容易進(jìn)行集成應(yīng)用。目前Avago已成功于單一ASIC上集成超過400個SerDes通道。Avago的28nm SerDes使用獨(dú)特的判決反饋均衡 (DFE) 技術(shù),因此具備多種關(guān)鍵性能差別,如總能耗低、同級最小數(shù)據(jù)延遲、同級最佳抖動和防串?dāng)_等。
Avago一直以來就以提供準(zhǔn)時、質(zhì)量可靠、性能出色的ASIC聞名。憑藉超過30年的設(shè)計經(jīng)驗、成熟領(lǐng)先的階層式設(shè)計方法以及涵蓋多重標(biāo)準(zhǔn)的知識產(chǎn)權(quán),公司奠定了為有線通信市場提供功能復(fù)雜ASIC產(chǎn)品的成功基礎(chǔ)。Avago豐富廣泛的SerDes產(chǎn)品系列廣泛支持如PCI Express、光纖通道、XAUI、CEI、10GBASE-KR、SFI以及IEEE 802.3ba等多種標(biāo)準(zhǔn),為光學(xué)、銅電纜以及背板應(yīng)用提供設(shè)計靈活性。