賽靈思推出最新版ISE® 13.2設(shè)計(jì)套件
21ic訊 賽靈思公司(Xilinx,Inc.)日前宣布推出最新版 ISE® 13.2 設(shè)計(jì)套件,為28nm 7系列產(chǎn)品,包括將于近期面世的Virtex-7 VX485T提供支持。同時(shí),最新版本的ISE設(shè)計(jì)套件將采用堆疊硅片互聯(lián)技術(shù)構(gòu)建的業(yè)界最高密度的 Virtex®-7 2000T 器件的設(shè)計(jì)性能提高了 25%。最新版 ISE 軟件還增強(qiáng)了 PlanAhead™ 設(shè)計(jì)分析工具的功能,不僅為 Virtex-7 和 Kintex-7 提供部分重配置功能支持,而且其前端到后端綜合項(xiàng)目管理環(huán)境提高了 Spartan®-6 FPGA、Virtex-6 FPGA 以及所有三個(gè) 7 系列產(chǎn)品的設(shè)計(jì)效率,包括為低成本的 Artix-7 系列提供初期支持。
利用 PlanAhead 工具提高工作效率
屢獲殊榮的 ISE 設(shè)計(jì)套件可為設(shè)計(jì)人員提供所需的工具,并幫助他們促進(jìn)全球設(shè)計(jì)團(tuán)隊(duì)協(xié)同設(shè)計(jì),快速獲得關(guān)鍵設(shè)計(jì)考慮事項(xiàng)的反饋,掌握 XPower 評(píng)估工具實(shí)現(xiàn)低功耗優(yōu)化的最佳實(shí)踐方法,通過(guò)智能時(shí)鐘門(mén)控技術(shù)降低動(dòng)態(tài)功耗。所有這些都能通過(guò) PlanAhead 工具實(shí)現(xiàn)。
PlanAhead 工具已由業(yè)界一流的 I/O 引腳規(guī)劃器和布局規(guī)劃器演進(jìn)為一種可加速投產(chǎn)的綜合開(kāi)發(fā)環(huán)境,其獨(dú)特的前端到后端綜合環(huán)境,可對(duì) RTL 開(kāi)發(fā)、IP 集成、驗(yàn)證、綜合、布局布線等每個(gè)設(shè)計(jì)階段進(jìn)行設(shè)計(jì)分析。最終實(shí)現(xiàn)功耗、資源利用和性能的快速整合,并減少耗時(shí)的設(shè)計(jì)迭代次數(shù)。
賽靈思軟件和工具高級(jí)市場(chǎng)營(yíng)銷(xiāo)總監(jiān) Tom Feist 表示:“PlanAhead 的一大優(yōu)勢(shì)在于將創(chuàng)新設(shè)計(jì)、分析、規(guī)劃和實(shí)現(xiàn)緊密結(jié)合在一起,顯著提高了設(shè)計(jì)效率。就傳統(tǒng) FPGA 流程而言,有關(guān)關(guān)鍵設(shè)計(jì)參數(shù)的反饋只有在設(shè)計(jì)流程末期才能獲得。而賽靈思將繼續(xù)高度關(guān)注綜合和布局布線的運(yùn)行時(shí)間問(wèn)題,同時(shí)我們也認(rèn)識(shí)到減少設(shè)計(jì)迭代次數(shù)同樣是加速開(kāi)發(fā)進(jìn)程的關(guān)鍵所在。確保每次運(yùn)行時(shí)序一致性的預(yù)先設(shè)計(jì)分析和設(shè)計(jì)保存流程對(duì)于我們新型 7 系列器件的客戶來(lái)說(shuō)至關(guān)重要。”
PlanAhead 工具的增強(qiáng)功能包括新型時(shí)鐘域互動(dòng)報(bào)告、提示信息語(yǔ)言的本地化以及針對(duì) 7 系列倒裝片 BGA (FFG) 封裝的同步轉(zhuǎn)換輸出 (SSO) 支持。升級(jí)后的 XPower (XPE) 評(píng)估工具使設(shè)計(jì)人員能夠高度準(zhǔn)確地預(yù)測(cè)功耗,賽靈思與TSMC合作開(kāi)發(fā)的高介電層金屬閘(HKMG) 高性能低功耗工藝技術(shù)與全系列產(chǎn)品所采用的統(tǒng)一 FPGA 架構(gòu)相結(jié)合,實(shí)現(xiàn)了同類(lèi)最低的FPGA功耗,滿足典型的設(shè)計(jì)需求。
即插即用 IP 計(jì)劃持續(xù)向前發(fā)展
為進(jìn)一步推進(jìn)賽靈思的即插即用 IP 計(jì)劃,ISE 13.2 設(shè)計(jì)套件在 CORE Generator™ 系統(tǒng)中提供了 AXI(Advance eXtensible Interface) 互聯(lián)支持,以構(gòu)建性能更高的點(diǎn)對(duì)點(diǎn)架構(gòu)。設(shè)計(jì)團(tuán)隊(duì)如果構(gòu)建了自己的符合 AXI 協(xié)議的 IP ,那么就能利用可選的 AXI BFM(總線功能模型)驗(yàn)證 IP 來(lái)仿真 AXI 互聯(lián)協(xié)議,從而可輕松確保所有接口事件處理都能正確運(yùn)行(參見(jiàn)《用戶指南:AXI 總線功能模型v1.1》)。AXI BFM 目前在 ISim 以及 Cadence、Mentor 和 Synopsys 等仿真器中可用。用戶現(xiàn)在還能在面向 Virtex-6和 Spartan-6 FPGA 的設(shè)計(jì)中通過(guò)嵌入式開(kāi)發(fā)套件來(lái)訪問(wèn) AXI_PCIe 核。此外,嵌入式開(kāi)發(fā)套件中的 ChipScope™ AXIMonitor 核還能監(jiān)控 AXI3 接口,并提供可選的 AXI 協(xié)議檢查器。AXI 協(xié)議檢查器圍繞 ARM SystemVerilog Assertions(SVA)而設(shè)計(jì),可支持 39 個(gè) Ready/Valid 握手協(xié)議檢查。如需了解有關(guān)賽靈思采用 AXI 的更多信息,請(qǐng)參閱白皮書(shū):AXI4 互聯(lián)為即插即用 IP 的發(fā)展鋪平了道路。
第四代部分重配置功能
PlanAhead 現(xiàn)在還向 Kintex-7 和 Virtex-7 系列提供部分重配置支持。部分重配置功能不僅能動(dòng)態(tài)修改邏輯模塊,同時(shí)還可確保其余邏輯的運(yùn)行不受干擾。這就意味著設(shè)計(jì)人員能用 Virtex-7或 Kintex-7 器件來(lái)構(gòu)建在運(yùn)行的同時(shí)可執(zhí)行功能置換和遠(yuǎn)程更新的靈活的系統(tǒng)。部分重配置功能還能讓設(shè)計(jì)人員充分利用時(shí)分復(fù)用技術(shù)來(lái)實(shí)現(xiàn)器件的小型化或減少器件的使用數(shù)量,從而顯著縮減板級(jí)空間并實(shí)現(xiàn)比特流存儲(chǔ)的最小化,進(jìn)而降低成本和減小設(shè)計(jì)尺寸。器件的小型化及使用數(shù)量的減少還有助于降低系統(tǒng)功耗,同時(shí),置換出高功耗的任務(wù)還能最大程度地降低 FPGA 的動(dòng)態(tài)功耗。將于今年晚些時(shí)候推出的最新版 ISE 設(shè)計(jì)套件將支持 Artix-7 系列,屆時(shí)賽靈思將首次實(shí)現(xiàn)在同代產(chǎn)品中為所有 FPGA 系列提供部分重配置功能。
供貨情況與定價(jià)
支持 32 位和 64 位Windows 7 操作系統(tǒng)的ISE 13 設(shè)計(jì)套件的各種版本將立即供貨,邏輯版本起價(jià)為 2,995 美元??蛻艨梢詮?strong>賽靈思網(wǎng)站上免費(fèi)下載全功能 30 天評(píng)估版本。