Custom Compiler開拓視覺輔助自動(dòng)化新紀(jì)元
亮點(diǎn):
· Template Assistants幫助設(shè)計(jì)人員復(fù)用現(xiàn)有定制版圖知識(shí)累積
· In-Design Assistants內(nèi)建設(shè)計(jì)規(guī)則檢查與寄生參數(shù)提取引擎,減少迭代次數(shù)
· Layout Assistants采用用戶指導(dǎo)的版圖與繞線,提高版圖設(shè)計(jì)速度
· Co-Design Assistants建立統(tǒng)一的定制和數(shù)字流程,加快混合信號(hào)IC設(shè)計(jì)
新思科技(Synopsys, Inc.,納斯達(dá)克股票代碼:SNPS)日前發(fā)布全新定制設(shè)計(jì)解決方案Custom Compiler™。Custom Compiler™將定制設(shè)計(jì)任務(wù)時(shí)間由數(shù)天縮短至數(shù)小時(shí),消弭了FinFET的生產(chǎn)力差距。為了將FinFET版圖生產(chǎn)力提升到新的高度,Synopsys采用了新穎的定制設(shè)計(jì)方法,即開發(fā)視覺輔助自動(dòng)化技術(shù),從而提高普通設(shè)計(jì)任務(wù)的速度,降低迭代次數(shù)并支持復(fù)用。通過與行業(yè)領(lǐng)先的客戶的密切合作,Custom Compiler已經(jīng)在最先進(jìn)的節(jié)點(diǎn)上進(jìn)行生產(chǎn)工作,并通過行業(yè)領(lǐng)先的工廠獲得了FinFET工藝技術(shù)的支持(參看今天新聞?shì)o稿)。許多Custom Compiler用戶將于今天在圣塔克拉拉會(huì)議中心開幕的硅谷Synopsys用戶群大會(huì)上分享各自的經(jīng)驗(yàn)。
Synopsys設(shè)計(jì)部總經(jīng)理和執(zhí)行副總裁Antun Domic表示:“設(shè)計(jì)復(fù)雜性呈指數(shù)級(jí)增長,而傳統(tǒng)的定制設(shè)計(jì)工具難以追上這種增長的腳步。尤其是,F(xiàn)inFET設(shè)計(jì)規(guī)則的數(shù)量和復(fù)雜性不斷增長,為版圖設(shè)計(jì)人員制造了大量挑戰(zhàn)。Custom Compiler的創(chuàng)新輔助功能可以幫助設(shè)計(jì)人員解決最困難的版圖挑戰(zhàn),同時(shí)大幅提高FinFET設(shè)計(jì)的生產(chǎn)力。”
視覺輔助自動(dòng)化
Custom Compiler Assistants可提高生產(chǎn)力,它利用版圖設(shè)計(jì)人員所熟悉的圖形使用模式,無需編寫復(fù)雜代碼和約束條件,無需額外設(shè)置,Custom Compiler即可自動(dòng)處理日常和重復(fù)性工作。Custom Compiler提供了四種輔助功能:Layout、In-Design、Template和Co-Design。
· Layout Assistants通過可視覺引導(dǎo)的自動(dòng)布局及繞線提高了設(shè)計(jì)速度。該款繞線器是連接FinFET陣列和大型M型晶體管的首選。它可以自動(dòng)克隆連接并創(chuàng)建 pin tap。用戶僅使用鼠標(biāo)就可引導(dǎo)繞線器,由Custom Compiler自動(dòng)完成繞線細(xì)節(jié)。設(shè)計(jì)人員可以使用創(chuàng)新方法進(jìn)行器件布局。該方法允許用戶持續(xù)優(yōu)化,在提供布局選擇的同時(shí)使版圖設(shè)計(jì)人員能夠完全控制結(jié)果,無需預(yù)先輸入任何文本約束條件。
· In-Design Assistants通過在驗(yàn)收驗(yàn)證前捕捉物理和電氣錯(cuò)誤,降低成本高昂的設(shè)計(jì)迭代次數(shù)。Custom Compiler包括速度極快并始終保持激活狀態(tài)的嵌入式設(shè)計(jì)規(guī)則檢查(DRC)引擎。另外,Custom Compiler還內(nèi)建電遷移檢查以及電阻和電容提取引擎。與其他“電感知”工具不同,Custom Compiler的提取功能基于Synopsys黃金標(biāo)準(zhǔn)的StarRC™內(nèi)核。
· Template Assistants幫助設(shè)計(jì)人員復(fù)用現(xiàn)有知識(shí)累積,使之輕松將之前的版圖決策用于新的設(shè)計(jì)。Template Assistants實(shí)際上可以通過Layout Assistants的布局器和繞線器從已完成的工作中自動(dòng)學(xué)習(xí)知識(shí)。Template Assistants智能識(shí)別與先前完成的電路類似的電路,并支持用戶將相同的版圖和繞線模式當(dāng)作模板用于新的電路。Custom Compiler出廠時(shí)加載了一套內(nèi)置常用電路模板,如電流鏡、電平位移器和差分對(duì)。
· Co-Design Assistants將IC Compiler™和Custom Compiler合并為統(tǒng)一的定制和數(shù)字實(shí)現(xiàn)解決方案。用戶可以自由地在Custom Compiler與 IC Compiler之間來回切換,使用各自的指令持續(xù)完成自己的設(shè)計(jì)。利用Co-Design Assistants,IC Compiler用戶可以在任何實(shí)現(xiàn)階段對(duì)其數(shù)字設(shè)計(jì)執(zhí)行全定制編輯。同樣地,Custom Compiler用戶可以利用IC Compiler在自己的定制設(shè)計(jì)中實(shí)施數(shù)字實(shí)現(xiàn)流程。Co-Design Assistants的無損多次往返功能可確??缢袛?shù)字和定制數(shù)據(jù)庫同步所有變更。
Synopsys解決方案部總經(jīng)理和執(zhí)行副總裁Joachim Kunkel表示:“作為仿真/混合信號(hào)半導(dǎo)體IP行業(yè)的領(lǐng)導(dǎo)者,我們團(tuán)隊(duì)很早就看到了工廠工藝開發(fā)周期中的FinFET相關(guān)設(shè)計(jì)挑戰(zhàn)。我們要求Custom Compiler開發(fā)團(tuán)隊(duì)專注提高FinFET版圖生產(chǎn)力,因?yàn)閺臉?biāo)準(zhǔn)單元到高性能SerDes的大量IP開發(fā)項(xiàng)目中,我們發(fā)現(xiàn)版圖工作量大幅增加。Custom Compiler的Layout Assistants使我們能夠?qū)嵤┬路f的版圖方法,將眾多版圖任務(wù)的時(shí)間從數(shù)小時(shí)縮減到幾分鐘。”
全面的定制解決方案現(xiàn)已發(fā)售
Custom Compiler基于行業(yè)標(biāo)準(zhǔn)Open Access數(shù)據(jù)庫,提供包括電路圖、模擬分析與版圖的開放環(huán)境。Custom Compiler結(jié)合Synopsys的電路仿真、物理驗(yàn)證以及數(shù)字實(shí)施工具,提供了一種全面的定制設(shè)計(jì)解決方案。