應(yīng)用Cadence Protium S1,晶晨半導(dǎo)體大幅縮短多媒體SoC軟硬件集成時(shí)間
楷登電子近日宣布,憑借Cadence® ProtiumÔ S1 FPGA原型驗(yàn)證平臺(tái),晶晨半導(dǎo)體(Amlogic)成功縮短其多媒體系統(tǒng)級(jí)芯片(SoC)設(shè)計(jì)的上市時(shí)間?;赑rotium S1平臺(tái),晶晨加速實(shí)現(xiàn)了軟/硬件(HW/SW)集成流程,上市時(shí)間較傳統(tǒng)軟硬件集成工藝縮短 2 個(gè)月。如需了解Protium S1 FPGA原型設(shè)計(jì)平臺(tái)的詳細(xì)內(nèi)容,請(qǐng)?jiān)L問www.cadence.com/go/protium-s1。
晶晨是Protium S1平臺(tái)測試的早期參與者之一,期間受益于平臺(tái)獨(dú)有的設(shè)計(jì)實(shí)現(xiàn)和原型驗(yàn)證加速能力,可以比以往更早啟動(dòng)SoC設(shè)計(jì)的軟件開發(fā)。同時(shí),平臺(tái)助設(shè)計(jì)師加快Linux和安卓操作系統(tǒng)的啟動(dòng)速度,并在一天內(nèi)完成安兔兔評(píng)測(AnTuTu benchmark)。
“使用Protium S1平臺(tái),我們可以同時(shí)執(zhí)行多個(gè)設(shè)計(jì)實(shí)例,提高生產(chǎn)力”,晶晨半導(dǎo)體軟件工程總監(jiān)Jerry Cao表示。“此外,該平臺(tái)與Cadence Palladium® Z1企業(yè)級(jí)硬件仿真加速器共享同一個(gè)通用編譯流程,我們可以充分利用現(xiàn)有Cadence驗(yàn)證環(huán)境,保持平臺(tái)間的功能一致性,進(jìn)一步提高效率。”
Protium S1 FPGA原型驗(yàn)證平臺(tái)是助用戶實(shí)現(xiàn)早期軟件開發(fā)的下一代平臺(tái),初始啟動(dòng)(bring-up)時(shí)間較傳統(tǒng)FPGA原型設(shè)計(jì)平均縮短80%。Protium S1平臺(tái)是Cadence驗(yàn)證套件的全新產(chǎn)品,全面符合Cadence的“系統(tǒng)設(shè)計(jì)實(shí)現(xiàn)”創(chuàng)新戰(zhàn)略。該戰(zhàn)略旨在協(xié)助系統(tǒng)和半導(dǎo)體企業(yè)以更高的效率打造具有競爭力的終端產(chǎn)品。