業(yè)內(nèi)首款低功耗PCI Express Gen 4緩沖器提升功耗及性能標(biāo)桿
中國(guó),北京-2018年3月15日-Silicon Labs(亦稱(chēng)“芯科科技”)日前推出了一系列低功耗PCI Express® (PCIe®) Gen 1/2/3/4時(shí)鐘緩沖器,設(shè)計(jì)旨在為1.5V和1.8V應(yīng)用提供超低抖動(dòng)時(shí)鐘分發(fā)。Silicon Labs的新型Si532xx PCIe時(shí)鐘緩沖器具有40fs RMS(典型值)的附加抖動(dòng)性能,可為嚴(yán)格的PCIe Gen 3和Gen 4抖動(dòng)規(guī)范提供超過(guò)90%的余量,從而簡(jiǎn)化時(shí)鐘分發(fā)和降低產(chǎn)品開(kāi)發(fā)風(fēng)險(xiǎn)。
越來(lái)越多的數(shù)據(jù)中心硬件設(shè)計(jì)正在使用低功耗1.5V或1.8V電源,以最大限度地降低整體功耗,這些數(shù)據(jù)中心硬件設(shè)計(jì)包括網(wǎng)絡(luò)接口卡(NIC)、PCIe總線(xiàn)擴(kuò)展器和高性能計(jì)算(HPC)加速器。Si532xx緩沖器由單個(gè)1.5V-1.8V電源供電,具有多達(dá)12路時(shí)鐘輸出,非常適合在低功耗設(shè)計(jì)中提供低抖動(dòng)PCIe時(shí)鐘分發(fā)。Si532xx時(shí)鐘器件支持PCIe通用時(shí)鐘、分離參考無(wú)展頻(SRNS)和分離參考獨(dú)立展頻(SRIS)架構(gòu),能夠滿(mǎn)足各種應(yīng)用需求。
Si532xx時(shí)鐘是基于非PLL的扇出緩沖器,支持展頻時(shí)鐘信號(hào)的分發(fā)而不影響信號(hào)完整性。隨著PCIe端點(diǎn)數(shù)量在服務(wù)器和存儲(chǔ)應(yīng)用中的不斷增長(zhǎng),要求系統(tǒng)設(shè)計(jì)人員提供更多的PCIe參考時(shí)鐘的緩沖時(shí)鐘副本。新型Si532xx系列產(chǎn)品的超低抖動(dòng)性能使得設(shè)計(jì)人員能夠級(jí)聯(lián)多個(gè)緩沖器,同時(shí)仍能達(dá)到0.5ps RMS的最大允許系統(tǒng)PCIe抖動(dòng)預(yù)算。
Si532xx器件輸出驅(qū)動(dòng)器利用Silicon Labs的推挽式HCSL技術(shù),該技術(shù)不像使用恒流輸出驅(qū)動(dòng)器技術(shù)的傳統(tǒng)PCIe緩沖器那樣需要外部終端電阻。內(nèi)部電源濾波可防止電源噪聲降低時(shí)鐘抖動(dòng)性能,從而消除了競(jìng)爭(zhēng)解決方案所需的離散式低壓差穩(wěn)壓器。Si532xx系列產(chǎn)品支持85歐姆和100歐姆阻抗選項(xiàng)。
Silicon Labs時(shí)鐘產(chǎn)品高級(jí)營(yíng)銷(xiāo)總監(jiān)James Wilson表示:“我們利用Silicon Labs在高性能時(shí)鐘設(shè)計(jì)方面的專(zhuān)業(yè)技術(shù)來(lái)降低PCIe時(shí)鐘分發(fā)應(yīng)用中的抖動(dòng)和功耗。我們新推出的Si532xx系列產(chǎn)品顯示Silicon Labs致力于幫助整合并簡(jiǎn)化數(shù)據(jù)中心、工業(yè)、通信和消費(fèi)類(lèi)設(shè)計(jì)中的高速時(shí)鐘樹(shù)設(shè)計(jì)。”
由于時(shí)鐘抖動(dòng)是所有PCIe應(yīng)用的關(guān)鍵設(shè)計(jì)參數(shù),Silicon Labs提供PCIe Gen 1/2/3/4軟件工具,可簡(jiǎn)化PCIe抖動(dòng)測(cè)量。